视频处理设备.pdf

上传人:没水****6 文档编号:9988883 上传时间:2021-05-28 格式:PDF 页数:17 大小:701.70KB
收藏 版权申诉 举报 下载
视频处理设备.pdf_第1页
第1页 / 共17页
视频处理设备.pdf_第2页
第2页 / 共17页
视频处理设备.pdf_第3页
第3页 / 共17页
文档描述:

《视频处理设备.pdf》由会员分享,可在线阅读,更多相关《视频处理设备.pdf(17页完成版)》请在专利查询网上搜索。

1、(19)中华人民共和国国家知识产权局 (12)实用新型专利 (10)授权公告号 (45)授权公告日 (21)申请号 202021246399.9 (22)申请日 2020.06.29 (73)专利权人 西安诺瓦星云科技股份有限公司 地址 710075 陕西省西安市高新区丈八街 办科技二路72号西安软件园零壹广场 DEF101 (72)发明人 李秦洋梁超瑞周晶晶 (74)专利代理机构 深圳精智联合知识产权代理 有限公司 44393 代理人 邓铁华 (51)Int.Cl. H04N 5/06(2006.01) H04N 5/262(2006.01) H04N 5/765(2006.01) (54)。

2、实用新型名称 视频处理设备 (57)摘要 本实用新型实施例提供了一种视频处理设 备。 所述视频处理设备例如包括: 第一嵌入式处 理器; 第二嵌入式处理器, 电连接所述第一嵌入 式处理器; 可编程逻辑器件, 电连接所述第一嵌 入式处理器和所述第二嵌入式处理器; 时钟信号 单元, 电连接所述第一嵌入式处理器和所述第二 嵌入式处理器中的一者和所述可编程逻辑器件; 同步信号产生单元, 电连接所述可编程逻辑器 件; 输入接口单元, 电连接所述第二嵌入式处理 器和所述可编程逻辑器件; 输出接口单元, 电连 接所述第二嵌入式处理器和所述可编程逻辑器 件。 本实施例实现了视频处理设备的系统功能, 简化了硬件架。

3、构设计, 降低了硬件设计复杂度。 权利要求书2页 说明书7页 附图7页 CN 212278294 U 2021.01.01 CN 212278294 U 1.一种视频处理设备, 其特征在于, 包括: 第一嵌入式处理器; 第二嵌入式处理器, 电连接所述第一嵌入式处理器; 可编程逻辑器件, 电连接所述第一嵌入式处理器和所述第二嵌入式处理器; 时钟信号单元, 电连接所述第一嵌入式处理器和所述第二嵌入式处理器中的一者和所 述可编程逻辑器件; 同步信号产生单元, 电连接所述可编程逻辑器件; 输入接口单元, 电连接所述第二嵌入式处理器和所述可编程逻辑器件; 输出接口单元, 电连接所述第二嵌入式处理器和所述。

4、可编程逻辑器件。 2.如权利要求1所述的视频处理设备, 其特征在于, 所述第一嵌入式处理器与所述可编 程逻辑器件之间通过千兆网总线、 串行外设接口总线、 第一串行接口总线和第一I/O总线连 接, 所述第二嵌入式处理器和所述可编程逻辑器件之间通过第二串行接口总线和第二I/O 总线连接。 3.如权利要求1所述的视频处理设备, 其特征在于, 还包括: 主板卡, 所述第一嵌入式处理器、 所述第二嵌入式处理器、 所述可编程逻辑器件、 所述 时钟信号单元设置在所述主板卡上; 同步信号产生子卡, 所述同步信号产生单元设置在所述同步信号产生子卡上, 所述同 步信号产生子卡通过接插件电连接所述主板卡; 输入子卡。

5、, 所述输入接口单元设置在所述输入子卡上, 所述输入子卡通过接插件电连 接所述主板卡; 以及 输出子卡, 所述输出接口单元设置在所述输出子卡上, 所述输出子卡通过接插件电连 接所述主板卡。 4.如权利要求1所述的视频处理设备, 其特征在于, 所述第一嵌入式处理器为ARM处理器, 所述第二嵌入式处理器为微控制单元; 或 所述第一嵌入式处理器为ARM处理器, 所述第二嵌入式处理器为ARM处理器; 或 所述第一嵌入式处理器为微控制单元, 所述第二嵌入式处理器为微控制单元。 5.如权利要求1所述的视频处理设备, 其特征在于, 所述时钟信号单元包括至少一个时 钟芯片, 所述至少一个时钟芯片电连接所述可编。

6、程逻辑器件和所述第一嵌入式处理器。 6.如权利要求1所述的视频处理设备, 其特征在于, 还包括: 散热单元, 电连接所述第一 嵌入式处理器或所述第二嵌入式处理器。 7.如权利要求1所述的视频处理设备, 其特征在于, 还包括: 显示屏单元, 电连接所述第一嵌入式处理器; 和/或 控制按键单元, 电连接所述第一嵌入式处理器。 8.如权利要求1所述的视频处理设备, 其特征在于, 还包括: 音频解码芯片, 电连接所述输入接口单元、 所述可编程逻辑器件和所述第一嵌入式处 理器。 9.如权利要求1所述的视频处理设备, 其特征在于, 还包括: 光探头, 电连接所述第二嵌 入式处理器。 10.一种视频处理设备。

7、, 其特征在于, 包括: 权利要求书 1/2 页 2 CN 212278294 U 2 第一嵌入式处理器; 第二嵌入式处理器, 电连接所述第一嵌入式处理器; 可编程逻辑器件, 电连接所述第一嵌入式处理器和所述第二嵌入式处理器; 时钟信号单元, 电连接所述可编程逻辑器件; 同步信号单元, 电连接所述可编程逻辑器件; 输入接口单元, 电连接所述第二嵌入式处理器和所述可编程逻辑器件; 输出接口单元, 电连接所述第二嵌入式处理器和所述可编程逻辑器件; 显示屏单元, 电连接所述第一嵌入式处理器; 控制按键单元, 电连接所述第一嵌入式处理器; 音频解码芯片, 电连接所述输入接口单元、 所述可编程逻辑器件和。

8、所述第一嵌入式处 理器; 散热单元, 电连接所述第一嵌入式处理器; 以及 光探头, 电连接所述第二嵌入式处理器。 权利要求书 2/2 页 3 CN 212278294 U 3 视频处理设备 技术领域 0001 本实用新型涉及显示技术领域, 尤其涉及一种视频处理设备。 背景技术 0002 在视频处理设备(例如视频处理器、 控制器以及切换器等)中, 一般使用单一处理 器来实现整个设备的系统交互、 输入输出接口的管理以及响应芯片的配置等功能, 这样的 硬件架构比较简单。 随着视频处理设备的功能越来越多, 结构越来越复杂, 通过单一处理器 来实现系统交互、 输入输出等功能时, 增加了硬件设计难度, 且。

9、难以满足需求。 0003 因此, 如何降低视频处理设备的硬件设计难度成为了亟待解决的问题。 实用新型内容 0004 因此, 为克服现有技术中的至少部分缺陷和不足, 本实用新型的实施例提供一种 视频处理设备, 以降低视频处理设备的硬件设计难度, 实现视频处理设备更多的功能。 0005 一方面, 本实用新型实施例提供的一种视频处理设备, 包括: 第一嵌入式处理器; 第二嵌入式处理器, 电连接所述第一嵌入式处理器; 可编程逻辑器件, 电连接所述第一嵌入 式处理器和所述第二嵌入式处理器; 时钟信号单元, 电连接所述第一嵌入式处理器和所述 第二嵌入式处理器中的一者和所述可编程逻辑器件; 同步信号产生单元。

10、, 电连接所述可编 程逻辑器件; 输入接口单元, 电连接所述第二嵌入式处理器和所述可编程逻辑器件; 输出接 口单元, 电连接所述第二嵌入式处理器和所述可编程逻辑器件。 0006 本实施例的视频处理设备通过设置第一嵌入式处理器和第二嵌入式处理器, 第一 嵌入式处理器连接可编程逻辑器件, 时钟信号单元连接第一嵌入式处理器和第二嵌入式处 理器中的一者, 第二嵌入式处理器电连接输入接口单元和输出接口单元, 第一嵌入式处理 器和第二嵌入式处理器共同实现对整个系统的控制。 例如, 通过第一嵌入式处理器控制系 统交互, 通过第二嵌入式处理器控制输入、 输出接口单元, 实现了视频处理设备的系统功 能, 简化了。

11、硬件架构设计, 降低了硬件设计复杂度。 0007 在本实用新型的一个实施例中, 所述第一嵌入式处理器与所述可编程逻辑器件之 间通过千兆网总线、 串行外设接口总线、 第一串行接口总线和第一I/O总线连接, 所述第二 嵌入式处理器和所述可编程逻辑器件之间通过第二串行接口总线和第二I/O总线连接。 0008 在本实用新型的一个实施例中, 所述视频处理设备还包括: 主板卡, 所述第一嵌入 式处理器、 所述第二嵌入式处理器、 所述可编程逻辑器件、 所述时钟信号单元设置在所述主 板卡上; 同步信号产生子卡, 所述同步信号产生单元设置在所述同步信号产生子卡上, 所述 同步信号产生子卡通过接插件电连接所述主板。

12、卡; 输入子卡, 所述输入接口单元设置在所 述输入子卡上, 所述输入子卡通过接插件电连接所述主板卡; 以及输出子卡, 所述输出接口 单元设置在所述输出子卡上, 所述输出子卡通过接插件电连接所述主板卡。 0009 在本实用新型的一个实施例中, 所述第一嵌入式处理器为ARM处理器, 所述第二嵌 入式处理器为微控制单元; 或所述第一嵌入式处理器为ARM处理器, 所述第二嵌入式处理器 说明书 1/7 页 4 CN 212278294 U 4 为ARM处理器; 或所述第一嵌入式处理器为微控制单元, 所述第二嵌入式处理器为微控制单 元。 0010 在本实用新型的一个实施例中, 所述时钟信号单元包括至少一个。

13、时钟芯片, 所述 至少一个时钟芯片电连接所述可编程逻辑器件和所述第一嵌入式处理器。 0011 在本实用新型的一个实施例中, 所述视频处理设备还包括: 散热单元, 电连接所述 第一嵌入式处理器或所述第二嵌入式处理器。 0012 在本实用新型的一个实施例中, 所述视频处理设备还包括: 显示屏单元, 电连接所 述第一嵌入式处理器; 和/或控制按键单元, 电连接所述第一嵌入式处理器。 0013 在本实用新型的一个实施例中, 所述视频处理设备还包括: 音频解码芯片, 电连接 所述输入接口单元、 所述可编程逻辑器件和所述第一嵌入式处理器。 0014 在本实用新型的一个实施例中, 所述视频处理设备还包括: 。

14、散热单元, 电连接所述 第一嵌入式处理器。 0015 在本实用新型的一个实施例中, 所述视频处理设备还包括: 光探头, 电连接所述第 二嵌入式处理器。 0016 另一方面, 本实用新型实施例提供的一种视频处理设备, 包括: 第一嵌入式处理 器; 第二嵌入式处理器, 电连接所述第一嵌入式处理器; 可编程逻辑器件, 电连接所述第一 嵌入式处理器和所述第二嵌入式处理器; 时钟信号单元, 电连接所述可编程逻辑器件; 同步 信号单元, 电连接所述可编程逻辑器件; 输入接口单元, 电连接所述第二嵌入式处理器和所 述可编程逻辑器件; 输出接口单元, 电连接所述第二嵌入式处理器和所述可编程逻辑器件; 显示屏单。

15、元, 电连接所述第一嵌入式处理器; 控制按键单元, 电连接所述第一嵌入式处理 器; 音频解码芯片, 电连接所述输入接口单元、 所述可编程逻辑器件和所述第一嵌入式处理 器; 散热单元, 电连接所述第一嵌入式处理器; 以及光探头, 电连接所述第二嵌入式处理器。 0017 本实施例的视频处理设备通过设置第一嵌入式处理器和第二嵌入式处理器, 第一 嵌入式处理器连接可编程逻辑器件和时钟信号单元, 第二嵌入式处理器电连接输入接口单 元和输出接口单元, 从而通过第一嵌入式处理器控制系统交互, 通过第二嵌入式处理器控 制输入输出接口单元, 实现了视频处理设备的系统功能, 简化了硬件架构设计, 降低了硬件 设计。

16、复杂度。 0018 由上可知, 本实用新型上述技术特征可以具有如下一个或多个有益效果: 本实施 例的视频处理设备通过设置第一嵌入式处理器和第二嵌入式处理器, 第一嵌入式处理器连 接可编程逻辑器件, 时钟信号单元连接第一嵌入式处理器和第二嵌入式处理器中的一者, 第二嵌入式处理器电连接输入接口单元和输出接口单元, 第一嵌入式处理器和第二嵌入式 处理器共同实现对整个系统的控制。 例如, 通过第一嵌入式处理器控制系统交互, 通过第二 嵌入式处理器控制输入、 输出接口单元, 实现了视频处理设备的系统功能, 简化了硬件架构 设计, 降低了硬件设计复杂度。 附图说明 0019 为了更清楚地说明本实用新型实施。

17、例的技术方案, 下面将对实施例描述中所需要 使用的附图作简单地介绍, 显而易见地, 下面描述中的附图仅仅是本实用新型的一些实施 例, 对于本领域普通技术人员来讲, 在不付出创造性劳动的前提下, 还可以根据这些附图获 说明书 2/7 页 5 CN 212278294 U 5 得其他的附图。 0020 图1为本实用新型第一实施例的一种视频处理设备的电路结构示意图。 0021 图2为第二嵌入式处理器的电路连接关系示意图。 0022 图3为本实用新型第一实施例的视频处理设备的另一电路结构示意图。 0023 图4为本实用新型第一实施例的视频处理设备的再一电路结构示意图。 0024 图5为本实用新型第一实。

18、施例的视频处理设备的又一电路结构示意图。 0025 图6为本实用新型第一实施例的视频处理设备的又一电路结构示意图。 0026 图7为本实用新型第一实施例的视频处理设备的又一电路结构示意图。 0027 图8为本实用新型第二实施例的一种视频处理设备的电路结构示意图。 具体实施方式 0028 下面将结合本实用新型实施例中的附图, 对本实用新型实施例中的技术方案进行 清楚、 完整地描述, 显然, 所描述的实施例仅仅是本实用新型一部分实施例, 而不是全部的 实施例。 基于本实用新型中的实施例, 本领域普通技术人员在没有作出创造性劳动前提下 所获得的所有其他实施例, 都属于本实用新型保护的范围。 0029。

19、 【第一实施例】 0030 参见图1和图2, 本实用新型实施例提供的一种视频处理设备100, 包括: 第一嵌入 式处理器110、 第二嵌入式处理器120、 可编程逻辑器件130、 时钟信号单元140、 同步信号产 生单元150、 输入接口单元160和输出接口单元170。 0031 具体地, 第一嵌入式处理器110电连接第二嵌入式处理器120, 可编程逻辑器件130 电连接第一嵌入式处理器110和第二嵌入式处理器120, 时钟信号单元140电连接第一嵌入 式处理器110和第二嵌入式处理器120中的一者和可编程逻辑器件130(图中仅示出时钟信 号单元140电连接第一嵌入式处理器110和可编程逻辑器。

20、件130), 同步信号产生单元150电 连接可编程逻辑器件130, 输入接口单元160电连接第二嵌入式处理器120和可编程逻辑器 件130, 输出接口单元170电连接第二嵌入式处理器120和可编程逻辑器件130。 其中, 第一嵌 入式处理器110和可编程逻辑器件130之间可例如通过千兆网总线、 串行外设接口(SPI, Serial Peripheral Interface)总线、 第一串行接口总线和第一I/O(输入/输出)总线连 接, 第二嵌入式处理器120和可编程逻辑器件130之间通过第二串行接口总线和第二I/O总 线连接。 具体地, 第一嵌入式处理器110和可编程逻辑器件130之间可例如通。

21、过多组引脚通 过PCB(Printed Circuit Board, 印刷电路板)走线连接, 多组引脚可例如分别用于千兆以 太网通信、 串行外设接口通信、 串行接口通信和I/O通信, 千兆以太网通信可大大提高第一 嵌入式处理器110和可编程逻辑器件130之间的通讯速率, 第一嵌入式处理器110可通过串 行外设接口加载可编辑逻辑器件130上的程序; 第二嵌入式处理器120和可编程逻辑器件 130之间可例如通过多组引脚通过PCB(Printed Circuit Board, 印刷电路板)走线连接, 多 组引脚可例如分别用于串行接口通信和I/O通信; 当然, 第二嵌入式处理器120和可编程逻 辑器件。

22、130之间还可以通过串行外设接口总线连接, 以加载程序, 本实用新型实施例并不以 此为限。 0032 承上述, 视频处理设备100还可例如包括主板卡、 同步信号产生子卡、 输入子卡和 输出子卡。 第一嵌入式处理器110、 第二嵌入式处理器120、 可编程逻辑器件130和时钟信号 说明书 3/7 页 6 CN 212278294 U 6 单元140设置在主板卡上; 同步信号产生单元150设置在同步信号产生子卡上, 同步信号产 生子可例如通过接插件电连接主板卡; 输入接口单元160设置在输入子卡上, 输入子卡可例 如通过接插件电连接主板卡; 输出接口单元170设置在输出子卡上, 输出子卡可例如通过。

23、接 插件电连接主板卡。 通过子卡的设置, 可灵活根据视频处理设备10的需求灵活更换子卡, 简 化了硬件设计, 且提高了视频处理设备10的灵活性。 当然, 同步信号产生单元150、 输入接口 单元160和输出接口单元180也可以直接设置在主板卡上, 本发明实施例并不以此为限。 0033 承上述, 第一嵌入式处理器110可例如为ARM(Advanced RISC Machines)处理器, 也可例如为MCU(Micro Control Unit, 微控制单元), 第一嵌入式处理器110为核心控制处 理器, 主要完成对视频处理设备100的内外交互功能, 例如网络通讯、 程序加载、 控制以及人 机交互。

24、等, 第二嵌入式处理器120可例如为ARM(Advanced RISC Machines)处理器, 也可例 如为MCU(Micro Control Unit, 微控制单元), 第二嵌入式处理器120为协助处理器, 主要用 于协助第一嵌入式处理器110, 提高控制的可靠性。 具体地, 第一嵌入式处理器110可以为 ARM处理器、 第二嵌入式处理器120为MCU, 第一嵌入式处理器110可以为ARM处理器、 第二嵌 入式处理器120为ARM处理器, 第一嵌入式处理器110可以为MCU, 第二嵌入式处理器120为 MCU, ARM处理器具体可例如采用RK3128芯片, 也可选用RK3368、 RK3。

25、399芯片, MCU可例如采用 GD32F103系列芯片, 也可选用STM32F103系列芯片, 当然, 此处仅为举例说明, 本实用新型实 施例并不以此为限, 可根据视频处理设备的具体特点及需求, 选用合适的嵌入式处理器芯 片。 可编程逻辑器件130可例如为FPGA(Field Programmable Gate Array, 现场可编程逻辑 门阵列), 可例如采用Xilinx公司的Kinetx-7系列FPGA芯片比如XC7K160T芯片, 也可采用 XC7K325T芯片、 XC7K410T芯片。 0034 参见图3, 时钟信号单元140可例如包括至少一个时钟芯片141, 当然也可以包括多 个。

26、时钟芯片141(图中仅画出一个作为示意), 多个时钟芯片141分别电连接可编程逻辑器件 130和第一嵌入式处理器110, 时钟芯片141可例如选用IDT6965芯片。 同步信号产生单元150 可例如为产生同步信号的芯片, 可例如选用THS7373芯片, 当然, 本实用新型实施例并不以 此为限。 输入接口单元160可例如包括输入接口和输入接口芯片, 输入接口可例如和输入接 口芯片连接, 输入接口芯片可例如连接第二嵌入式处理器120和可编程逻辑器件130, 第二 嵌入式处理器120可例如通过I2C(InterIntegrated Circuit, 两线式串行总线)配置所 述输入接口芯片, 所述输入。

27、接口可例如为视频源输入接口, 具体可例如采用VGA(Video Graphics Array, 视频图形阵列)接口、 SDI(serial digital interface, 数字分量串行接 口)、 HDMI(High Definition Multimedia Interface, 高清多媒体接口), 或者其他能够提 供视频信号或虚拟视频信号的视频接口。 输出接口单元170可例如包括输出接口和输出接 口芯片, 输出接口可例如和输出接口芯片连接, 输出接口芯片可例如连接第二嵌入式处理 器120和可编程逻辑器件130, 第二嵌入式处理器120可例如通过I2C(InterIntegrated C。

28、ircuit, 两线式串行总线)配置所述输出接口芯片, 所述输出接口可例如为以太网接口, 具 体可例如采用RJ45接口。 当然, 输入接口单元160和输出接口单元170的数量及类型均可为 多个, 根据实际需求设置即可, 本实用新型实施例并不以此为限。 0035 参见图4, 视频处理设备100还包括显示屏单元180和/或控制按键单元190。 图中示 出的视频处理设备100包括显示屏单元180和控制按键单元190, 在实际应用中, 也可包括显 示屏单元180或者控制按键单元190, 本实用新型实施例并不以此为限。 具体地, 视频处理设 说明书 4/7 页 7 CN 212278294 U 7 备1。

29、00可例如包括控制面板, 显示屏单元180和控制按键单元190设置在控制面板上, 以实现 人机交互功能。 显示屏单元180电连接第一嵌入式处理器110, 控制按键单元190电连接第一 嵌入式处理器110, 也即第一嵌入式处理器110控制人机交互功能。 显示屏单元180可例如包 括液晶显示屏和显示屏驱动芯片, 所述显示屏驱动芯片可例如采用ST7789V芯片, 第一嵌入 式处理器110可例如通过SPI(Serial Peripheral Interface, 串行外设接口)对显示图像 进行加载, 完成图像在显示屏单元180的液晶显示屏上的显示; 第一嵌入式处理器110与控 制按键单元190的交互可。

30、例如通过I2C通信协议和中断信号通过IO扩展芯片实现, 以实现控 制按键单元190的响应。 0036 参见图5, 视频处理设备100还包括音频解码芯片200, 音频解码芯片200可例如电 连接输入接口单元160、 可编程逻辑器件130和第一嵌入式处理器110。 第一嵌入式处理器 110控制音频解码芯片200对输入接口单元160输入的音频源进行解码转化后传递给可编程 逻辑器件130, 音频解码芯片200可例如选用ES8316芯片, 当然, 本使用新型实施例并不以此 为限。 0037 参见图6, 视频处理设备100还包括散热单元210, 散热单元210电连接第一嵌入式 处理器110。 散热单元21。

31、0可例如包括风扇, 第一嵌入式处理器110对风扇信号进行控制, 可 例如通过PWM(Pulse width modulation, 脉冲宽度调制)实现对风扇的控制和转速的调节 等功能。 0038 参见图7, 视频处理设备100还包括光探头220, 光探头220电连接第二嵌入式处理 器120, 第二嵌入式处理器120可例如控制光探头220采集外部光强情况。 0039 综上所述, 本实用新型实施例通过设置第一嵌入式处理器和第二嵌入式处理器, 第一嵌入式处理器连接可编程逻辑器件, 时钟信号单元连接第一嵌入式处理器和第二嵌入 式处理器中的一者, 第二嵌入式处理器电连接输入接口单元和输出接口单元, 第一。

32、嵌入式 处理器和第二嵌入式处理器共同实现对整个系统的控制。 例如, 通过第一嵌入式处理器控 制系统交互, 通过第二嵌入式处理器控制输入、 输出接口单元, 简化了硬件架构设计, 降低 了硬件设计复杂度。 0040 【第二实施例】 0041 参见图8, 本实用新型实施例提供的一种视频处理设备10, 包括: 第一嵌入式处理 器110、 第二嵌入式处理器120、 可编程逻辑器件130、 时钟信号单元140、 同步信号产生单元 150、 输入接口单元160、 输出接口单元170、 显示屏单元180、 控制按键单元190、 音频解码芯 片200、 散热单元210和光探头220。 0042 具体地, 第一嵌。

33、入式处理器110电连接第二嵌入式处理器120, 可编程逻辑器件130 电连接第一嵌入式处理器110和第二嵌入式处理器120, 时钟信号单元140电连接可编程逻 辑器件130和第一嵌入式处理器110, 同步信号产生单元150电连接可编程逻辑器件130, 输 入接口单元160电连接第二嵌入式处理器120和可编程逻辑器件130, 输出接口单元170电连 接第二嵌入式处理器120和可编程逻辑器件130; 显示屏单元180电连接第一嵌入式处理器 110, 控制按键单元190电连接第一嵌入式处理器110; 音频解码芯片200可例如电连接输入 接口单元160、 可编程逻辑器件130和第一嵌入式处理器110;。

34、 散热单元210电连接第一嵌入 式处理器110; 光探头220电连接第二嵌入式处理器120。 0043 承上述, 第一嵌入式处理器110可例如为ARM(Advanced RISC Machines)处理器, 说明书 5/7 页 8 CN 212278294 U 8 也可例如为MCU(Micro Control Unit, 微控制单元), 第一嵌入式处理器110为核心控制处 理器, 主要完成对视频处理设备100的内外交互功能, 例如网络通讯、 程序加载、 控制以及人 机交互等, 第二嵌入式处理器120可例如为ARM(Advanced RISC Machines)处理器, 也可例 如为MCU(Mi。

35、cro Control Unit, 微控制单元), 第二嵌入式处理器120为协助处理器, 主要用 于协助第一嵌入式处理器110, 提高控制的可靠性。 具体地, 第一嵌入式处理器110可以为 ARM处理器、 第二嵌入式处理器120为MCU, 第一嵌入式处理器110可以为ARM处理器、 第二嵌 入式处理器120为ARM处理器, 第一嵌入式处理器110可以为MCU, 第二嵌入式处理器120为 MCU, ARM处理器具体可例如采用RK3128芯片, 也可选用RK3368、 RK3399芯片, MCU可例如采用 GD32F103系列芯片, 也可选用STM32F103系列芯片, 当然, 此处仅为举例说明,。

36、 本实用新型实 施例并不以此为限, 可根据视频处理设备的具体特点及需求, 选用合适的嵌入式处理器芯 片。 可编程逻辑器件130可例如为FPGA(Field Programmable Gate Array, 现场可编程逻辑 门阵列), 可例如采用Xilinx公司的Kinetx-7系列FPGA芯片比如XC7K160T芯片, 也可采用 XC7K325T芯片、 XC7K410T芯片。 输入接口单元160可例如包括输入接口和输入接口芯片, 输 入接口可例如和输入接口芯片连接, 输入接口芯片可例如连接第二嵌入式处理器120和可 编程逻辑器件130, 第二嵌入式处理器120可例如通过I2C(InterInt。

37、egrated Circuit, 两 线式串行总线)配置所述输入接口芯片, 所述输入接口可例如为视频源输入接口, 具体可例 如采用VGA(Video Graphics Array, 视频图形阵列)接口、 SDI(serial digital interface, 数字分量串行接口)、 HDMI(High Definition Multimedia Interface, 高清多 媒体接口), 或者其他能够提供视频信号或虚拟视频信号的视频接口。 输出接口单元170可 例如包括输出接口和输出接口芯片, 输出接口可例如和输出接口芯片连接, 输出接口芯片 可例如连接第二嵌入式处理器120和可编程逻辑器件。

38、130, 第二嵌入式处理器120可例如通 过I2C(InterIntegrated Circuit, 两线式串行总线)配置所述输出接口芯片, 所述输出 接口可例如为以太网接口, 具体可例如采用RJ45接口。 当然, 输入接口单元160和输出接口 单元170的数量及类型均可为多个, 根据实际需求设置即可, 本实用新型实施例并不以此为 限。 0044 综上所述, 本实用新型实施例通过设置第一嵌入式处理器和第二嵌入式处理器, 第一嵌入式处理器连接可编程逻辑器件和时钟信号单元, 第二嵌入式处理器电连接输入接 口单元和输出接口单元, 从而通过第一嵌入式处理器控制系统交互, 通过第二嵌入式处理 器控制输入。

39、输出接口单元, 实现了视频处理设备的系统功能, 简化了硬件架构设计, 降低了 硬件设计复杂度。 0045 此外, 可以理解的是, 前述各个实施例仅为本实用新型的示例性说明, 在技术特征 不冲突、 结构不矛盾、 不违背本实用新型的发明目的前提下, 各个实施例的技术方案可以任 意组合、 搭配使用。 0046 在本申请所提供的几个实施例中, 应该理解到, 所揭露的系统, 装置和方法, 可以 通过其它的方式实现。 例如, 以上所描述的装置实施例仅仅是示意性的, 例如, 所述单元的 划分, 仅仅为一种逻辑功能划分, 实际实现时可以有另外的划分方式, 例如多路单元或组件 可以结合或者可以集成到另一个系统,。

40、 或一些特征可以忽略, 或不执行。 另一点, 所显示或 讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口, 装置或单元的间接耦 合或通信连接, 可以是电性, 机械或其它的形式。 说明书 6/7 页 9 CN 212278294 U 9 0047 所述作为分离部件说明的单元可以是或者也可以不是物理上分开的, 作为单元显 示的部件可以是或者也可以不是物理单元, 即可以位于一个地方, 或者也可以分布到多路 网络单元上。 可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目 的。 0048 最后应说明的是: 以上实施例仅用以说明本实用新型的技术方案, 而非对其限制; 尽管参照前。

41、述实施例对本实用新型进行了详细的说明, 本领域的普通技术人员应当理解: 其依然可以对前述各实施例所记载的技术方案进行修改, 或者对其中部分技术特征进行等 同替换; 而这些修改或者替换, 并不使相应技术方案的本质脱离本实用新型各实施例技术 方案的精神和范围。 说明书 7/7 页 10 CN 212278294 U 10 图1 说明书附图 1/7 页 11 CN 212278294 U 11 图2 说明书附图 2/7 页 12 CN 212278294 U 12 图3 说明书附图 3/7 页 13 CN 212278294 U 13 图4 说明书附图 4/7 页 14 CN 212278294 U 14 图5 说明书附图 5/7 页 15 CN 212278294 U 15 图6 说明书附图 6/7 页 16 CN 212278294 U 16 图7 图8 说明书附图 7/7 页 17 CN 212278294 U 17 。

展开阅读全文
内容关键字: 视频 处理 设备
关于本文
本文标题:视频处理设备.pdf
链接地址:https://www.zhuanlichaxun.net/pdf/9988883.html
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2017-2018 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1