有源区结构以及形成有源区结构的方法.pdf

上传人:奶盖 文档编号:10621110 上传时间:2021-08-05 格式:PDF 页数:24 大小:2.15MB
收藏 版权申诉 举报 下载
有源区结构以及形成有源区结构的方法.pdf_第1页
第1页 / 共24页
有源区结构以及形成有源区结构的方法.pdf_第2页
第2页 / 共24页
有源区结构以及形成有源区结构的方法.pdf_第3页
第3页 / 共24页
文档描述:

《有源区结构以及形成有源区结构的方法.pdf》由会员分享,可在线阅读,更多相关《有源区结构以及形成有源区结构的方法.pdf(24页完成版)》请在专利查询网上搜索。

1、(19)中华人民共和国国家知识产权局 (12)发明专利申请 (10)申请公布号 (43)申请公布日 (21)申请号 202011285381.4 (22)申请日 2020.11.17 (71)申请人 福建省晋华集成电路有限公司 地址 362200 福建省泉州市晋江市集成电 路科学园联华大道88号 (72)发明人 许耀光童宇诚朱贤士周运帆 郭鹏 (74)专利代理机构 北京聿宏知识产权代理有限 公司 11372 代理人 吴大建陈敏 (51)Int.Cl. H01L 27/108(2006.01) H01L 21/8242(2006.01) (54)发明名称 有源区结构以及形成有源区结构的方法 (5。

2、7)摘要 本公开提供一种有源区结构以及形成有源 区结构的方法, 该有源区结构包括设置于所述有 源层上的有源区; 其中, 所述有源区为封闭结构, 所述有源区包括沿预设方向的若干间隔设置的 第一有源线、 与所述第一有源线间隔且交替的第 二有源线、 第一封闭边界和第二封闭边界; 所述 第一有源线的两端均与所述第一封闭边界相交; 所述第一有源线包括若干间隔设置的第一器件 单元, 所述第二有源线包括若干间隔设置的第二 器件单元, 所述第一器件单元与所述第二器件单 元交错设置。 这种结构可以均衡有源器件单元与 其边界的应力, 防止器件单元因为应力不均而损 坏。 且第二封闭边界与器件单元同时形成, 可以 减。

3、少掩膜版的数量, 简化工艺流程, 降低成本。 权利要求书3页 说明书10页 附图10页 CN 112271179 A 2021.01.26 CN 112271179 A 1.一种有源区结构, 其特征在于, 包括: 半导体衬底; 位于所述衬底上方的有源层; 设置于所述有源层上的有源区; 其中, 所述有源区为封闭结构, 所述有源区包括沿预设方向的若干间隔设置的第一有 源线、 与所述第一有源线间隔且交替的第二有源线、 围绕所有所述第一有源线和所述第二 有源线的第一封闭边界, 以及围绕于所述第一封闭边界外围的第二封闭边界; 所述第一有 源线的两端均与所述第一封闭边界相交, 所述第二有源线不与所述第一封。

4、闭边界接触; 所 述第一有源线包括若干间隔设置的第一器件单元, 所述第二有源线包括若干间隔设置的第 二器件单元, 所述第一器件单元与所述第二器件单元交错设置。 2.根据权利要求1所述的有源区结构, 其特征在于, 所述第一有源线的两端均延伸至所 述第一封闭边界范围外。 3.根据权利要求1所述的有源区结构, 其特征在于, 靠近所述第一封闭边界的所述第一器件单元与所述第一封闭边界相交; 所述第二器件单元不与所述第一封闭边界接触。 4.根据权利要求3所述的有源区结构, 其特征在于, 与所述第一封闭边界相交的所有所 述第一器件单元的长度各不相同。 5.根据权利要求1所述的有源区结构, 其特征在于, 每个。

5、器件单元之间通过第一浅沟槽 隔离, 所述第一封闭边界与所述第二封闭边界之间通过第二浅沟槽隔离。 6.根据权利要求1所述的有源区结构, 其特征在于, 所述第一有源线的线宽与所述第二 有源线的线宽相同。 7.一种形成有源区结构的方法, 其特征在于, 包括: 提供半导体衬底, 并在所述衬底上方形成有源层; 在所述有源层上方形成牺牲层, 并对所述牺牲层进行图案化处理, 以在所述有源层上 方形成牺牲层图案; 其中, 所述牺牲层图案包括沿预设方向的若干间隔设置的分隔图案单 元, 以及围绕所有所述分隔图案单元的封闭的第一边界图案单元, 所述分隔图案单元的两 端均与所述第一边界图案单元相交; 在所述牺牲层图案。

6、的每个图案单元的侧壁上形成间隔物; 对所述间隔物之间进行填充, 形成包覆所述牺牲层图案的填充层, 去除所述填充层中 的间隔物, 以在所述有源层上方形成填充层图案; 其中, 所述填充层图案包括与所述分隔图 案单元间隔且交替的填充图案单元, 以及围绕于所述第一边界图案单元外围的封闭的第二 边界图案单元, 所述填充图案单元不与所述第一边界图案单元接触; 对所述分隔图案单元和所述填充图案单元进行图案化处理, 以得到图案化处理后的所 述分隔图案单元和所述填充图案单元; 以所述第一边界图案单元、 所述第二边界图案单元、 图案化处理后的所述分隔图案单 元和所述填充图案单元为刻蚀掩膜, 对所述有源层进行刻蚀,。

7、 以在所述有源层上形成沿所 述预设方向的若干间隔设置的第一有源线、 与所述第一有源线间隔且交替的第二有源线、 围绕所有所述第一有源线和所述第二有源线的第一封闭边界, 以及围绕于所述第一封闭边 界外围的第二封闭边界, 从而形成有源区; 权利要求书 1/3 页 2 CN 112271179 A 2 其中, 所述第一有源线的两端均与所述第一封闭边界相交, 所述第二有源线不与所述 第一封闭边界接触; 所述第一有源线包括若干间隔设置的第一器件单元, 所述第二有源线 包括若干间隔设置的第二器件单元, 所述第一器件单元与所述第二器件单元交错设置。 8.根据权利要求7所述的方法, 其特征在于, 所述分隔图案单。

8、元延伸至所述第一边界图案单元范围外; 所述第一有源线的两端均延伸至所述第一封闭边界范围外。 9.根据权利要求7所述的方法, 其特征在于, 靠近所述第一封闭边界的所述第一器件单元与所述第一封闭边界相交; 所述第二器件单元不与所述第一封闭边界接触。 10.根据权利要求9所述的方法, 其特征在于, 与所述第一封闭边界相交的所有所述第 一器件单元的长度各不相同。 11.根据权利要求7所述的方法, 其特征在于, 所述第二边界图案单元不与所述第一边 界图案单元接触。 12.根据权利要求11所述的方法, 其特征在于, 每个器件单元之间通过第一浅沟槽隔 离, 所述第一封闭边界与所述第二封闭边界之间通过第二浅沟。

9、槽隔离。 13.根据权利要求7所述的方法, 其特征在于, 所述分隔图案单元与所述填充图案单元 的线宽相同。 14.根据权利要求7所述的方法, 其特征在于, 对所述分隔图案单元和所述填充图案单 元进行图案化处理, 以得到图案化处理后的所述分隔图案单元和所述填充图案单元, 包括 以下步骤: 在所述牺牲层图案和所述填充层图案上方形成光致抗蚀剂层; 通过掩膜版对所述光致抗蚀剂层进行图案化处理, 以在所述牺牲层图案和所述填充层 图案上方形成光致抗蚀剂图案; 其中, 所述光致抗蚀剂图案包括覆盖在所述第一边界图案 单元上的第三边界图案单元、 覆盖于在所述第二边界图案单元上的第四边界图案单元、 位 于所述分隔。

10、图案单元上方的若干间隔设置的第一器件图案单元和位于所述填充图案单元 上方的若干间隔设置的第二器件图案单元, 所述第一器件图案单元与所述第二器件图案单 元交错设置; 以所述光致抗蚀剂图案为掩膜, 对所述分隔图案单元和所述填充图案单元进行刻蚀, 以将所述分隔图案单元截断为若干间隔设置的第三器件图案单元, 并将所述填充图案单元 截断为若干间隔设置的第四器件图案单元, 从而得到图案化处理后的所述分隔图案单元和 所述填充图案单元; 其中, 所述第三器件图案单元与所述第四器件图案单元交错设置; 去除所述光致抗蚀剂图案。 15.根据权利要求14所述的方法, 其特征在于, 靠近所述第一边界图案单元的所述第三 。

11、器件图案单元与所述第一边界图案单元相交。 16.根据权利要求14所述的方法, 其特征在于, 以所述第一边界图案单元、 所述第二边 界图案单元、 图案化处理后的所述分隔图案单元和所述填充图案单元为刻蚀掩膜, 对所述 有源层进行刻蚀, 以在所述有源层上形成沿所述预设方向的若干间隔设置的第一有源线、 与所述第一有源线间隔且交替的第二有源线、 围绕所有所述第一有源线和所述第二有源线 的第一封闭边界, 以及围绕于所述第一封闭边界外围的第二封闭边界, 从而形成有源区, 包 权利要求书 2/3 页 3 CN 112271179 A 3 括以下步骤: 以所述第一边界图案单元、 所述第二边界图案单元、 所述第三。

12、器件图案单元和所述第 四器件图案单元为刻蚀掩膜, 对所述有源层进行刻蚀, 以在所述有源层上形成沿所述预设 方向的若干间隔设置的第一有源线、 与所述第一有源线间隔且交替的第二有源线、 围绕所 有所述第一有源线和所述第二有源线的第一封闭边界, 以及围绕于所述第一封闭边界外围 的第二封闭边界, 从而形成有源区。 权利要求书 3/3 页 4 CN 112271179 A 4 有源区结构以及形成有源区结构的方法 技术领域 0001 本公开涉及半导体器件技术领域, 具体涉及一种有源区结构以及形成有源区结构 的方法。 背景技术 0002 近年来对于电子产品的设计, 一般会具有多功能且快速的处理能力。 为了增。

13、加处 理能力, 例如是电脑系统或是多功能的电子产品, 其都需要大容量的动态随机存取存储器 (Dynamic Random Access Memory, DRAM)。 而为了能提升记忆容量, 存储器的存储单元的尺 寸需要缩小, 但是存储单元的尺寸大量缩小后会引发其他的问题, 使得存储单元的操作不 稳定或是损毁, 尤其是有源器件单元与其边界的应力不均造成的器件损害。 0003 现有的半导体器件的制备过程中, 通常将有源层单元(器件单元)限定在衬底上并 且用作在其上形成所需的器件结构的基础。 以DRAM的存储单元为例, 多个存储单元规则地 布置在预定的器件区域中以形成阵列(有源区), 器件单元最终形。

14、成存储单元。 此外, 对于能 够工作的存储单元, 在存储单元的外围设置一些外围电路以控制存储单元。 外围电路也基 于外围有源区域形成的, 但是通常外围电路区别于器件单元所在的器件有源区, 外围电路 是单独通过掩膜版刻蚀形成的, 这使得整个制备工艺过程复杂化、 难度较大, 且制备成本增 加。 发明内容 0004 针对上述问题, 本公开提供了一种有源区结构以及形成有源区结构的方法, 解决 了现有技术中有源器件单元与其边界的应力不均造成的器件损害以及器件有源区和外围 电路分开刻蚀导致的制备工艺过程复杂化、 难度较大、 成本增加的技术问题。 0005 第一方面, 本公开提供一种有源区结构, 包括: 0。

15、006 半导体衬底; 0007 位于所述衬底上方的有源层; 0008 设置于所述有源层上的有源区; 0009 其中, 所述有源区为封闭结构, 所述有源区包括沿预设方向的若干间隔设置的第 一有源线、 与所述第一有源线间隔且交替的第二有源线、 围绕所有所述第一有源线和所述 第二有源线的第一封闭边界, 以及围绕于所述第一封闭边界外围的第二封闭边界; 所述第 一有源线的两端均与所述第一封闭边界相交, 所述第二有源线不与所述第一封闭边界接 触; 所述第一有源线包括若干间隔设置的第一器件单元, 所述第二有源线包括若干间隔设 置的第二器件单元, 所述第一器件单元与所述第二器件单元交错设置。 0010 根据本。

16、公开的实施例, 优选地, 所述第一有源线的两端均延伸至所述第一封闭边 界范围外。 0011 根据本公开的实施例, 优选地, 0012 靠近所述第一封闭边界的所述第一器件单元与所述第一封闭边界相交; 说明书 1/10 页 5 CN 112271179 A 5 0013 所述第二器件单元不与所述第一封闭边界接触。 0014 根据本公开的实施例, 优选地, 与所述第一封闭边界相交的所有所述第一器件单 元的长度各不相同。 0015 根据本公开的实施例, 优选地, 每个器件单元之间通过第一浅沟槽隔离, 所述第一 封闭边界与所述第二封闭边界之间通过第二浅沟槽隔离。 0016 根据本公开的实施例, 优选地,。

17、 所述第一有源线的线宽与所述第二有源线的线宽 相同。 0017 第二方面, 本公开提供一种形成有源区结构的方法, 包括: 0018 提供半导体衬底, 并在所述衬底上方形成有源层; 0019 在所述有源层上方形成牺牲层, 并对所述牺牲层进行图案化处理, 以在所述有源 层上方形成牺牲层图案; 其中, 所述牺牲层图案包括沿预设方向的若干间隔设置的分隔图 案单元, 以及围绕所有所述分隔图案单元的封闭的第一边界图案单元, 所述分隔图案单元 的两端均与所述第一边界图案单元相交; 0020 在所述牺牲层图案的每个图案单元的侧壁上形成间隔物; 0021 对所述间隔物之间进行填充, 形成包覆所述牺牲层图案的填充。

18、层, 去除所述填充 层中的间隔物, 以在所述有源层上方形成填充层图案; 其中, 所述填充层图案包括与所述分 隔图案单元间隔且交替的填充图案单元, 以及围绕于所述第一边界图案单元外围的封闭的 第二边界图案单元, 所述填充图案单元不与所述第一边界图案单元接触; 0022 对所述分隔图案单元和所述填充图案单元进行图案化处理, 以得到图案化处理后 的所述分隔图案单元和所述填充图案单元; 0023 以所述第一边界图案单元、 所述第二边界图案单元、 图案化处理后的所述分隔图 案单元和所述填充图案单元为刻蚀掩膜, 对所述有源层进行刻蚀, 以在所述有源层上形成 沿所述预设方向的若干间隔设置的第一有源线、 与所。

19、述第一有源线间隔且交替的第二有源 线、 围绕所有所述第一有源线和所述第二有源线的第一封闭边界, 以及围绕于所述第一封 闭边界外围的第二封闭边界, 从而形成有源区; 0024 其中, 所述第一有源线的两端均与所述第一封闭边界相交, 所述第二有源线不与 所述第一封闭边界接触; 所述第一有源线包括若干间隔设置的第一器件单元, 所述第二有 源线包括若干间隔设置的第二器件单元, 所述第一器件单元与所述第二器件单元交错设 置。 0025 根据本公开的实施例, 优选地, 0026 所述分隔图案单元延伸至所述第一边界图案单元范围外; 0027 所述第一有源线的两端均延伸至所述第一封闭边界范围外。 0028 根。

20、据本公开的实施例, 优选地, 0029 靠近所述第一封闭边界的所述第一器件单元与所述第一封闭边界相交; 0030 所述第二器件单元不与所述第一封闭边界接触。 0031 根据本公开的实施例, 优选地, 与所述第一封闭边界相交的所有所述第一器件单 元的长度各不相同。 0032 根据本公开的实施例, 优选地, 所述第二边界图案单元不与所述第一边界图案单 元接触。 说明书 2/10 页 6 CN 112271179 A 6 0033 根据本公开的实施例, 优选地, 每个器件单元之间通过第一浅沟槽隔离, 所述第一 封闭边界与所述第二封闭边界之间通过第二浅沟槽隔离。 0034 根据本公开的实施例, 优选地。

21、, 所述分隔图案单元与所述填充图案单元的线宽相 同。 0035 根据本公开的实施例, 优选地, 对所述分隔图案单元和所述填充图案单元进行图 案化处理, 以得到图案化处理后的所述分隔图案单元和所述填充图案单元, 包括以下步骤: 0036 在所述牺牲层图案和所述填充层图案上方形成光致抗蚀剂层; 0037 通过掩膜版对所述光致抗蚀剂层进行图案化处理, 以在所述牺牲层图案和所述填 充层图案上方形成光致抗蚀剂图案; 其中, 所述光致抗蚀剂图案包括覆盖在所述第一边界 图案单元上的第三边界图案单元、 覆盖于在所述第二边界图案单元上的第四边界图案单 元、 位于所述分隔图案单元上方的若干间隔设置的第一器件图案单。

22、元和位于所述填充图案 单元上方的若干间隔设置的第二器件图案单元, 所述第一器件图案单元与所述第二器件图 案单元交错设置; 0038 以所述光致抗蚀剂图案为掩膜, 对所述分隔图案单元和所述填充图案单元进行刻 蚀, 以将所述分隔图案单元截断为若干间隔设置的第三器件图案单元, 并将所述填充图案 单元截断为若干间隔设置的第四器件图案单元, 从而得到图案化处理后的所述分隔图案单 元和所述填充图案单元; 其中, 所述第三器件图案单元与所述第四器件图案单元交错设置; 0039 去除所述光致抗蚀剂图案。 0040 根据本公开的实施例, 优选地, 靠近所述第一边界图案单元的所述第三器件图案 单元与所述第一边界图。

23、案单元相交。 0041 根据本公开的实施例, 优选地, 以所述第一边界图案单元、 所述第二边界图案单 元、 图案化处理后的所述分隔图案单元和所述填充图案单元为刻蚀掩膜, 对所述有源层进 行刻蚀, 以在所述有源层上形成沿所述预设方向的若干间隔设置的第一有源线、 与所述第 一有源线间隔且交替的第二有源线、 围绕所有所述第一有源线和所述第二有源线的第一封 闭边界, 以及围绕于所述第一封闭边界外围的第二封闭边界, 从而形成有源区, 包括以下步 骤: 0042 以所述第一边界图案单元、 所述第二边界图案单元、 所述第三器件图案单元和所 述第四器件图案单元为刻蚀掩膜, 对所述有源层进行刻蚀, 以在所述有源。

24、层上形成沿所述 预设方向的若干间隔设置的第一有源线、 与所述第一有源线间隔且交替的第二有源线、 围 绕所有所述第一有源线和所述第二有源线的第一封闭边界, 以及围绕于所述第一封闭边界 外围的第二封闭边界, 从而形成有源区。 0043 与现有技术相比, 上述方案中的一个或多个实施例可以具有如下优点或有益效 果: 0044 本公开提供一种有源区结构以及形成有源区结构的方法, 该有源区结构包括设置 于所述有源层上的有源区; 其中, 所述有源区为封闭结构, 所述有源区包括沿预设方向的若 干间隔设置的第一有源线、 与所述第一有源线间隔且交替的第二有源线、 围绕所有所述第 一有源线和所述第二有源线的第一封闭。

25、边界, 以及围绕于所述第一封闭边界外围的第二封 闭边界; 所述第二封闭边界不与所述第一封闭边界接触, 所述第一有源线的两端均与所述 第一封闭边界相交, 所述第二有源线不与所述第一封闭边界接触; 所述第一有源线包括若 说明书 3/10 页 7 CN 112271179 A 7 干间隔设置的第一器件单元, 所述第二有源线包括若干间隔设置的第二器件单元, 所述第 一器件单元与所述第二器件单元交错设置。 这种结构可以均衡有源器件单元与其边界的应 力, 防止器件单元因为应力不均而损坏。 且第二封闭边界用于形成外围区域, 第二封闭边界 与器件单元同时形成, 可以减少掩膜版的数量, 简化工艺流程, 降低成本。

26、。 附图说明 0045 附图是用来提供对本公开的进一步理解, 并且构成说明书的一部分, 与下面的具 体实施方式一起用于解释本公开, 但并不构成对本公开的限制。 在附图中: 0046 图1是本公开一示例性实施例示出的一种有源区结构的正面俯视示意图; 0047 图2是本公开一示例性实施例示出的一种有源区结构的剖面结构示意图; 0048 图3是本公开一示例性实施例示出的另一种有源区结构的正面俯视示意图; 0049 图4是本公开一示例性实施例示出的一种形成有源区结构的方法流程示意图; 0050 图5-17是本公开一示例性实施例示出的一种形成有源区结构的方法的相关步骤 形成的正面俯视示意图和剖面结构示意。

27、图; 0051 图18是本公开一示例性实施例示出的另一种形成有源区结构的方法的相关步骤 形成的正面俯视示意图; 0052 在附图中, 相同的部件使用相同的附图标记, 附图并未按照实际的比例绘制; 0053 101-衬底; 102-有源层; 1021-第一器件单元; 1022-第二器件单元; 1023-第一封闭 边界; 1024-第二封闭边界; 103-第一浅沟槽; 104-第二浅沟槽; 105-牺牲层图案; 1051-分隔 图案单元; 1052-第一边界图案单元; 1053-第三器件图案单元; 106-间隔物; 107-填充层; 108-填充层图案; 1081-填充图案单元; 1082-第二边。

28、界图案单元; 1083-第四器件图案单元。 具体实施方式 0054 以下将结合附图及实施例来详细说明本公开的实施方式, 借此对本公开如何应用 技术手段来解决技术问题, 并达到相应技术效果的实现过程能充分理解并据以实施。 本公 开实施例以及实施例中的各个特征, 在不相冲突前提下可以相互结合, 所形成的技术方案 均在本公开的保护范围之内。 在附图中, 为了清楚, 层和区的尺寸以及相对尺寸可能被夸 大。 自始至终相同附图标记表示相同的元件。 0055 应理解, 尽管可使用术语 “第一” 、“第二” 、“第三” 等描述各种元件、 部件、 区、 层和/ 或部分, 这些元件、 部件、 区、 层和/或部分不。

29、应当被这些术语限制。 这些术语仅仅用来区分 一个元件、 部件、 区、 层或部分与另一个元件、 部件、 区、 层或部分。 因此, 在不脱离本公开教 导之下, 下面讨论的第一元件、 部件、 区、 层或部分可表示为第二元件、 部件、 区、 层或部分。 0056 应理解, 空间关系术语例如 “在.上方” 、 位于.上方” 、“在.下方” 、“位于. 下方” 等, 在这里可为了方便描述而被使用从而描述图中所示的一个元件或特征与其它元 件或特征的关系。 应当明白, 除了图中所示的取向以外, 空间关系术语意图还包括使用和操 作中的器件的不同取向。 例如, 如果附图中的器件翻转, 然后, 描述为 “在其它元件。

30、下方” 的 元件或特征将取向为在其它元件或特征 “上” 。 因此, 示例性术语 “在.下方” 和 “在.下” 可包括上和下两个取向。 器件可以另外地取向(旋转90度或其它取向)并且在此使用的空间 描述语相应地被解释。 说明书 4/10 页 8 CN 112271179 A 8 0057 在此使用的术语的目的仅在于描述具体实施例并且不作为本公开的限制。 在此使 用时, 单数形式的 “一” 、“一个” 和 “所述/该” 也意图包括复数形式, 除非上下文清楚指出另 外的方式。 还应明白术语 “组成” 和/或 “包括” , 当在该说明书中使用时, 确定所述特征、 整 数、 步骤、 操作、 元件和/或部。

31、件的存在, 但不排除一个或更多其它的特征、 整数、 步骤、 操作、 元件、 部件和/或组的存在或添加。 在此使用时, 术语 “和/或” 包括相关所列项目的任何及所 有组合。 0058 这里参考作为本公开的理想实施例(和中间结构)的示意图的横截面图来描述本 公开的实施例。 这样, 可以预期由于例如制备技术和/或容差导致的从所示形状的变化。 因 此, 本公开的实施例不应当局限于在此所示的区的特定形状, 而是包括由于例如制备导致 的形状偏差。 例如, 显示为矩形的注入区在其边缘通常具有圆的或弯曲特征和/或注入浓度 梯度, 而不是从注入区到非注入区的二元改变。 同样, 通过注入形成的埋藏区可导致该埋藏。

32、 区和注入进行时所经过的表面之间的区中的一些注入。 因此, 图中显示的区实质上是示意 性的, 它们的形状并不意图显示器件的区的实际形状且并不意图限定本公开的范围。 0059 为了彻底理解本公开, 将在下列的描述中提出详细的结构以及步骤, 以便阐释本 公开提出的技术方案。 本公开的较佳实施例详细描述如下, 然而除了这些详细描述外, 本公 开还可以具有其他实施方式。 0060 实施例一 0061 如图1和2所示, 本公开实施例提供一种有源区结构, 包括半导体衬底101、 有源层 102和有源区(图中未标注)。 0062 衬底101可以包括例如单晶硅衬底和硅外延层中的至少一种。 0063 有源层10。

33、2位于衬底101上方。 有源层102的材料包括氧化硅、 氮化硅、 硅中的至少 一种。 0064 有源区(图中未标注)设置于有源层102上。 有源区为封闭结构, 有源区包括第一有 源线(图中未标注, 即第一器件单元1021所在的有源线)、 第二有源线(图中未标注, 即第二 器件单元1022所在的有源线)、 第一封闭边界1023和第二封闭边界1024。 0065 若干沿预设方向的第一有源线间隔设置于有源层102上, 第一有源线包括若干间 隔设置的第一器件单元1021, 即每个第一有源线都被截断为若干间隔设置的第一器件单元 1021。 0066 若干沿预设方向的第二有源线间隔设置于有源层102上(即。

34、第二有源线的方向与 第一有源线一致), 第二有源线与第一有源线间隔且交替, 第一有源线的线宽与第二有源线 的线宽相同。 第二有源线包括若干间隔设置的第二器件单元1022, 即每个第二有源线都被 截断为若干间隔设置的第二器件单元1022。 第一器件单元1021与第二器件单元1022交错设 置, 这种结构更有利于器件的电性能的实现。 0067 第一封闭边界1023围绕所有第一有源线和第二有源线设置, 第一有源线的两端均 与第一封闭边界1023相交, 第二有源线不与第一封闭边界1023接触。 即靠近第一封闭边界 1023的第一器件单元1021与第一封闭边界1023相交, 而所有的第二器件单元1022。

35、不与第一 封闭边界1023接触。 0068 本实施例中, 第一有源线的两端均与第一封闭边界1023相交, 但是第一有源线的 两端不超出第一封闭边界1023范围。 这种结构可以均衡有源器件单元与其边界的应力, 防 说明书 5/10 页 9 CN 112271179 A 9 止器件单元因为应力不均而损坏。 0069 与第一封闭边界1023相交的所有第一器件单元1021(靠近第一封闭边界1023的所 有第一器件单元1021)的长度各不相同, 这种结构可以使得器件单元与其边界的应力更加 均衡。 0070 第二封闭边界1024围绕于第一封闭边界1023外围, 第二封闭边界1024不与第一封 闭边界102。

36、3接触, 第二有源线不与第一封闭边界1023接触, 也就是说, 所有的第一器件单元 1021和第二器件单元1022均不与第二封闭边界1024接触。 第二封闭边界1024用于形成外围 电路, 该外围电路均不与第一封闭边界1023、 第一器件单元1021和第二器件单元1022接触。 0071 每个器件单元之间(包括第一器件单元1021之间、 第二器件单元1022之间、 第一器 件单元1021和第二器件单元1022之间)通过第一浅沟槽103(Shallow Trench Isolation, STI)隔离, 第一封闭边界1023与第二封闭边界1024之间通过第二浅沟槽104隔离。 0072 第一浅沟。

37、槽103和第二浅沟槽104内可以设置绝缘层等隔离结构。 0073 本公开提供一种有源区结构, 该有源区结构包括设置于有源层102上的有源区; 其 中, 有源区为封闭结构, 有源区包括沿预设方向的若干间隔设置的第一有源线、 与第一有源 线间隔且交替的第二有源线、 围绕所有第一有源线和第二有源线的第一封闭边界1023, 以 及围绕于第一封闭边界1023外围的第二封闭边界1024; 第二封闭边界1024不与第一封闭边 界1023接触, 第一有源线的两端均与第一封闭边界1023相交, 第二有源线不与第一封闭边 界1023接触; 第一有源线包括若干间隔设置的第一器件单元1021, 第二有源线包括若干间 。

38、隔设置的第二器件单元1022, 第一器件单元1021与第二器件单元1022交错设置。 这种结构 可以均衡有源器件单元与其边界的应力, 防止器件单元因为应力不均而损坏。 0074 实施例二 0075 如图3所示, 本公开实施例提供另一种有源区结构, 包括半导体衬底101、 有源层 102和有源区(图中未标注)。 0076 衬底101可以包括例如单晶硅衬底和硅外延层中的至少一种。 0077 有源层102位于衬底101上方。 有源层102的材料包括氧化硅、 氮化硅、 硅中的至少 一种。 0078 有源区(图中未标注)设置于有源层102上。 有源区为封闭结构, 有源区包括第一有 源线(图中未标注, 即。

39、第一器件单元1021所在的有源线)、 第二有源线(图中未标注, 即第二 器件单元1022所在的有源线)、 第一封闭边界1023和第二封闭边界1024。 0079 若干沿预设方向的第一有源线间隔设置于有源层102上, 第一有源线包括若干间 隔设置的第一器件单元1021, 即每个第一有源线都被截断为若干间隔设置的第一器件单元 1021。 0080 若干沿预设方向的第二有源线间隔设置于有源层102上(即第二有源线的方向与 第一有源线一致), 第二有源线与第一有源线间隔且交替, 第一有源线的线宽与第二有源线 的线宽相同。 第二有源线包括若干间隔设置的第二器件单元1022, 即每个第二有源线都被 截断为。

40、若干间隔设置的第二器件单元1022。 第一器件单元1021与第二器件单元1022交错设 置, 这种结构更有利于器件的电性能的实现。 0081 第一封闭边界1023围绕所有第一有源线和第二有源线设置, 第一有源线的两端均 与第一封闭边界1023相交, 第二有源线不与第一封闭边界1023接触。 即靠近第一封闭边界 说明书 6/10 页 10 CN 112271179 A 10 1023的第一器件单元1021与第一封闭边界1023相交, 而所有的第二器件单元1022不与第一 封闭边界1023接触。 0082 本实施例中, 第一有源线的两端均与第一封闭边界1023相交, 且第一有源线的两 端均延伸至第。

41、一封闭边界1023范围外, 但第一有源线的两端不与第二封闭边界1024接触。 这种结构可以均衡有源器件单元与其边界的应力, 防止器件单元因为应力不均而损坏, 尤 其可以补偿第一有源线在端部不平均的应力, 进一步避免器件单元的损坏。 0083 与第一封闭边界1023相交的所有第一器件单元1021(靠近第一封闭边界1023的所 有第一器件单元1021)的长度各不相同, 这种结构可以使得器件单元与其边界的应力更加 均衡。 0084 第二封闭边界1024围绕于第一封闭边界1023外围, 第二封闭边界1024不与第一封 闭边界1023接触, 第二有源线不与第一封闭边界1023接触, 也就是说, 所有的第。

42、一器件单元 1021和第二器件单元1022均不与第二封闭边界1024接触。 第二封闭边界1024用于形成外围 电路, 该外围电路均不与第一封闭边界1023、 第一器件单元1021和第二器件单元1022接触。 0085 每个器件单元之间(包括第一器件单元1021之间、 第二器件单元1022之间、 第一器 件单元1021和第二器件单元1022之间)通过第一浅沟槽103隔离, 第一封闭边界1023与第二 封闭边界1024之间通过第二浅沟槽104隔离。 0086 第一浅沟槽103和第二浅沟槽104内可以设置绝缘层等隔离结构。 0087 本公开提供一种有源区结构, 该有源区结构包括设置于有源层102上的。

43、有源区; 其 中, 有源区为封闭结构, 有源区包括沿预设方向的若干间隔设置的第一有源线、 与第一有源 线间隔且交替的第二有源线、 围绕所有第一有源线和第二有源线的第一封闭边界1023, 以 及围绕于第一封闭边界1023外围的第二封闭边界1024; 第二封闭边界1024不与第一封闭边 界1023接触, 第一有源线的两端均与第一封闭边界1023相交, 第二有源线不与第一封闭边 界1023接触; 第一有源线包括若干间隔设置的第一器件单元1021, 第二有源线包括若干间 隔设置的第二器件单元1022, 第一器件单元1021与第二器件单元1022交错设置。 这种结构 可以阻挡外围区域对器件单元所产生的应。

44、力, 防止器件单元因为应力而损坏。 0088 实施例三 0089 在实施例一的基础上, 本实施例提供一种形成有源区结构的方法。 图4是本公开实 施例示出的一种形成有源区结构的方法流程示意图。 图5-图17是本公开实施例示出的一种 形成有源区结构的方法的相关步骤形成的正面俯视示意图和剖面结构示意图。 下面, 参照 图4和图5-图17来描述本公开实施例提出的形成有源区结构的方法一个示例性方法的详细 步骤。 0090 如图4所示, 本实施例的形成有源区结构的方法, 包括如下步骤: 0091 步骤S101: 提供半导体衬底101, 并在衬底101上方形成有源层102。 0092 衬底101可以包括例如。

45、单晶硅衬底和硅外延层中的至少一种。 有源层102的材料包 括氧化硅、 氮化硅、 硅中的至少一种。 0093 步骤S102: 如图5和6所示, 在有源层102上方形成牺牲层(图中未标注), 并对牺牲 层进行图案化处理, 以在有源层102上方形成牺牲层图案105; 其中, 牺牲层图案105包括沿 预设方向的若干间隔设置的分隔图案单元1051, 以及围绕所有分隔图案单元1051的封闭的 第一边界图案单元1052, 分隔图案单元1051的两端均与第一边界图案单元1052相交。 说明书 7/10 页 11 CN 112271179 A 11 0094 牺牲层的材料包括氧化硅、 氮氧化硅、 多晶硅和非晶碳。

46、中的至少一种。 牺牲层作为 后续工艺中的辅助膜层, 用于形成器件单元和封闭边界, 形成之后去除牺牲层。 0095 本实施例中, 分隔图案单元1051的两端均与第一边界图案单元1052相交, 但是不 超出第一边界图案单元1052范围。 0096 具体的, 步骤S102包括以下步骤: 0097 S102a: 在牺牲层(图中未标注)上方形成第一光致抗蚀剂层(图中未示出); 0098 S102b: 通过第一掩膜版(图中未示出)对第一光致抗蚀剂层(图中未示出)进行图 案化处理, 以形成光致抗蚀剂图案(图中未示出); 0099 S102c: 通过光致抗蚀剂图案(图中未示出), 对牺牲层(图中未标注)进行刻。

47、蚀, 以 在有源层102上方形成牺牲层图案105; 0100 S102d: 去除光致抗蚀剂图案。 0101 步骤S103: 如图7和8所示, 在牺牲层图案105的每个图案单元的侧壁上形成间隔物 106。 0102 具体的, 步骤S103包括以下步骤: 0103 S103a: 通过原子层沉积的方法在牺牲层图案105的每个图案单元的上方及其侧壁 上形成氧化物层(图中未标注); 0104 S103b: 对氧化物层(图中未标注)进行回蚀工艺, 以在牺牲层图案105的每个图案 单元的侧壁上形成间隔物106。 0105 原子层沉积的方法制备的氧化物层具有良好的阶梯覆盖性, 可以完全覆盖牺牲层 图案105的。

48、每个图案单元。 0106 氧化物层可以相对于牺牲层具有蚀刻选择性, 因此可以具有比牺牲层图案105更 快的蚀刻速率。 因此在回蚀工艺后, 氧化物层只剩下位于牺牲层图案105的每个图案单元的 侧壁上的部分, 即间隔物106。 回蚀工序可以包括: 干式回蚀工序、 化学机械抛光(CMP)工序、 或湿式剥离工序。 且回蚀工序中, 将牺牲层图案105的每个图案单元上方的氧化物层移除, 以使每个图案单元的上表面露出。 0107 氧化物层材料可以由氧化硅、 氮氧化硅或氮化硅形成。 0108 步骤S104: 如图9和10所示, 对间隔物106之间进行填充, 形成包覆牺牲层图案105 的填充层107, 如图11。

49、和12所示, 去除填充层107中的间隔物106, 以在有源层102上方形成填 充层图案108; 其中, 填充层图案108包括与分隔图案单元1051间隔且交替的填充图案单元 1081, 以及围绕于第一边界图案单元1052外围的封闭的第二边界图案单元1082, 填充图案 单元1081不与第一边界图案单元1052接触。 0109 其中, 第一边界图案单元1052不与第二边界图案单元1082接触, 填充层107的厚度 小于或等于牺牲层图案105和间隔物106的厚度。 填充层107将间隔物106之间的间隙填充 满, 并裸露出牺牲层图案105和间隔物106的顶部。 然后去除间隔物106, 就可以形成若干与。

50、 分隔图案单元1051间隔且交替的填充图案单元1081。 0110 填充层107的材料可以与牺牲层的材料一致。 分隔图案单元1051的线宽与填充图 案单元1081的线宽相同, 以形成线宽一致的精细图案。 0111 步骤S105: 如图13和14所示, 对分隔图案单元1051和填充图案单元1081进行图案 化处理, 以得到图案化处理后的分隔图案单元1051和填充图案单元1081。 说明书 8/10 页 12 CN 112271179 A 12 0112 掩膜层的材料为光致抗蚀剂, 步骤S105包括以下步骤: 0113 S105a: 在牺牲层图案105和填充层图案108上方形成光致抗蚀剂层(图中未。

展开阅读全文
内容关键字: 有源 结构 以及 形成 方法
关于本文
本文标题:有源区结构以及形成有源区结构的方法.pdf
链接地址:https://www.zhuanlichaxun.net/pdf/10621110.html
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2017-2018 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1