功率半导体器件封装件.pdf
《功率半导体器件封装件.pdf》由会员分享,可在线阅读,更多相关《功率半导体器件封装件.pdf(22页完成版)》请在专利查询网上搜索。
1、(19)中华人民共和国国家知识产权局 (12)发明专利申请 (10)申请公布号 (43)申请公布日 (21)申请号 202010011859.8 (22)申请日 2020.01.07 (30)优先权数据 62/803,709 2019.02.11 US 16/513,437 2019.07.16 US (71)申请人 半导体元件工业有限责任公司 地址 美国亚利桑那 (72)发明人 T马尔多李根赫J蒂萨艾尔 (74)专利代理机构 中国国际贸易促进委员会专 利商标事务所 11038 代理人 秦晨 (51)Int.Cl. H01L 25/07(2006.01) H01L 25/18(2006.01)。
2、 H01L 23/495(2006.01) H01L 21/60(2006.01) H01L 23/367(2006.01) (54)发明名称 功率半导体器件封装件 (57)摘要 本发明题为 “功率半导体器件封装件” 。 在总 体方面, 半导体器件封装件可以包括引线框。 半 导体器件封装件还可以包括与引线框的第一部 分的第一侧耦接的第一半导体管芯以及与引线 框的第一部分的第二侧耦接的第二半导体管芯。 半导体器件封装件还可以包括与第一半导体管 芯的第二侧耦接的第一衬底。 该第一衬底可以进 一步与引线框的第二部分的第一侧以及引线框 的第三部分的第一侧耦接。 半导体器件封装件还 可以进一步包括与第二。
3、半导体管芯的第二侧耦 接的第二衬底。 该第二衬底可以进一步与引线框 的第二部分的第二侧以及引线框的第三部分的 第二侧耦接。 权利要求书3页 说明书10页 附图8页 CN 111554666 A 2020.08.18 CN 111554666 A 1.一种半导体封装件, 包括: 引线框, 所述引线框具有第一部分、 第二部分和第三部分; 第一半导体管芯, 所述第一半导体管芯具有与所述引线框的所述第一部分的第一侧耦 接的第一侧; 第二半导体管芯, 所述第二半导体管芯具有与所述引线框的所述第一部分的第二侧耦 接的第一侧; 第一衬底, 所述第一衬底具有与所述第一半导体管芯的第二侧耦接的第一侧, 所述第 。
4、一衬底的所述第一侧还与所述引线框的所述第二部分的第一侧以及所述引线框的所述第 三部分的第一侧耦接; 和 第二衬底, 所述第二衬底具有与所述第二半导体管芯的第二侧耦接的第一侧, 所述第 二衬底的所述第一侧还与所述引线框的所述第二部分的第二侧以及所述引线框的所述第 三部分的第二侧耦接。 2.根据权利要求1所述的半导体器件封装件, 其中所述引线框的所述第一部分包括管 芯附接盘, 所述第一半导体管芯与所述管芯附接盘的第一侧耦接, 并且 所述第二半导体管芯与所述管芯附接盘的第二侧耦接。 3.根据权利要求1所述的半导体器件封装件, 其中: 所述第一半导体管芯包括第一功率晶体管器件; 并且 所述第二半导体管。
5、芯包括第二功率晶体管器件, 所述第二功率晶体管器件与所述第一 功率晶体管器件并联电连接。 4.根据权利要求1所述的半导体器件封装件, 还包括模塑料, 所述模塑料: 完全包封所述第一半导体管芯和所述第二半导体管芯; 并且 部分包封所述引线框、 所述第一衬底和所述第二衬底, 所述引线框包括设置在所述模塑料外部的多个信号引线, 所述第一衬底的第二侧通过所述模塑料暴露, 所述第二衬底的第二侧通过所述模塑料暴露, 所述第一衬底的所述第二侧与所述第一衬底的所述第一侧电隔离, 所述第二衬底的所述第二侧与所述第二衬底的所述第一侧电隔离, 并且 所述第一衬底的所述第二侧与所述第二衬底的所述第二侧电隔离。 5.根。
6、据权利要求1所述的半导体器件封装件, 还包括模塑料, 所述模塑料: 完全包封所述第一半导体管芯和所述第二半导体管芯; 并且 部分包封所述引线框、 所述第一衬底和所述第二衬底, 所述引线框包括设置在所述模塑料外部的多个信号引线, 所述第一衬底的第二侧通过所述模塑料暴露, 所述第二衬底的第二侧通过所述模塑料暴露, 并且 所述第一衬底的所述第二侧、 所述第二衬底的所述第二侧被配置为消散由所述第一半 导体管芯和所述第二半导体管芯产生的热。 6.根据权利要求1所述的半导体器件封装件, 其中: 所述引线框的所述第一部分包括沿着所述半导体器件封装件的第一边缘设置的第一 权利要求书 1/3 页 2 CN 11。
7、1554666 A 2 多个信号引线, 所述第一多个信号引线中的每个信号引线具有相应的电路板接触表面; 所述引线框的所述第二部分包括沿着所述半导体器件封装件的第二边缘设置的第二 多个信号引线, 所述第二多个信号引线中的每个信号引线具有相应的电路板接触表面; 并 且 所述第一多个信号引线的相应接触表面中的接触表面与所述第二多个信号引线的相 应接触表面中的接触表面之间的最短距离大于10毫米。 7.根据权利要求1所述的半导体器件封装件, 其中: 所述第二衬底经由第一间隔件与所述引线框的所述第二部分的所述第二侧耦接; 并且 所述第二衬底经由第二间隔件与所述引线框的所述第三部分的所述第二侧耦接。 8.一。
8、种半导体器件封装件, 包括: 第一直接接合金属衬底; 第一半导体管芯, 所述第一半导体管芯以倒装芯片方式安装在所述第一直接接合金属 衬底上; 第二直接接合金属衬底; 第二半导体管芯, 所述第二半导体管芯以倒装芯片方式安装在所述第二直接接合金属 衬底上; 和 引线框, 所述引线框具有包括管芯附接盘的第一部分、 第二部分和第三部分, 所述第一半导体管芯与所述管芯附接盘的第一侧耦接; 所述第二半导体管芯与所述管芯附接盘的第二侧耦接, 所述第一直接接合金属衬底与所述引线框的所述第二部分的第一侧以及所述引线框 的所述第三部分的第一侧耦接, 并且 所述第二直接接合金属衬底经由第一间隔件与所述引线框的所述第。
9、二部分的第二侧 耦接, 并且经由第二间隔件与所述引线框的所述第三部分的第二侧耦接。 9.根据权利要求8所述的半导体器件封装件, 其中: 所述第一直接接合金属衬底是第一直接接合铜衬底; 并且 所述第二直接接合金属衬底是第二直接接合铜衬底。 10.根据权利要求8所述的半导体器件封装件, 其中: 所述第一半导体管芯以倒装芯片方式安装在所述第一直接接合金属衬底的金属图案 上; 并且 所述第二半导体管芯以倒装芯片方式安装在所述第二直接接合金属衬底的金属图案 上, 所述第二直接接合金属衬底的所述金属图案与所述第一直接接合金属衬底的所述金 属图案镜面对称。 11.一种用于生产半导体器件封装件的方法, 所述方。
10、法包括: 构造第一子组件, 包括: 将第一半导体管芯的第一侧与第一直接接合金属衬底耦接; 将所述第一半导体管芯的第二侧与第一引线框部分的第一侧耦接; 将所述第一直接接合金属衬底与第二引线框部分的第一侧耦接; 以及 将所述第一直接接合金属衬底与第三引线框部分的第二侧耦接; 构造第二子组件, 包 权利要求书 2/3 页 3 CN 111554666 A 3 括: 将第二半导体管芯的第一侧与第二直接接合金属衬底耦接; 将第一间隔件与所述第二直接接合金属衬底耦接; 和 将第二间隔件与所述第二直接接合金属衬底耦接; 以及 通过将所述第二子组件与所述第一子组件耦接来构造组件, 包括: 将所述第二半导体管芯。
11、的第二侧与所述第一引线框部分的第二侧耦接; 将所述第一间隔件与所述第二引线框部分的第二侧耦接; 以及 将所述第二间隔件与所述第三引线框部分的第二侧耦接。 12.根据权利要求11所述的方法, 其中: 所述第一子组件和所述第二子组件各自使用具有第一熔点的第一导电材料构造; 所述第二子组件使用具有小于所述第一熔点的第二熔点的第二导电材料与所述第一 子组件耦接; 所述第一导电材料是烧结材料或含铅焊料材料中的一种; 并且 所述第二导电材料是无铅焊料材料。 13.根据权利要求11所述的方法, 还包括: 用模塑料模制所述组件, 使得: 所述第一半导体管芯、 所述第二半导体管芯和所述第一直接接合金属衬底被完全。
12、包封 在所述模塑料中; 并且 所述引线框和所述第二直接接合金属衬底被部分包封在所述模塑料中, 所述引线框包 括至少部分地设置在所述模塑料外部的多个信号引线, 并且所述第二直接接合金属衬底的 表面暴露在所述模塑料外部; 并且 研磨所述模塑料以通过所述模塑料暴露所述第一直接接合金属衬底的表面。 权利要求书 3/3 页 4 CN 111554666 A 4 功率半导体器件封装件 技术领域 0001 本说明书涉及半导体器件封装件设备。 更具体地, 本说明书涉及包括具有隔离的 (例如, 电隔离的)双面冷却的多个半导体管芯的半导体器件封装件。 背景技术 0002 功率半导体器件(例如, 用于电动车辆(EV。
13、)和/或混合动力电动车辆(HEV)的功率 半导体器件)的趋势是电压更高、 功率更高的器件, 诸如在碳化硅(SiC)、 砷化镓(GaAs)、 氮 化镓(GaN)等中实施的功率半导体器件。 例如在EV和/或HEV汽车市场中。 例如, 趋势是将这 样的功率半导体器件用于动力传动系统逆变器、 直流-直流(DC-DC)转换器和/或车载充电 器(OBC)。 因为这样的器件的功率容量可以是硅器件的10倍(或更多倍), 所以这种趋势带来 了某些挑战, 诸如制造可以允许更高的电流/功率额定值、 提供足够低的阻抗(例如, 电感) 以及具有高散热性能的半导体器件封装件。 发明内容 0003 在总体方面, 一种设备可。
14、以包括具有第一部分、 第二部分和第三部分的引线框。 该 设备还可以包括第一半导体管芯, 该第一半导体管芯具有与引线框的第一部分的第一侧耦 接的第一侧以及第二半导体管芯, 该第二半导体管芯具有与引线框的第一部分的第二侧耦 接的第一侧。 该设备可以进一步包括第一衬底, 该第一衬底具有与第一半导体管芯的第二 侧耦接的第一侧。 第一衬底的第一侧可以进一步与引线框的第二部分的第一侧和引线框的 第三部分的第一侧耦接。 该设备还可以进一步第二衬底, 该第二衬底具有与第二半导体管 芯的第二侧耦接的第一侧。 第二衬底的第一侧可以进一步与引线框的第二部分的第二侧以 及引线框的第三部分的第二侧耦接。 0004 在另。
15、一总体方面, 一种设备可以包括第一直接接合金属(direct bonded-metal, DBM)衬底和以倒装芯片方式安装在第一DBM衬底上的第一半导体管芯。 该设备还可以包括 第二DBM衬底和以倒装芯片方式安装在第二DBM衬底上的第二半导体管芯。 该设备可以进一 步包括引线框, 该引线框具有包括管芯附接盘(die attach paddle, DAP)的第一部分、 第二 部分和第三部分。 第一半导体管芯可以与DAP的第一侧耦接。 第二半导体管芯可以与DAP的 第二侧耦接。 第一DBM衬底可以与引线框的第二部分的第一侧和引线框的第三部分的第一 侧耦接。 第二DBM衬底可以经由第一间隔件与引线框。
16、的第二部分的第二侧耦接, 并且经由第 二间隔件与引线框的第三部分的第二侧耦接。 0005 在另一总体方面, 一种方法可以包括构造第一子组件, 该方法包括: 将第一半导体 管芯的第一侧与第一直接接合金属(DBM)衬底耦接; 将第一半导体管芯的第二侧与第一引 线框部分的第一侧耦接; 将第一DBM衬底与第二引线框部分的第一侧耦接; 以及将第一DBM 衬底与第三引线框部分的第二侧耦接。 该方法还可以包括构造第二子组件, 包括: 将第二半 导体管芯的第一侧与第二DBM衬底耦接; 将第一间隔件与第二DBM衬底耦接; 以及将第二间 隔件与第二DBM衬底耦接。 该方法还可以进一步包括通过将第二子组件与第一子组。
17、件耦接 说明书 1/10 页 5 CN 111554666 A 5 来构造组件, 包括: 将第二半导体管芯的第二侧与第一引线框部分的第二侧耦接; 将第一间 隔件与第二引线框部分的第二侧耦接; 以及将第二间隔件与第三引线框部分的第二侧耦 接。 附图说明 0006 图1是示出根据实施方式的半导体器件封装件的图。 0007 图2是示出可以在图1的半导体器件封装件中实施的电路的示意图。 0008 图3是示出根据实施方式的图1的半导体器件封装件的剖视图的图。 0009 图4是示出根据实施方式的包括在诸如图1的半导体器件封装件的半导体器件封 装件中的衬底的接合金属图案的图。 0010 图5是示出根据实施方。
18、式的包括在诸如图1的半导体器件封装件的半导体器件封 装件中的另一衬底的接合金属图案的方面的图。 0011 图6A至图6B是示出可以在本文描述的半导体器件封装件中实施的功率半导体管 芯的图。 0012 图7A至图7C是示出根据实施方式的可以包括在半导体器件封装件中的直接接合 金属(DBM)衬底的各种视图的图。 0013 图8是示出根据实施方式的包括可以被包括在半导体器件封装件中的多个引线框 的引线框带的图。 0014 图9是示出根据实施方式的与印刷电路板耦接的半导体器件封装件的图。 0015 图10是示出根据实施方式的生产诸如本文所述的半导体器件封装件的半导体器 件封装件的方法的图。 具体实施方。
19、式 0016 本公开针对可以解决与朝向功率更高的半导体器件的趋势相关联的挑战的半导 体器件封装件(以及相关联的制造方法)的实施方式。 例如, 本文描述的方法可以解决上面 讨论的挑战, 例如, 可以提供允许更高的电流/功率额定值、 提供足够低的电阻抗(例如, 电 感)以及具有高散热能力的半导体器件封装件。 例如, 本文描述的方法可以提供在单个半导 体器件封装件中实施多个(例如, 并联连接)的功率半导体器件(例如, 功率晶体管)。 本文描 述的方法还允许双面冷却, 这可以改善散热性能。 0017 此外, 本文描述的方法可以提供半导体器件封装件中的衬底(例如, 多个衬底)之 间的电隔离。 这种电隔离。
20、可以诸如为高电压应用中的印刷电路板布局提供某些优点。 例如, 在一些实施方式中, 这样的电隔离可以例如通过允许在其他器件的相关联电路板上更接近 本文描述的半导体器件封装件中实施的高电压器件而允许更有效的印刷电路板布局。 0018 与功率半导体器件的当前实施方式相比, 本文描述的方法可以为高电压应用提供 具有低阻抗(例如, 电感等)和更长的爬电距离的紧凑封装件解决方案。 在一些实施方式中, 爬电距离可以指的是连接到电接地的信号引线与连接到高电压电源(例如, 400V或更高)的 信号引线之间的最短距离, 其中这种爬电距离是当半导体器件封装件耦接到(安装、 固定、 焊接到等)印刷电路板(PCB)时在。
21、这样的信号引线的电连接之间测量的。 更长的爬电距离可 以是有益的, 因为它可以防止连接高电压的引脚和连接接地的引脚之间的电流泄漏(电流 说明书 2/10 页 6 CN 111554666 A 6 蠕变)和/或电弧。 例如, 在一些实施方式中, 爬电距离可以是连接到功率金属氧化物半导体 场效应晶体管(MOSFET)的漏极端子的(多个)信号引线和连接到MOSFET的源极端子的(多 个)信号引线之间的最短距离。 0019 图1是示出根据实施方式的半导体器件封装件(封装)100的图。 出于说明和讨论的 目的, 在图1中, 示出了封装件100的在示例实施方式中可能不可见的方面, 诸如可以设置在 封装件1。
22、00内部(例如, 在模塑料内)的元件。 图1还包括剖面线3-3, 该剖面线在示例实施方 式中可以对应于图3所示的剖视图。 0020 在附图中, 使用相似的附图标记指示用于所示示例实施方式的相似或类似的元 件。 然而, 在一些实施方式中, 这些元件的变体是可能的。 例如, 不同的衬底布局(例如, 接合 金属)布局是可能的, 不同的引线框配置是可能的, 可以在封装件100中实施不同的功率半 导体器件, 封装件100可以包括附加的半导体管芯(例如, 与封装件100中包括的两个功率半 导体晶体管中的每个并联连接的相应二极管)等。 0021 如图1所示, 封装件100可以包括具有多个部分110a、 11。
23、0b、 110c和110d的引线框。 部分110a至110d可以被统称为引线框110。 如图1所示, 引线框110的每个部分可以包括一个 或多个信号引线(例如, 信号引线等)。 例如, 在本示例中, 引线框部分110a包括五(5)个信号 引线, 引线框部分110b包括三(3)个信号引线, 并且引线框部分110c和110d各自分别包括一 (1)个信号引脚。 在一些实施方式中, 引线框110可以包括附加或更少的部分。 在一些实施方 式中, 引线框部分110a至110d中的一个或多个可以包括不同数量的引脚。 0022 在图1的示例实施方式中, 引线框部分110a可以包括管芯附接盘(DAP), 诸如例。
24、如 图3所示, 其中将第一功率半导体器件(例如, 第一半导体管芯上包括的第一MOSFET)可以与 DAP的第一侧耦接(电耦接、 焊接等), 并且第二功率半导体器件(例如, 第一半导体管芯上包 括的第二MOSFET)可以与DAP的第二侧(与第一侧相对)耦接(电耦接、 焊接等)。 在一些实施 方式中, DAP可以用作第一MOSFET和第二MOSFET的公共漏极端子, 诸如图2所示的电路200中 的端子210a。 0023 同样如图1所示, 封装件100还可以包括衬底120, 该衬底与第一功率半导体器件 (例如, 与第一MOSFET的源极、 第一MOSFET的栅极和/或第一MOSFET的源极感测端子。
25、)耦接 (电耦接)。 在一些实施方式中, 诸如在示例器件100中, 衬底120还可以提供第一MOSFET与引 线框部分110b、 110c和110d之间的电连接。 例如, 在一些实施方式中, 衬底120可以提供第一 MOSFET的源极与引线框部分110b之间的电连接、 第一MOSFET的栅极与引线框部分110c之间 的电连接以及引线框部分110d和第一MOSFET的源极(例如, 作为源极感测端子)之间的电连 接。 0024 在一些实施方式中, 衬底120可以是直接接合金属(DBM)衬底, 诸如直接接合铜 (direct-bonded copper, DBC)衬底。 如图1所示, 衬底120可以。
26、包括通过封装件100的模塑料 130暴露的金属图案125。 在一些实施方式中, 散热器可以与金属图案125耦接而为封装件 100提供散热(例如, 消散由封装件100中实施的功率半导体器件产生的热)。 0025 尽管未在图1中示出, 但是封装件100可以包括与第二功率半导体器件电耦接的第 二衬底(例如, 类似于以上讨论的衬底120和第一功率半导体器件)。 例如, 第二功率半导体 器件可以是第二MOSFET, 并且第二衬底可以提供第二MOSFET的源极和引线框部分110b之间 的电连接, 提供第二MOSFET的栅极和引线框部分110c之间的电连接, 并且提供引线框部分 说明书 3/10 页 7 C。
27、N 111554666 A 7 110d和源MOSFET的源极(例如, 作为源极感测端子)之间的电连接。 在本示例中, 引线框部分 110b可以用作第一MOSFET和第二MOSFET的公共源极端子, 引线框部分110c可以用作第一 MOSFET和第二MOSFET的公共栅极端子, 并且引线框部分110d可以用作第一MOSFET和第二 MOSFET的公共源极感测端子。 在本示例中, 第二衬底还可以包括类似于金属图案125的金属 图案, 以促进从封装件100的相对侧(例如, 与图1所示的视图相对)的有效散热。 因此, 封装 件100可以被称为实施双面冷却。 在一些实施方式中, 这种第二衬底的金属图案。
28、可以与在其 上实施封装件100的印刷电路板(PCB)的电源图案(例如, 电源平面)(诸如接地平面)耦接 (例如, 焊接到该电源图案)(诸如图9所示)。 0026 图2是示出可以在图1的半导体器件封装件中实施的电路200的示意图。 如图2所 示, 电路200可以包括端子210a、 210b、 210c和210d, 第一功率半导体器件(例如, MOSFET)240 和第二功率半导体器件(例如, MOSFET)250。 虽然图2中的功率半导体器件240和250通过示 例的方式作为MOSFET器件被示出, 但是在一些实施方式中, 第一功率半导体器件240可以包 括二极管、 绝缘栅双极晶体管(IGBT)。
29、、 双极晶体管和/或MOSFET器件。 类似地, 第二功率半导 体器件250可以包括二极管、 绝缘栅双极晶体管(IGBT)、 双极晶体管和/或MOSFET器件。 0027 在一些实施方式中, 功率半导体器件240和250可以在相应的第一半导体管芯和第 二半导体管芯上实施, 其中每个半导体管芯可以与相应的衬底(例如, 相应的DBM衬底)耦 接。 例如, 每个半导体管芯可以各自以倒装芯片方式安装在相应的衬底上。 在本示例中, 每 个半导体管芯也可以与引线框部分(例如, 以上讨论的引线框100的部分110a)的DAP盘的相 应侧耦接。 0028 如图2所示, 在电路200中, 端子210a至210d。
30、各自对于功率半导体器件240和250二 者都是公共的。 例如, 在图2的示例中, 端子210a可以是公共漏极端子, 端子210b可以是公共 源极端子, 端子210c可以是公共栅极端子, 并且端子210d可以是公共源极感测端子。 在示例 实施方式中, 端子210a可以由引线框部分110a实施, 端子210b可以由引线框部分110b实施, 端子210c可以由引线框部分110c实施, 并且端子210d可以由引线框部分110d实施。 在一些 实施方式中(例如, 其中功率半导体器件240和250被实施为IGBT), 端子210a可以是公共集 电极端子, 端子210b可以是公共发射极端子, 端子210c可。
31、以是公共栅极端子, 并且端子210d 可以是公共发射极感测端子。 在一些实施方式中, 可以省略(排除等)发射极感测端子。 0029 图3是示出图1的半导体器件封装件100的示例实施方式的剖视图的图。 图3的视图 对应于图1中所示的剖面线3-3。 在图3的示例和视图中, 封装件100包括引线框部分110a、 引 线框部分110b、 DBM衬底120、 模塑料130, 第一半导体管芯340(例如, 实施第一功率半导体器 件)和第二半导体管芯350(例如, 实施第二功率半导体器件)。 出于说明的目的, 第一半导体 管芯340和第二半导体管芯350将分别描述为实施第一功率MOSFET和第二功率MOSF。
32、ET。 在一 些实施方式中, 可以通过半导体管芯340和350来实施不同的功率半导体器件。 0030 如图3所示, 引线框部分110a和110b(以及未示出的引线框部分110c和110d)可以 包括鸥翼型信号引线。 这样的信号引线可以为封装件100提供良好的热机械可靠性。 例如, 这样的鸥翼型引线是柔性的, 这可以减少对封装件100的损坏, 和/或减少由于封装件100的 热循环和/或由于封装件100中包含的材料之间的热膨胀系数不匹配而信号引线与其上设 置封装件100的PCB(或另一衬底)或者与封装件耦接或其上设置封装件的相关联的PCB或衬 底之间的焊接连接。 说明书 4/10 页 8 CN 1。
33、11554666 A 8 0031 如图3所示, 引线框部分110a可以包括管芯附接盘(DAP)310。 在本示例中, 半导体 管芯340的第一侧(例如, 背侧漏极触点)可以与DAP 310的第一侧耦接(焊接到第一侧等), 并且半导体管芯350的第一侧(例如, 背侧漏极触点)可以与DAP 310的第二侧耦接(焊接到 第二侧等)。 在本示例中, DAP 310(以及引线框部分110a)将用作半导体管芯340和350的 MOSFET的公共漏极端子。 0032 如图3所示, 在本示例中, 封装件100还可以包括导电(例如, 铜)间隔件315和第二 DBM衬底320。 在图3所示的封装件100的示例实。
34、施方式中, 半导体管芯340的第二侧可以与设 置在DBM衬底120的第一侧上的接合金属图案127耦接。 类似地, 半导体管芯350的第二侧可 以与设置在DBM衬底320的第一侧上的接合金属图案327耦接。 在本示例中, 接合金属图案 127和327(其示例在图4、 图5和图7B中示出)可以至少部分地提供半导体管芯340和350的源 极端子与引线框部分110b之间的相应电连接, 半导体管芯340和350的栅极端子与引线框部 分110c(未示出)之间的相应电连接以及半导体管芯340和350的源极端子与例如作为公共 源极感测端子的引线框部分110d(未示出)之间的相应电连接。 如图3所示, 间隔件3。
35、15可以 用于将第二衬底与引线框部分110b电耦接。 在一些实施方式中, 附加的间隔件可以用于将 第二衬底与其他相应引线框部分(例如, 引线框部分110c和110d)耦接(电耦接)。 除了衬底 120和320(例如, 诸如本文所述的示例衬底)之外, 间隔件315(例如, 以及附加间隔件)允许 半导体管芯340和350连接到单个(例如, 多部分)引线框, 诸如引线框110。 这样的布置可以 允许在单个半导体器件封装件(诸如封装件100)或包括单个引线框(诸如引线框110)的其 他半导体封装件中实施多个功率半导体器件(例如, 诸如图2所示的电路中)的实施。 0033 在图3的示例中, 位于与接合金。
36、属图案327相对的第二侧上的第二衬底320可以包 括接合金属图案325, 该接合金属图案类似于DBM衬底120的接合金属图案125通过模塑料 130暴露。 金属图案125和325可以诸如使用本文所述的方法促进封装件100的双面冷却。 取 决于特定的实施方式(例如, 期望的散热能力), 可以将不同的材料用于衬底120和320。 例 如, 衬底120和320可以包含陶瓷、 氮化铝、 氮化硅、 氧化铝、 氧化铍等。 进一步地, 由于衬底 120和320及其相应金属图案125和325的布置, 在本示例中, 金属图案125与金属图案325电 隔离。 进一步地, 金属图案125和325也与金属图案127和。
37、325以及半导体管芯340和350以及 引线框110电隔离。 如本文所述, 诸如相对于PCB布局的效率和/或接近PCB上的封装件100的 其他部件, 这可以在高电压应用中提供优点。 0034 如图3所示, 在本示例中, 可以是环氧树脂模塑料或其他模塑料的模塑料130可以 包封(完全包封)间隔件315(以及图3中未示出的其他间隔件)、 第一半导体管芯340和第二 半导体管芯350。 如图3进一步所示, 对于本示例, 模塑料130可以部分地包封(至少部分地包 封)引线框110、 DBM衬底120和DBM衬底320。 例如, 引线框110的信号引线(例如, 鸥翼形引线) 可以延伸到模塑料130的外部。
38、, 而引线框110的其他部分(包括DAP 310)被包封在模塑料130 内。 而且, 如图3所示, (衬底120的)金属图案125和(衬底320的)金属图案325)通过模塑料暴 露, 而衬底120和320的其他部分被包封在模塑料130内。 0035 对于本示例, 图3还示出了引线框部分110a(例如, MOSFET的公共漏极)和引线框部 分110b(例如, MOSFET的公共源极)之间的爬电距离CD。 在一些实施方式中, CD可以大于或等 于10毫米, 大于或等于15毫米, 大于或等于30毫米, 大于或等于25毫米等。 在本示例中, 因为 多个功率半导体管芯(例如, 功率MOSFET)耦接到D。
39、AP 310的相对侧, 例如, 由于半导体管芯 说明书 5/10 页 9 CN 111554666 A 9 340和350的MOSFET漏极触点之间的连接长度和电气路径宽度, 封装件100可以具有非常低 的电阻抗(电感)。 0036 图4是示出根据实施方式的包括在诸如图1的半导体器件封装件100的半导体器件 封装件中的衬底(例如, 衬底125)的接合金属图案(例如, 接合金属图案127)的图。 类似地, 图5是示出根据实施方式的包括在诸如图1的半导体器件封装件100的半导体器件封装件中 的另一衬底(例如, 衬底325)的接合金属图案(例如, 接合金属图案327)的图。 出于说明和与 图1至图3。
40、比较的目的, 与图1至图3所示的封装件100的元件相对应的附图标记被包括在图4 和图5中。 然而, 不再相对于图4和图5详细讨论那些元件。 0037 如同图1, 图4和图5所示的封装件100的方面(例如, 图案127和327)可以在示例实 施方式中不可见。 例如, 图案127和327可以设置在封装件100的内部(例如, 设置在模塑料 130内以及设置在衬底120和320的通过模塑料130暴露的相对侧上)。 因此, 在封装件100的 实施方式中, 诸如在图4和图5所示的示例实施方式中, 图案127和217将在外部不可见。 0038 图4示出了可以实施在例如图1和3所示的衬底120上的示例性接合金。
41、属图案127, 而图5示出了可以实施在例如图3所示的衬底320上的示例性接合金属图案327。 如同图3的 示例, 讨论图4和图5的示例, 其中第一半导体管芯340和第二半导体管芯350分别实施第一 功率MOSFET和第二功率MOSFET。 参照图4, 图案127包括第一部分127b、 第二部分127c和第三 部分127d。 类似地, 参照图5, 图案327包括第一部分327b、 第二部分327c和第三部分327d。 如 在图4和图5可以看到的, 在一些实施方式中, 图案127和327可以具有镜面对称性。 这种镜面 对称性可以允许在封装件100中使用具有相同布局的半导体管芯340和350, 并与。
42、引线框部 分110b、 110c和110b连接, 诸如图4和图5所示(例如, 以实施电路200)。 0039 例如, 在本示例中, 图案125和325的部分127b和327b可以与半导体管芯340和350 的MOSFET的相应源极连接电耦接, 并且也可以(例如, 取决于特定实施方式和/或特定衬底 和引线框, 使用或不使用导电间隔件)电耦接到(焊接到等)引线框部分110b。 图案125和325 的部分127c和327c可以与半导体管芯340和350的相应栅极连接电耦接, 并且也可以(例如, 取决于特定实施方式和/或特定衬底和引线框, 使用或不使用导电间隔件)电耦接到(焊接 到等)引线框部分110。
43、c。 而且, 图案125和325的部分127d和327d可以与半导体管芯340和350 的相应源极连接电耦接, 并且也可以(例如, 取决于特定实施方式和/或特定衬底和引线框, 使用或不使用导电间隔件)电耦接到(焊接到等)作为源极感测端子的引线框部分110d。 0040 图6A是示出了可以在本文所述的半导体器件封装件, 诸如在封装件100的实施方 式中实施的功率半导体管芯600的图。 在本示例中, 如同上面讨论的示例, 半导体管芯600可 以包括功率MOSFET器件, 并且可以用于实施例如图3至图5的半导体管芯340和350。 如图6所 示, 管芯600可以具有沿着管芯600的一个边缘居中地定位。
44、的栅极连接610。 管芯600还可以 在管芯600的与栅极连接610的相同一侧上包括多个源极连接620, 并且管芯600的背侧是漏 极触点。 如图6B所示, 使管芯600倒置导致栅极连接610沿着关于图6A讨论的管芯600的边缘 处于相同的相对位置(例如, 居中地定位)。 通过布置管芯600的源极连接620, 使得它们与金 属图案127(例如, 部分127b和127d)和327(例如, 部分327b和327d)适当地对准, 具有相同布 局的半导体管芯以及镜面对称图案127和327可以用于诸如在本文所述的实施方式中实施 封装件100。 0041 图7A至图7C是示出根据实施方式的可以包括在半导体。
45、器件封装件中的直接接合 说明书 6/10 页 10 CN 111554666 A 10 金属(DBM)衬底的图。 例如, 图7A至图7C通过示例的方式示出了图5所示的衬底320的实施方 式。 如图7A所示, 可以将(例如, 用于散热的)接合金属图案325设置在衬底320的第一侧上。 如图7B所示, 金属图案327(包括部分327b、 327c和327d)可以设置在衬底320的第二侧上, 其 中衬底320的第二侧与衬底320的第一侧相对。 例如, 图7C示出了设置在衬底320的第一侧上 的图案325, 而图案327设置在衬底320的相对侧上, 导致图案325与图案327电隔离。 在一些 实施方式。
46、中, 图4的衬底120(以及在封装件100的实施方式中)可以类似地实施, 其中衬底 120的接合金属图案127与接合金属图案327镜面对称。 0042 图8是示出根据实施方式的包括多个引线框110的引线框带800的图, 每个引线框 可以被包括在半导体器件封装件(例如, 封装件100的实施方式)中。 在图8中, 虚线框810用 于指示诸如在组装制造工艺(诸如图10所示的工艺)中DBM衬底(诸如衬底120和320)和与那 些衬底耦接的半导体管芯可以在何处与引线框110耦接。 图1和图3至图5所示的引线框110 的部分(例如, 部分110a至110d)可以同样指示在图8中。 然而, 在图8中, 在引。
47、线框110的引线 框带800中(例如, 在修整和形成之前)示出了引线框110(例如, 以限定单独的信号引线和/ 或形成鸥翼形信号引线)。 0043 图9是示出根据实施方式的与PCB 900耦接的半导体器件封装件(例如, 封装件100 的实施方式)的图。 在图9中, 示出了在耦接到(例如, 焊接到)PCB 900之后实施图3所示的封 装件100。 如图9所示, 可以使用焊接连接920将信号引线(例如, 鸥翼形信号引线)焊接到PCB 900。 同样如图9所示, 衬底320的接合金属图案325可以与PCB 900的PCB电源图案(例如, PCB 电源平面)910耦接。 在一些实施方式中, PCB电源。
48、图案910可以被电接地(例如, 可以是PCB 900的接地平面)。 在本示例中, PCB电源图案910可以改善封装件100的散热, 并且连同可以 与衬底120的接合金属图案125耦接的散热器一起可以为封装件100提供有效的双面冷却。 0044 图10是示出根据实施方式的生产诸如本文所述的半导体器件封装件的半导体器 件封装件的方法1000的图。 出于说明的目的, 相对于生产如图1和图3至图5所示的封装件 100的实施方式来描述方法1000。 因此, 进一步参照图1和图3至图5描述方法1000。 在一些实 施方式中, 方法1000可以用于生产具有其他配置的半导体器件封装件。 在一些实施方式中, 可。
49、以使用适当的对准工具或夹具来执行方法1000的操作中的一个或多个。 进一步地, 例如 可以使用引线框带800的引线框110一起生产多个半导体器件封装件。 0045 在方法1000中, 可以通过操作1105至操作1025来生产第一子组件。 进一步地, 在方 法1000中, 可以通过操作1030至1045来生产第二子组件。 在操作1050处, 可以将两个子组件 组合(联结、 配对等)以形成单个(集成)组件。 0046 在图10中, 可以在操作1005中以衬底120开始生产第一子组件。 在操作1010处, 可 以在衬底120的接合金属图案127上形成焊料印刷图案1012。 在一些实施方式中, 可以使。
50、用 高铅(高Pb)含量的焊料膏(例如, 铅含量大于85)、 烧结材料或用于将第一半导体管芯340 与衬底120耦接的其他导电材料来执行操作1010处的焊料印刷。 在操作1015处, 可以将半导 体管芯340以倒装芯片方式安装在操作1010的焊料印刷上, 并且可以执行回流操作以将半 导体管芯340与衬底120耦接(电耦接和固定耦接)。 0047 在操作1020处, 可以将焊料预成型件或焊膏1022设置在引线框110上(例如, 在部 分110a至110d上, 如图10所示)。 在一些实施方式中, 操作1020的焊料预成型件或焊膏1022 可以包含锡(Sn)-银(Ag)-铜(Cu)焊料(SAC焊料预。
- 内容关键字: 功率 半导体器件 封装
防水接线结构.pdf
在线测量散状物料真密度的装置.pdf
适用于室内装修的工作架.pdf
套管施工辅助装置.pdf
防水开关.pdf
水循环增氧轮虫培养池.pdf
新型的包装袋.pdf
建筑涂料搅拌设备.pdf
薄膜生产用加热定型装置.pdf
电机转子线圈绕线机.pdf
激光器保护电路、激光器驱动电源和电子设备.pdf
养殖场通风管道生产用法兰冲孔机.pdf
分子筛吸附分离能力检测系统.pdf
寄存器、寄存器配置方法及芯片.pdf
信号质量检测方法及信号质量检测电路.pdf
基于自适应卷积核和级联检测头的土地覆盖变化检测方法.pdf
运梁炮车自动化调姿系统和方法.pdf
RPA流程操作异常检测方法、设备及存储设备.pdf
适用于PEEK材料的高温3D打印机高温舱结构.pdf
户用电池储能系统.pdf
空气质量预报评估方法、装置、存储介质及电子设备.pdf
基于环境嵌入的分布式光纤入侵预警方法及系统.pdf
显示模组拆解装置和显示模组拆解方法.pdf
安全检测方法、装置、终端设备及计算机可读存储介质.pdf
自清洁式铝合金门窗及清洁方法.pdf
基于pipeline流程的业务管理方法及装置.pdf
警力资源调度方法、装置、电子设备和计算机可读介质.pdf
离子氮化炉罩自动升降行走机构.pdf
蓝牙耳机及其存储收纳充电装置.pdf
X射线管.pdf
用于飞机蒙皮精密激光焊接工艺的快速冷却装置.pdf
生物资产监控方法、装置、设备及存储介质.pdf
一种儿童保健用站立架.pdf
注射用酒石酸泰乐菌素的生产工艺.pdf
一种便携式乳头矫正器.pdf
一种纳米黄连素和纳米螺旋藻混合片.pdf
一种控油滋润的低刺激性洗发组合物.pdf
植入物插入系统.pdf
治疗肝郁脾虚型门静脉性肝硬变的中药.pdf
中药嫩肤养颜化妆品.pdf
一种调理痰湿体质的调理餐及其制备方法.pdf
一种用于儿童皮肤粘膜炎症护理的外用制剂及其应用.pdf
一种含有旱金莲的用于化妆品的去屑中药组合物.pdf
含有石斛提取物的化妆品组合物及其应用.pdf
一种含有海藻胶的美白护肤乳液.pdf
一种提亮肤色的洁面乳.pdf
一种金盏花爽肤水.pdf
医用冷敷贴.pdf
通用性血流动力学优化的三维立体补片及在先心病手术中的应用.pdf
一种减轻牙龈红肿出血疼痛的中药牙膏.pdf
一种新型手表.pdf