显示基板及其制备方法、显示装置.pdf

上传人:刘** 文档编号:10447354 上传时间:2021-06-21 格式:PDF 页数:22 大小:1.50MB
收藏 版权申诉 举报 下载
显示基板及其制备方法、显示装置.pdf_第1页
第1页 / 共22页
显示基板及其制备方法、显示装置.pdf_第2页
第2页 / 共22页
显示基板及其制备方法、显示装置.pdf_第3页
第3页 / 共22页
文档描述:

《显示基板及其制备方法、显示装置.pdf》由会员分享,可在线阅读,更多相关《显示基板及其制备方法、显示装置.pdf(22页完成版)》请在专利查询网上搜索。

1、(19)中华人民共和国国家知识产权局 (12)发明专利申请 (10)申请公布号 (43)申请公布日 (21)申请号 202010516723.2 (22)申请日 2020.06.09 (71)申请人 京东方科技集团股份有限公司 地址 100015 北京市朝阳区酒仙桥路10号 申请人 重庆京东方显示技术有限公司 (72)发明人 王文涛史大为王培杨璐 段岑鸿温宵松李柯远赵东升 陈兵 (74)专利代理机构 北京安信方达知识产权代理 有限公司 11262 代理人 陶丽曲鹏 (51)Int.Cl. H01L 27/32(2006.01) G09F 9/30(2006.01) (54)发明名称 一种显示基。

2、板及其制备方法、 显示装置 (57)摘要 一种显示基板及其制备方法、 显示装置, 包 括显示区和位于显示区一侧的第一边缘区、 弯折 区、 第二边缘区和驱动芯片区, 显示基板从下至 上包括基底、 第一刻蚀阻挡层、 第二刻蚀阻挡层 和数据线, 第一刻蚀阻挡层包括第一刻蚀阻挡 部, 第二刻蚀阻挡层包括第二刻蚀阻挡部, 第一 刻蚀阻挡部和第二刻蚀阻挡部在第一边缘区和 第二边缘区分别沿第二方向排列, 第一刻蚀阻挡 部在基底上正投影和第二刻蚀阻挡部在基底上 正投影包含重叠区域; 数据线在基底上正投影和 第一刻蚀阻挡部在基底上正投影包含重叠区域, 和第二刻蚀阻挡部在基底上正投影不包含重叠 区域。 本申请能够。

3、在第一刻蚀阻挡部和第二刻蚀 阻挡部位置形成台阶结构的凹槽, 避免由于凹槽 段差太大产生金属残留。 权利要求书2页 说明书13页 附图6页 CN 111627973 A 2020.09.04 CN 111627973 A 1.一种显示基板, 其特征在于, 包括: 显示区和位于所述显示区一侧的第一边缘区、 弯 折区、 第二边缘区和驱动芯片区, 所述第一边缘区位于所述弯折区靠近所述显示区一侧的 边缘区域, 所述第二边缘区位于所述弯折区远离所述显示区一侧的边缘区域, 所述驱动芯 片区位于所述第二边缘区远离所述显示区的一侧, 其中: 所述显示基板包括基底、 位于基底上方的第一刻蚀阻挡层、 位于第一刻蚀阻。

4、挡层上方 的第二刻蚀阻挡层以及位于第二刻蚀阻挡层上方的数据线层, 所述第一刻蚀阻挡层包括多 个第一刻蚀阻挡部, 所述第二刻蚀阻挡层包括多个第二刻蚀阻挡部, 所述第一刻蚀阻挡部 和第二刻蚀阻挡部在所述第一边缘区和第二边缘区分别沿第二方向排列, 所述第一刻蚀阻 挡部在基底上的正投影和第二刻蚀阻挡部在基底上的正投影包含重叠区域; 所述数据线层包括多条数据线, 所述数据线从所述显示区沿第一方向延伸, 经过所述 第一边缘区、 弯折区和第二边缘区连接至所述驱动芯片区, 所述数据线在基底上的正投影 和所述第一刻蚀阻挡部在基底上的正投影包含重叠区域, 所述数据线在基底上的正投影和 所述第二刻蚀阻挡部在基底上的。

5、正投影不包含重叠区域。 2.根据权利要求1所述的显示基板, 其特征在于, 所述显示基板还包括位于所述基底上 的第一绝缘层、 位于所述第一绝缘层上的有源层、 覆盖所述有源层的第二绝缘层、 位于所述 第二绝缘层上的第一栅电极层、 覆盖所述第一栅电极层的第三绝缘层以及位于所述第三绝 缘层上的第二栅电极层; 所述第一刻蚀阻挡层和所述第一栅电极层同层设置; 所述第二刻蚀阻挡层和所述第二栅电极层同层设置。 3.根据权利要求2所述的显示基板, 其特征在于, 所述第一边缘区和第二边缘区分别包 括多个所述第一刻蚀阻挡部, 沿第二方向相邻的两个第一刻蚀阻挡部之间设置一个所述第 二刻蚀阻挡部, 所述第二刻蚀阻挡部在。

6、基底上的正投影和所述沿第二方向相邻的两个第一 刻蚀阻挡部在基底上的正投影均包含重叠区域。 4.根据权利要求2所述的显示基板, 其特征在于, 所述显示基板还包括覆盖所述第二栅 电极层的第四绝缘层以及位于所述第四绝缘层上的第一源漏电极层, 所述数据线层和所述 第一源漏电极层同层设置。 5.根据权利要求1所述的显示基板, 其特征在于, 所述显示基板还包括位于所述基底上 的第一绝缘层、 位于所述第一绝缘层上的有源层、 覆盖所述有源层的第二绝缘层以及位于 所述第二绝缘层上的第一栅电极层; 所述第一刻蚀阻挡层和所述有源层同层设置; 所述第二刻蚀阻挡层和所述第一栅电极层同层设置。 6.根据权利要求5所述的显。

7、示基板, 其特征在于, 所述第一刻蚀阻挡部覆盖所述第一边 缘区和所述第二边缘区, 所述第一刻蚀阻挡部包括多个间隔设置的掺杂导电区和中间绝缘 区, 所述中间绝缘区在基底上的正投影和所述第二刻蚀阻挡部在基底上的正投影重合。 7.根据权利要求1所述的显示基板, 其特征在于, 所述第一刻蚀阻挡部和第二刻蚀阻挡 部均为矩形条状结构。 8.一种显示装置, 其特征在于, 包括如权利要求1至7任一所述的显示基板。 9.一种显示基板的制备方法, 其特征在于, 所述显示基板包括: 显示区和位于所述显示 区一侧的第一边缘区、 弯折区、 第二边缘区和驱动芯片区, 所述第一边缘区位于所述弯折区 权利要求书 1/2 页 。

8、2 CN 111627973 A 2 靠近所述显示区一侧的边缘区域, 所述第二边缘区位于所述弯折区远离所述显示区一侧的 边缘区域, 所述驱动芯片区位于所述第二边缘区远离所述显示区的一侧, 所述制备方法包 括: 在基底上依次形成第一无机层和第一刻蚀阻挡层, 所述第一刻蚀阻挡层包括多个第一 刻蚀阻挡部, 所述第一刻蚀阻挡部在所述第一边缘区和第二边缘区沿第二方向排列; 在第一刻蚀阻挡层远离基底的一侧依次形成第二无机层和第二刻蚀阻挡层, 所述第二 刻蚀阻挡层包括多个第二刻蚀阻挡部, 所述第二刻蚀阻挡部在所述第一边缘区和第二边缘 区沿第二方向排列, 所述第一刻蚀阻挡部在基底上的正投影和第二刻蚀阻挡部在基。

9、底上的 正投影包含重叠区域; 在所述第二刻蚀阻挡层远离基底的一侧形成第三无机层; 在所述第一边缘区、 弯折区、 第二边缘区对所述第一无机层、 第二无机层和第三无机层 进行刻蚀处理, 形成第一凹槽和第二凹槽, 所述第二凹槽在基底上的正投影包含所述第一 凹槽在基底上的正投影, 所述第一凹槽和第二凹槽在所述第一刻蚀阻挡部和所述第二刻蚀 阻挡部位置形成台阶; 在所述第三无机层远离基底的一侧形成数据线, 所述数据线从所述显示区沿第一方向 延伸, 经过所述第一边缘区、 弯折区和第二边缘区连接至所述驱动芯片区, 所述数据线在基 底上的正投影和所述第一刻蚀阻挡部在基底上的正投影包含重叠区域, 所述数据线在基底。

10、 上的正投影和所述第二刻蚀阻挡部在基底上的正投影不包含重叠区域。 10.根据权利要求9所述的制备方法, 其特征在于, 所述显示基板包括基底、 位于所述基 底上的第一绝缘层、 位于所述第一绝缘层上的有源层、 覆盖所述有源层的第二绝缘层、 位于 所述第二绝缘层上的第一栅电极层、 覆盖所述第一栅电极层的第三绝缘层、 位于所述第三 绝缘层上的第二栅电极层、 覆盖所述第二栅电极层的第四绝缘层以及位于所述第四绝缘层 上的第一源漏电极层; 所述第一无机层包括第一绝缘层、 第二绝缘层, 所述第一刻蚀阻挡层和第一栅电极层 同层设置; 所述第二无机层包括第三绝缘层, 所述第二刻蚀阻挡层和所述第二栅电极层同层设 置。

11、; 所述第三无机层包括第四绝缘层。 11.根据权利要求9所述的制备方法, 其特征在于, 所述显示基板包括基底、 位于所述基 底上的第一绝缘层、 位于所述第一绝缘层上的有源层、 覆盖所述有源层的第二绝缘层、 位于 所述第二绝缘层上的第一栅电极层、 覆盖所述第一栅电极层的第三绝缘层、 位于所述第三 绝缘层上的第二栅电极层、 覆盖所述第二栅电极层的第四绝缘层以及位于所述第四绝缘层 上的第一源漏电极层; 所述第一无机层包括第一绝缘层, 所述第一刻蚀阻挡层和有源层同层设置; 所述第二无机层包括第二绝缘层, 所述第二刻蚀阻挡层和所述第一栅电极层同层设 置; 所述第三无机层包括第三绝缘层和第四绝缘层。 权利。

12、要求书 2/2 页 3 CN 111627973 A 3 一种显示基板及其制备方法、 显示装置 技术领域 0001 本申请涉及但不限于显示技术领域, 尤其涉及一种显示基板及其制备方法、 显示 装置。 背景技术 0002 与其他的显示技术相比, 有源矩阵有机发光二极管(AMOLED)显示技术, 具有轻薄、 高对比度、 低响应时间、 色彩高饱和等一系列优点, 其中, 可弯折特性是其最突出的优点之 一。 0003 为了避免弯折过程中无机层断裂导致信号线断线, 如图1和图2所示, 弯折区300数 据线下方的无机层需要被刻蚀掉。 为了减少工艺、 提升产能, 一些技术通过弯折区域一次刻 蚀(Edge Be。

13、nding one Step)工艺对弯折区进行刻蚀, 形成深孔。 但是, 由于一次刻蚀工艺 刻蚀的无机层厚度较大, 深孔区域的坡度角通常较大, 此外, 由于刻蚀深度较深, 金属走线 曝光及刻蚀时容易产生金属残留21, 从而造成数据线20之间短路, 影响显示效果。 发明内容 0004 本申请实施例提供了一种显示基板及其制备方法、 显示装置, 能够减小深孔区域 的坡度角, 防止产生金属残留。 0005 本申请实施例提供了一种显示基板, 包括: 显示区和位于所述显示区一侧的第一 边缘区、 弯折区、 第二边缘区和驱动芯片区, 所述第一边缘区位于所述弯折区靠近所述显示 区一侧的边缘区域, 所述第二边缘区。

14、位于所述弯折区远离所述显示区一侧的边缘区域, 所 述驱动芯片区位于所述第二边缘区远离所述显示区的一侧, 其中: 所述显示基板包括基底、 位于基底上方的第一刻蚀阻挡层、 位于第一刻蚀阻挡层上方的第二刻蚀阻挡层以及位于第 二刻蚀阻挡层上方的数据线层, 所述第一刻蚀阻挡层包括多个第一刻蚀阻挡部, 所述第二 刻蚀阻挡层包括多个第二刻蚀阻挡部, 所述第一刻蚀阻挡部和第二刻蚀阻挡部在所述第一 边缘区和第二边缘区分别沿第二方向排列, 所述第一刻蚀阻挡部在基底上的正投影和第二 刻蚀阻挡部在基底上的正投影包含重叠区域; 所述数据线层包括多条数据线, 所述数据线 从所述显示区沿第一方向延伸, 经过所述第一边缘区、。

15、 弯折区和第二边缘区连接至所述驱 动芯片区, 所述数据线在基底上的正投影和所述第一刻蚀阻挡部在基底上的正投影包含重 叠区域, 所述数据线在基底上的正投影和所述第二刻蚀阻挡部在基底上的正投影不包含重 叠区域。 0006 在一些可能的实现方式中, 所述显示基板还包括位于所述基底上的第一绝缘层、 位于所述第一绝缘层上的有源层、 覆盖所述有源层的第二绝缘层、 位于所述第二绝缘层上 的第一栅电极层、 覆盖所述第一栅电极层的第三绝缘层以及位于所述第三绝缘层上的第二 栅电极层; 所述第一刻蚀阻挡层和所述第一栅电极层同层设置; 所述第二刻蚀阻挡层和所 述第二栅电极层同层设置。 0007 在一些可能的实现方式中。

16、, 所述第一边缘区和第二边缘区分别包括多个所述第一 说明书 1/13 页 4 CN 111627973 A 4 刻蚀阻挡部, 沿第二方向相邻的两个第一刻蚀阻挡部之间设置一个所述第二刻蚀阻挡部, 所述第二刻蚀阻挡部在基底上的正投影和所述沿第二方向相邻的两个第一刻蚀阻挡部在 基底上的正投影均包含重叠区域。 0008 在一些可能的实现方式中, 所述显示基板还包括覆盖所述第二栅电极层的第四绝 缘层以及位于所述第四绝缘层上的第一源漏电极层, 所述数据线层和所述第一源漏电极层 同层设置。 0009 在一些可能的实现方式中, 所述显示基板还包括位于所述基底上的第一绝缘层、 位于所述第一绝缘层上的有源层、 覆。

17、盖所述有源层的第二绝缘层以及位于所述第二绝缘层 上的第一栅电极层; 所述第一刻蚀阻挡层和所述有源层同层设置; 所述第二刻蚀阻挡层和 所述第一栅电极层同层设置。 0010 在一些可能的实现方式中, 所述第一刻蚀阻挡部覆盖所述第一边缘区和所述第二 边缘区, 所述第一刻蚀阻挡部包括多个掺杂导电区和多个中间绝缘区, 所述中间绝缘区在 基底上的正投影和所述第二刻蚀阻挡部在基底上的正投影重合。 0011 在一些可能的实现方式中, 所述第一刻蚀阻挡部和第二刻蚀阻挡部均为矩形条状 结构。 0012 本申请实施例还提供了一种显示装置, 包括如前任一所述的显示基板。 0013 本申请实施例还提供了一种显示基板的制。

18、备方法, 所述显示基板包括: 显示区和 位于所述显示区一侧的第一边缘区、 弯折区、 第二边缘区和驱动芯片区, 所述第一边缘区位 于所述弯折区靠近所述显示区一侧的边缘区域, 所述第二边缘区位于所述弯折区远离所述 显示区一侧的边缘区域, 所述驱动芯片区位于所述第二边缘区远离所述显示区的一侧, 所 述制备方法包括: 在基底上依次形成第一无机层和第一刻蚀阻挡层, 所述第一刻蚀阻挡层 包括多个第一刻蚀阻挡部, 所述第一刻蚀阻挡部在所述第一边缘区和第二边缘区沿第二方 向排列; 在第一刻蚀阻挡层远离基底的一侧依次形成第二无机层和第二刻蚀阻挡层, 所述 第二刻蚀阻挡层包括多个第二刻蚀阻挡部, 所述第二刻蚀阻挡。

19、部在所述第一边缘区和第二 边缘区沿第二方向排列, 所述第一刻蚀阻挡部在基底上的正投影和第二刻蚀阻挡部在基底 上的正投影包含重叠区域; 在所述第二刻蚀阻挡层远离基底的一侧形成第三无机层; 在所 述第一边缘区、 弯折区、 第二边缘区对所述第一无机层、 第二无机层和第三无机层进行刻蚀 处理, 形成第一凹槽和第二凹槽, 所述第二凹槽在基底上的正投影包含所述第一凹槽在基 底上的正投影, 所述第一凹槽和第二凹槽在所述第一刻蚀阻挡部和所述第二刻蚀阻挡部位 置形成台阶; 在所述第三无机层远离基底的一侧形成数据线, 所述数据线从所述显示区沿 第一方向延伸, 经过所述第一边缘区、 弯折区和第二边缘区连接至所述驱动。

20、芯片区, 所述数 据线在基底上的正投影和所述第一刻蚀阻挡部在基底上的正投影包含重叠区域, 所述数据 线在基底上的正投影和所述第二刻蚀阻挡部在基底上的正投影不包含重叠区域。 0014 在一些可能的实现方式中, 所述显示基板包括基底、 位于所述基底上的第一绝缘 层、 位于所述第一绝缘层上的有源层、 覆盖所述有源层的第二绝缘层、 位于所述第二绝缘层 上的第一栅电极层、 覆盖所述第一栅电极层的第三绝缘层、 位于所述第三绝缘层上的第二 栅电极层、 覆盖所述第二栅电极层的第四绝缘层以及位于所述第四绝缘层上的第一源漏电 极层; 所述第一无机层包括第一绝缘层、 第二绝缘层, 所述第一刻蚀阻挡层和第一栅电极层 。

21、同层设置; 所述第二无机层包括第三绝缘层, 所述第二刻蚀阻挡层和所述第二栅电极层同 说明书 2/13 页 5 CN 111627973 A 5 层设置; 所述第三无机层包括第四绝缘层。 0015 在一些可能的实现方式中, 所述显示基板包括基底、 位于所述基底上的第一绝缘 层、 位于所述第一绝缘层上的有源层、 覆盖所述有源层的第二绝缘层、 位于所述第二绝缘层 上的第一栅电极层、 覆盖所述第一栅电极层的第三绝缘层、 位于所述第三绝缘层上的第二 栅电极层、 覆盖所述第二栅电极层的第四绝缘层以及位于所述第四绝缘层上的第一源漏电 极层; 所述第一无机层包括第一绝缘层, 所述第一刻蚀阻挡层和有源层同层设置。

22、; 所述第二 无机层包括第二绝缘层, 所述第二刻蚀阻挡层和所述第一栅电极层同层设置; 所述第三无 机层包括第三绝缘层和第四绝缘层。 0016 本申请实施例的显示基板及其制备方法、 显示装置, 由于弯折区刻蚀时, 第一刻蚀 阻挡层和第二刻蚀阻挡层的刻蚀速度比无机层的刻蚀速度慢, 在第一刻蚀阻挡部和第二刻 蚀阻挡部位置形成台阶结构, 并且通过设置第二刻蚀阻挡部, 防止刻蚀之后暴露出的第一 刻蚀阻挡部造成相邻的数据线之间短路, 解决了由于凹槽的段差造成源漏金属层的刻蚀残 留, 导致信号之间短路的问题。 此外, 本申请实施例的显示基板及其制备方法、 显示装置, 利 用现有成熟的制备设备即可实现, 能够。

23、很好地与现有制备工艺兼容, 具有制作成本低、 易于 工艺实现、 生产效率高和良品率高等优, 具有良好的应用前景。 0017 本申请的其它特征和优点将在随后的说明书中阐述, 并且, 部分地从说明书中变 得显而易见, 或者通过实施本申请而了解。 本申请的其他优点可通过在说明书以及附图中 所描述的方案来实现和获得。 附图说明 0018 附图用来提供对本申请技术方案的理解, 并且构成说明书的一部分, 与本申请的 实施例一起用于解释本申请的技术方案, 并不构成对本申请技术方案的限制。 0019 图1为一种显示基板在弯折区弯折之前的平面结构示意图; 0020 图2为图1中的AA区剖面结构示意图; 0021。

24、 图3为本申请实施例的一种显示基板在弯折区弯折之前的平面结构示意图; 0022 图4为图3中的显示区剖面结构示意图; 0023 图5为图3中的BB区剖面结构示意图; 0024 图6为图3中的CC区剖面结构示意图; 0025 图7为图3中的DD区剖面结构示意图; 0026 图8为本申请实施例的另一种显示基板在弯折区弯折之前的平面结构示意图; 0027 图9为图8中的MM区剖面结构示意图; 0028 图10为图8中的NN区剖面结构示意图; 0029 图11为本申请实施例的一种显示基板的制备方法的流程示意图。 0030 附图标记说明: 说明书 3/13 页 6 CN 111627973 A 6 00。

25、31 具体实施方式 0032 本申请描述了多个实施例, 但是该描述是示例性的, 而不是限制性的, 并且对于本 领域的普通技术人员来说显而易见的是, 在本申请所描述的实施例包含的范围内可以有更 多的实施例和实现方案。 尽管在附图中示出了许多可能的特征组合, 并在具体实施方式中 进行了讨论, 但是所公开的特征的许多其它组合方式也是可能的。 除非特意加以限制的情 况以外, 任何实施例的任何特征或元件可以与任何其它实施例中的任何其他特征或元件结 合使用, 或可以替代任何其它实施例中的任何其他特征或元件。 0033 本申请包括并设想了与本领域普通技术人员已知的特征和元件的组合。 本申请已 经公开的实施例。

26、、 特征和元件也可以与任何常规特征或元件组合, 以形成由权利要求限定 的独特的发明方案。 任何实施例的任何特征或元件也可以与来自其它发明方案的特征或元 件组合, 以形成另一个由权利要求限定的独特的发明方案。 因此, 应当理解, 在本申请中示 出和/或讨论的任何特征可以单独地或以任何适当的组合来实现。 因此, 除了根据所附权利 要求及其等同替换所做的限制以外, 实施例不受其它限制。 此外, 可以在所附权利要求的保 护范围内进行各种修改和改变。 0034 此外, 在描述具有代表性的实施例时, 说明书可能已经将方法和/或过程呈现为特 定的步骤序列。 然而, 在该方法或过程不依赖于本文所述步骤的特定顺。

27、序的程度上, 该方法 或过程不应限于所述的特定顺序的步骤。 如本领域普通技术人员将理解的, 其它的步骤顺 序也是可能的。 因此, 说明书中阐述的步骤的特定顺序不应被解释为对权利要求的限制。 此 外, 针对该方法和/或过程的权利要求不应限于按照所写顺序执行它们的步骤, 本领域技术 人员可以容易地理解, 这些顺序可以变化, 并且仍然保持在本申请实施例的精神和范围内。 0035 在一些技术中, 弯折区域一次刻蚀工艺是在层间绝缘层图案定义完成后进行的, 该次刻蚀需一次性刻蚀掉大约17000埃米的厚度, 刻蚀的膜层由上至下包括层间绝缘层、 第 二栅绝缘层、 第一栅绝缘层、 缓冲层和阻挡层, 在刻蚀完成后。

28、进行源漏金属层的制备。 由于 说明书 4/13 页 7 CN 111627973 A 7 此工艺下, 刻蚀区域的坡度角很难做的很小, 较大的坡度角加上较深的刻蚀深度使得源漏 金属层在此刻蚀区域很容易产生金属残留, 进而造成信号之间短路, 影响显示效果。 0036 如图3所示, 本申请实施例提供了一种显示基板, 包括: 显示区100和位于显示区 100一侧的第一边缘区200、 弯折区300、 第二边缘区400和驱动芯片区500, 第一边缘区200位 于弯折区300靠近显示区100一侧的边缘区域, 第二边缘区400位于弯折区300远离显示区 100一侧的边缘区域, 驱动芯片区500位于第二边缘区4。

29、00远离显示区100的一侧。 0037 显示基板包括基底10、 位于基底10上方的第一刻蚀阻挡层、 位于第一刻蚀阻挡层 上方的第二刻蚀阻挡层以及位于第二刻蚀阻挡层上方的数据线层, 第一刻蚀阻挡层包括多 个第一刻蚀阻挡部22, 第二刻蚀阻挡层包括多个第二刻蚀阻挡部23, 第一刻蚀阻挡部22和 第二刻蚀阻挡部23在第一边缘区200和第二边缘区400分别沿第二方向排列, 且第一刻蚀阻 挡部22在基底10上的正投影和第二刻蚀阻挡部23在基底10上的正投影包含重叠区域; 0038 数据线层包括多条数据线20, 数据线20从显示区100沿第一方向延伸, 经过第一边 缘区200、 弯折区300和第二边缘区4。

30、00连接至驱动芯片区500, 数据线20在基底10上的正投 影和第一刻蚀阻挡部22在基底10上的正投影包含重叠区域, 数据线20在基底10上的正投影 和第二刻蚀阻挡部23在基底10上的正投影不包含重叠区域。 0039 在一种示例性实施例中, 第二方向与第一方向相互交叉设置。 示例性的, 如图3所 示, 第二方向可以为水平方向, 第一方向可以为与水平方向垂直的垂直方向。 0040 在一种示例性实施例中, 如图4所示, 显示基板包括基底10、 位于基底10上的第一 绝缘层11、 位于第一绝缘层11上的有源层、 覆盖有源层的第二绝缘层13、 位于第二绝缘层13 上的第一栅电极层、 覆盖第一栅电极层的。

31、第三绝缘层15、 位于第三绝缘层15上的第二栅电 极层、 覆盖第二栅电极层的第四绝缘层16以及位于第四绝缘层16上的第一源漏电极层。 0041 在一种示例性实施例中, 如图4至图6所示, 第一刻蚀阻挡层和第一栅电极层同层 设置; 第二刻蚀阻挡层和第二栅电极层同层设置。 0042 在一种示例性实施例中, 数据线层可以和第一源漏电极层同层设置。 在其他实施 例中, 数据线层也可以和第二源漏电极层同层设置, 本申请对此不作限制。 0043 在一种示例性实施例中, 如图3和图7所示, 第一边缘区200和第二边缘区400分别 包括多个第一刻蚀阻挡部22, 沿第二方向相邻的两个第一刻蚀阻挡部22之间设置一。

32、个第二 刻蚀阻挡部23, 第二刻蚀阻挡部23在基底10上的正投影和沿第二方向相邻的两个第一刻蚀 阻挡部22在基底10上的正投影均包含重叠区域。 0044 本申请实施例提供的显示基板, 由于弯折区300刻蚀时, 第一刻蚀阻挡层和第二刻 蚀阻挡层的刻蚀速度比无机层的刻蚀速度慢, 在第一刻蚀阻挡部22和第二刻蚀阻挡部23位 置形成台阶结构, 并且通过设置第二刻蚀阻挡部23, 防止刻蚀之后暴露出的第一刻蚀阻挡 部22造成相邻的数据线20之间短路, 解决了弯折区域一次刻蚀工艺容易造成源漏金属层的 刻蚀残留, 导致信号之间短路的问题。 0045 在一种示例性实施例中, 第一刻蚀阻挡部22和第二刻蚀阻挡部2。

33、3可以均为矩形条 状结构。 0046 在一种示例性实施例中, 第一刻蚀阻挡部22的长度a可以在(width+0.4*s1)到 (width+0.8*s1)之间, 宽度b可以在3至10微米之间, 其中, width为数据线20的宽度, s1为相 邻的两个数据线之间的距离。 示例性的, 当width为2微米、 s1为2微米时, 第一刻蚀阻挡部22 说明书 5/13 页 8 CN 111627973 A 8 的长度a可以在2.8微米至3.6微米之间, 宽度可以为3至10微米之间。 0047 在一种示例性实施例中, 第二刻蚀阻挡部23的长度c大于沿第二方向相邻的两个 第一刻蚀阻挡部之间的距离s2, 且。

34、小于相邻的两个数据线之间的距离s1, 宽度d可以在3至 10微米之间。 0048 下面通过本实施例显示面板的制备过程进一步说明本实施例的技术方案。 其中, 本实施例中所说的 “构图工艺” 包括沉积膜层、 涂覆光刻胶、 掩模曝光、 显影、 刻蚀和剥离光 刻胶等处理。 本实施例中所说的 “光刻工艺” 包括涂覆膜层、 掩模曝光、 显影等处理, 是相关 技术中成熟的制备工艺。 沉积可以采用选自溅射、 蒸镀和化学气相沉积中的任意一种或多 种, 涂覆可以采用选自喷涂和旋涂中的任意一种或多种。“薄膜” 是指将某一种材料在基底 上利用沉积或涂覆工艺制作出的一层薄膜。 若在整个制作过程当中该 “薄膜” 无需构图。

35、工 艺, 则该 “薄膜” 还可以称为 “层” 。 当在整个制作过程当中该 “薄膜” 还需构图工艺, 则在构图 工艺前称为 “薄膜” , 构图工艺后称为 “层” 。 经过构图工艺后的 “层” 中包含至少一个 “图案” 。 本公开中所说的 “A和B同层设置” 是指, A和B通过同一次构图工艺同时形成。“A的正投影包 含B的正投影” 是指, B的正投影落入A的正投影范围内, 或者A的正投影覆盖B的正投影。 0049 (1)在玻璃载板上制备柔性基底10。 本公开中, 柔性基底10包括在玻璃载板上叠设 的第一柔性材料层、 第一无机材料层、 半导体层、 第二柔性材料层和第二无机材料层。 第一、 第二柔性材。

36、料层的材料可以采用聚酰亚胺(PI)、 聚对苯二甲酸乙二酯(PET)或经表面处理 的聚合物软膜等材料, 第一、 第二无机材料层的材料可以采用氮化硅(SiNx)或氧化硅 (SiOx)等, 用于提高基底的抗水氧能力, 第一、 第二无机材料层也称之为阻挡(Barrier)层, 半导体层的材料可以采用非晶硅(a-si)。 在一示例性实施方式中, 以叠层结构PI1/ Barrier1/a-si/PI2/Barrier2为例, 其制备过程可以包括: 先在玻璃载板1上涂布一层聚酰 亚胺, 固化成膜后形成第一柔性(PI1)层10A; 随后在第一柔性层10A上沉积一层阻挡薄膜, 形成覆盖第一柔性层10A的第一阻挡。

37、(Barrier1)层10B; 然后在第一阻挡层10B上沉积一层 非晶硅薄膜, 形成覆盖第一阻挡层10B的非晶硅(a-si)层10C; 然后在非晶硅层10C上再涂布 一层聚酰亚胺, 固化成膜后形成第二柔性(PI2)层10D; 然后在第二柔性层10D上沉积一层阻 挡薄膜, 形成覆盖第二柔性层10D的第二阻挡(Barrier2)层10E, 完成柔性基底10的制备。 本 次工艺后, 第一边缘区200、 弯折区300和第二边缘区400均包括柔性基底10。 0050 (2)在柔性基底10上依次沉积第一绝缘薄膜和有源层薄膜, 通过构图工艺对有源 层薄膜进行构图, 形成覆盖整个柔性基底10的第一绝缘层11,。

38、 以及设置在第一绝缘层11上 的有源层图案, 有源层图案形成在显示区100, 至少包括第一有源层12A、 第二有源层12B和 第三有源层12C。 本次构图工艺后, 第一边缘区200、 弯折区300和第二边缘区400分别包括设 置在柔性基底10上的第一绝缘层11。 0051 (3)依次沉积第二绝缘薄膜和第一金属薄膜, 通过构图工艺对第一金属薄膜进行 构图, 形成覆盖有源层图案的第二绝缘层13, 以及设置在第二绝缘层13上的第一栅电极层 图案, 第一栅电极层图案形成在显示区100、 第一边缘区200和第二边缘区400, 显示区100的 第一栅电极层图案至少包括第一栅电极14A、 第二栅电极14B、。

39、 第三栅电极14C、 第一电容电 极41A和第二电容电极41B、 多条栅线(未示出)和多条栅引线(未示出), 第一边缘区200和第 二边缘区400的第一栅电极层图案分别包括多个依次间隔、 沿第二方向排成一排的第一刻 蚀阻挡部22。 本次构图工艺后, 弯折区300包括在柔性基底10叠设的第一绝缘层11和第二绝 说明书 6/13 页 9 CN 111627973 A 9 缘层13。 0052 (4)依次沉积第三绝缘薄膜和第二金属薄膜, 通过构图工艺对第二金属薄膜进行 构图, 形成覆盖第一栅电极层的第三绝缘层15, 以及设置在第三绝缘层15上的第二栅电极 层图案, 第二栅电极层图案形成在显示区100。

40、、 第一边缘区200和第二边缘区400, 显示区100 的第二栅电极层图案至少包括第三电容电极42A、 第四电容电极42B和第二栅引线(未示 出), 第三电容电极42A的位置与第一电容电极41A的位置相对应, 第四电容电极42B的位置 与第二电容电极41B的位置相对应, 第一边缘区200和第二边缘区400的第二栅电极层图案 分别包括多个依次间隔、 沿第二方向排成一排的第二刻蚀阻挡部23, 每个第二刻蚀阻挡部 23位于沿第二方向上、 相邻的两个第一刻蚀阻挡部22之间, 且每个第二刻蚀阻挡部23在基 底10上的正投影和相邻的两个第一刻蚀阻挡部22在基底10上的正投影均包含重叠区域。 本 次构图工艺。

41、后, 弯折区300包括在柔性基底10叠设的第一绝缘层11、 第二绝缘层13和第三绝 缘层15。 0053 本申请实施例的显示基板, 在第一栅电极层和第二栅电极层的光刻模板(Mask)设 计上, 均在第一边缘区200和第二边缘区400(即弯折区300靠近和远离显示区100的边界位 置)设计一定的图案(Pattern), 平面结构图如图3所示, 其中, 数据线20走线下方位置设置 通过第一栅电极层图案制作的第一刻蚀阻挡部22, 数据线20走线之间位置设置通过第二栅 电极层图案制作的第二刻蚀阻挡部23, 且第一刻蚀阻挡部22和第二刻蚀阻挡部23有一定的 交叠区域。 0054 (5)沉积第四绝缘薄膜,。

42、 通过构图工艺对第四绝缘薄膜进行构图, 形成覆盖第二栅 电极层的第四绝缘层16图案, 第四绝缘层16上开设有多个第一过孔, 多个第一过孔形成在 显示区100, 其位置分别与第一有源层12A、 第二有源层12B和第三有源层12C的两端位置相 对应, 多个第一过孔内的第四绝缘层16、 第三绝缘层15和第二绝缘层13被刻蚀掉, 分别暴露 出第一有源层12A、 第二有源层12B和第三有源层12C的表面。 本次构图工艺后, 第一边缘区 200和第二边缘区400分别包括在柔性基底10上叠设的第一绝缘层11、 第二绝缘层13、 第一 栅电极层、 第三绝缘层15、 第二栅电极层和第四绝缘层16, 弯折区300。

43、包括在柔性基底10上 叠设的第一绝缘层11、 第二绝缘层13、 第三绝缘层15和第四绝缘层16。 0055 (6)对第一边缘区200、 第二边缘区400和弯折区300的无机层进行刻蚀处理, 在弯 折区300形成第一凹槽30, 在第一边缘区200、 弯折区300和第二边缘区400形成第二凹槽31, 第一凹槽30暴露出柔性基底10的第二柔性层10D, 第二凹槽31暴露出第一凹槽30, 即第二凹 槽31在柔性基底10上的正投影包含第一凹槽30在柔性基底10上的正投影, 第一凹槽30和第 二凹槽31在第一刻蚀阻挡部22和第二刻蚀阻挡部23位置形成台阶。 第一凹槽30和第二凹槽 31称之为凹槽。 005。

44、6 在一种示例性实施例中, 对第一边缘区200、 第二边缘区400和弯折区300的无机层 进行刻蚀处理可以采用干法刻蚀。 由于弯折区300刻蚀气体对金属钼(Mo)材料的刻蚀率基 本为0, 在弯折区300刻蚀过程中, 第一刻蚀阻挡部22和第二刻蚀阻挡部23作为硬掩膜(Hard Mask), 保护其下面的非金属膜层不被刻蚀。 0057 对于图3所示的BB、 CC、 DD三个区域, 其截面图如图5至图7所示, 由于第一刻蚀阻挡 部22和第二刻蚀阻挡部23作为硬掩膜, 位于第一刻蚀阻挡部22或第二刻蚀阻挡部23上方的 无机层被刻掉(凡是有第二刻蚀阻挡部23的区域, 第二刻蚀阻挡部23上方的无机层被刻掉。

45、; 说明书 7/13 页 10 CN 111627973 A 10 只有第一刻蚀阻挡部22、 没有第二刻蚀阻挡部23的区域, 第一刻蚀阻挡部22上方的无机层 被刻掉), 在第一刻蚀阻挡部22或第二刻蚀阻挡部23下方的无机层被保留, 弯折区300一次 刻蚀完成后, 在凹槽内壁的第一刻蚀阻挡部22和第二刻蚀阻挡部23位置形成台阶状结构, 坡度角被减小; 此外, 此第一刻蚀阻挡部22和第二刻蚀阻挡部23还可以在金属走线光刻掩 膜工艺过程中充当一定的反射层来增强曝光效果。 0058 (7)沉积第三金属薄膜, 通过构图工艺对第三金属薄膜进行构图, 在第四绝缘层16 上形成源漏金属层图案, 源漏金属层形成。

46、在显示区100、 第一边缘区200、 第二边缘区400和 弯折区300, 显示区100的源漏金属层图案至少包括第一源电极17A、 第一漏电极18A、 第二源 电极17B、 第二漏电极17B、 第三源电极17C、 第三漏电极17C、 低压(VSS)线105、 多条数据线 (未示出)和多条数据引线图案, 第一源电极17A和第一漏电极18A分别通过第一过孔与第一 有源层12A连接, 第二源电极17B和第二漏电极17B分别通过第一过孔与第二有源层12B连 接, 第三源电极17C和第三漏电极17C分别通过第一过孔与第三有源层12C连接。 在一示例性 实施方式中, 根据实际需要, 源漏金属层还可以包括电源。

47、线(VDD)、 补偿线和辅助阴极中的 任意一种或多种, 源漏金属层也称之为第一源漏电极层(SD1)。 本次构图工艺后, 第一边缘 区200、 第二边缘区400和弯折区300的源漏金属层图案形成多条沿第一方向延伸的用于连 接显示区100和驱动芯片区500的数据线20, 数据线20在基底10上的正投影和第一刻蚀阻挡 部22在基底10上的正投影包含重叠区域, 数据线20在基底10上的正投影和第二刻蚀阻挡部 23在基底10上的正投影不包含重叠区域。 0059 第一有源层12A、 第一栅电极14A、 第一源电极17A和第一漏电极18A组成第一晶体 管, 第二有源层12B、 第二栅电极14B、 第二源电极。

48、17B和第二漏电极18B组成第二晶体管, 第 三有源层12C、 第三栅电极14C、 第三源电极17C和第三漏电极18C组成第三晶体管, 第一电容 电极41A和第三电容电极42A组成第一存储电容, 第二电容电极42B和第四电容电极42B组成 第二存储电容, 多条栅引线和数据引线组成阵列基板栅极驱动(Gate Driveron Array, GOA)的驱动引线。 在一示例性实施方式中, 第一晶体管可以是像素驱动电路中的驱动晶体 管, 第二晶体管可以是GOA中输出扫描(SCAN)信号的扫描晶体管, 第三晶体管可以是GOA中 输出使能(EM)信号的使能晶体管, 驱动晶体管、 扫描晶体管和使能晶体管均可。

49、以是薄膜晶 体管(ThinFilm Transistor, TFT)。 0060 (8)在形成前述图案的基底10上制备第五绝缘层、 平坦层、 第一电极层、 像素定义 层、 有机发光层、 第二电极层和封装层图案。 0061 本公开中, 第一绝缘薄膜、 第二绝缘薄膜、 第三绝缘薄膜、 第四绝缘薄膜和第五绝 缘薄膜可以采用硅氧化物(SiOx)、 硅氮化物(SiNx)和氮氧化硅(SiON)中的任意一种或更多 种, 可以是单层、 多层或复合层。 第一绝缘层11又称之为缓冲(Buffer)层, 用于提高基底的 抗水氧能力, 第二绝缘层和第三绝缘层又称之为栅绝缘(GI)层, 第四绝缘层又称之为层间 绝缘(I。

50、LD)层, 第五绝缘层又称之为钝化(PVX)层。 第一平坦层和第二平坦层可以采用有机 材料。 第一金属薄膜、 第二金属薄膜、 第三金属薄膜和第四金属薄膜可以采用金属材料, 如 银(Ag)、 铜(Cu)、 铝(Al)和钼(Mo)中的任意一种或更多种, 或上述金属的合金材料, 如铝钕 合金(AlNd)或钼铌合金(MoNb), 可以是单层结构, 或者多层复合结构, 如Mo/Cu/Mo等。 阴极 可以采用镁(Mg)、 银(Ag)、 铝(Al)、 铜(Cu)和锂(Li)中的任意一种或更多种, 或采用上述金 属中任意一种或多种制成的合金。 有源层薄膜可以采用非晶态氧化铟镓锌材料(a-IGZO)、 说明书 。

展开阅读全文
内容关键字: 显示 及其 制备 方法 显示装置
关于本文
本文标题:显示基板及其制备方法、显示装置.pdf
链接地址:https://www.zhuanlichaxun.net/pdf/10447354.html
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2017-2018 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1