《显示单元、驱动电路、驱动方法和电子设备.pdf》由会员分享,可在线阅读,更多相关《显示单元、驱动电路、驱动方法和电子设备.pdf(33页完整版)》请在专利查询网上搜索。
1、(10)申请公布号 CN 103578419 A (43)申请公布日 2014.02.12 CN 103578419 A (21)申请号 201310311960.5 (22)申请日 2013.07.23 2012-170486 2012.07.31 JP G09G 3/32(2006.01) (71)申请人 索尼公司 地址 日本东京 (72)发明人 甚田诚一郎 汤本昭 关毅裕 (74)专利代理机构 北京康信知识产权代理有限 责任公司 11240 代理人 余刚 梁韬 (54) 发明名称 显示单元、 驱动电路、 驱动方法和电子设备 (57) 摘要 本公开涉及显示单元、 驱动电路、 驱动方法和 电。
2、子设备。 一种按场序驱动像素的显示单元包括 : 以行和列的矩阵形式布置的像素电路, 以及驱动 控制部, 驱动控制部使像素电路显示输入图像数 据的图像帧, 使得图像帧的单个帧作为第一子帧 和第二子帧在两个部分中显示。第一和第二子帧 由像素电路的不同部分按场序显示。第一子帧由 位于格子图案内的像素电路的第一部分显示, 而 第二子帧由其余像素电路显示。 (30)优先权数据 (51)Int.Cl. 权利要求书 4 页 说明书 16 页 附图 12 页 (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书4页 说明书16页 附图12页 (10)申请公布号 CN 103578419 A 。
3、CN 103578419 A 1/4 页 2 1. 一种显示单元, 包括 : 多个像素电路, 以包括行和列的矩阵形式布置 ; 以及 驱动控制部, 被配置为使所述多个像素电路显示与输入图像数据对应的图像帧使得所 述图像帧的指定帧作为第一子帧和第二子帧而显示, 其中, 所述第一子帧由所述多个像素电路的格子图案构成的部分显示, 使得显示第一 子帧的每个像素电路在指定帧周期的前半部分期间开始其显示, 所述格子图案包括每行中 每隔一个的像素电路和在每列中每隔一个的像素电路, 并且 所述第二子帧由所述多个像素电路中不显示所述第一子帧的像素电路显示, 使得显示 所述第二子帧的每个像素电路在所述指定帧周期的后。
4、半部分期间开始其显示。 2. 根据权利要求 1 所述的显示单元, 进一步包括 : 多个写入扫描线 ; 以及 多个信号线, 其中, 所述多个像素电路中的每一个包括 : 显示元件, 第一晶体管, 被配置为在对所述多个写入扫描线中的一个扫描线施加扫描脉冲时对所 述多个信号线中的与所述第一晶体管连接的一个扫描线上承载的电位进行采样, 具有第一端子的电容器, 被配置为保持由所述第一晶体管采样的电位, 以及 第二晶体管, 被配置为向所述显示元件提供驱动电流, 所述驱动电流的大小与所述电 容器的所述第一端子与所述电容器的第二端子之间的电压对应。 3. 根据权利要求 2 所述的显示单元, 其中, 所述多个像素。
5、电路被分组为像素电路对, 使得每个像素电路对包括在同一行彼 此相邻并且与所述多个信号线中的同一个信号线连接的两个像素电路, 并且 对于每个像素电路对, 各个像素电路对中的一个像素电路显示第一子帧, 而各个像素 电路对中的另一个像素电路显示第二子帧。 4. 根据权利要求 3 所述的显示单元, 其中, 所述多个写入扫描线被分组为第一组和第二组, 其中, 对于每个所述像素电路对, 各个像素电路对中包括的显示所述第一子帧的所述 一个像素电路与所述第一组的写入扫描线连接, 各个像素电路对中包括的显示所述第二子 帧的所述另一个像素电路与所述第二组的写入扫描线连接。 5. 根据权利要求 4 所述的显示单元,。
6、 其中, 对于所述多个像素电路的每行, 位于该行的偶数列位置的像素电路各自与所述 多个写入扫描线中的同一个写入扫描线彼此连接, 并且位于该行的奇数列位置的像素电路 各自与所述多个写入扫描线中的, 不同于所述多个写入扫面线中的与位于该行的偶数列位 置的像素电路连接的那个写入扫描线的, 同一个写入扫描线彼此连接。 6. 根据权利要求 5 所述的显示单元, 其中, 对于所述多个像素电路中的指定列, 位于所述指定列的偶数行位置的像素电路 与所述第一组的写入扫描线连接, 并且位于所述指定列的奇数行位置的像素电路与所述第 二组的写入扫描线连接。 7. 根据权利要求 2 所述的显示单元, 权 利 要 求 书。
7、 CN 103578419 A 2 2/4 页 3 其中, 所述多个像素电路被配置为在所述驱动控制部的控制下进行阈值校正操作, 所 述阈值校正操作导致将所述多个像素电路中的各个像素电路的所述第二晶体管的阈值电 压存储在所述多个像素电路中的各个像素电路的电容器中。 8. 根据权利要求 7 所述的显示单元, 其中, 所述驱动控制部被配置为通过在基准电位被承载于与指定像素电路连接的所述 信号线上时以及在驱动电压被施加给所述指定像素电路的所述第二晶体管时使所述指定 像素电路的所述第一晶体管处于导通状态, 从而使所述多个像素电路的所述指定像素电路 进行所述阈值校正操作。 9. 根据权利要求 8 所述的显。
8、示单元, 其中, 所述阈值校正操作对所述多个像素电路中被布置在同一行的所有像素电路同时 进行。 10. 一种显示单元, 包括 : 多个写入扫描线 ; 多个信号线 ; 以及 多个像素电路, 以包括行和列的矩阵形式布置, 其中, 所述多个像素电路被分组为像素电路对, 使得每个像素电路对包括在同一行彼 此相邻并且与所述多个信号线中的同一个信号线连接的两个像素电路, 并且 其中, 对于每个所述像素电路对, 该像素电路对中包括的一个像素电路与所述多个写 入扫描线中的一个写入扫描线连接, 该像素电路对中包括的另一个像素电路与所述多个写 入扫描线中的另一个写入扫描线连接。 11. 根据权利要求 10 所述的。
9、显示单元, 其中, 所述多个像素电路中的每一个包括 : 显示元件, 第一晶体管, 被配置为在对所述多个写入扫描线中的一个写入扫描线施加扫描脉冲时 对所述多个信号线中的与所述第一晶体管连接的一个信号线上承载的电位进行采样, 具有第一端子的电容器, 被配置为保持由所述第一晶体管采样的电位, 以及 第二晶体管, 被配置为向所述显示元件提供驱动电流, 所述驱动电流的大小与所述电 容器的所述第一端子与所述电容器的第二端子之间的电压对应。 12. 根据权利要求 10 所述的显示单元, 进一步包括驱动控制部, 被配置为使所述多个像素电路显示与输入图像数据对应的图 像帧使得所述图像帧的指定帧作为第一子帧和第二。
10、子帧而显示, 其中, 所述多个写入扫描线被分组成第一组和第二组, 使得对于每个所述像素电路对, 各个像素电路对中包括的一个像素电路与所述第一组的写入扫描线连接, 并且各个像素电 路对中包括的另一个像素电路与所述第二组的写入扫描线连接, 所述第一子帧由所述多个像素电路中与所述第一组的扫描线连接的像素电路显示, 使 得显示所述第一子帧的每个像素电路在指定帧周期的前半部分期间开始其显示, 并且 所述第二子帧由所述多个像素电路中与所述第二组的扫描线连接的像素电路显示, 使 得显示所述第二子帧的每个像素电路在指定帧周期的后半部分期间开始其显示。 13. 根据权利要求 12 所述的显示单元, 权 利 要 。
11、求 书 CN 103578419 A 3 3/4 页 4 其中, 对于所述多个像素电路的每行, 位于该行的偶数列位置的像素电路各自与所述 多个写入扫描线中的同一个写入扫描线彼此连接, 并且位于该行的奇数列位置的像素电路 各自与所述多个写入扫描线中的, 不同于所述多个写入扫面线中的与位于该行的偶数列位 置的像素电路连接的那个写入扫描线的, 同一个写入扫描线彼此连接。 14. 根据权利要求 13 所述的显示单元, 其中, 对于所述多个像素电路中的指定列, 位于所述指定列的偶数行位置的像素电路 与所述第一组的写入扫描线连接, 并且位于所述指定列的奇数行位置的像素电路与所述第 二组的写入扫描线连接。 。
12、15. 根据权利要求 11 所述的显示单元, 其中, 所述多个像素电路被配置为在所述驱动控制部的控制下进行阈值校正操作, 所 述阈值校正操作导致将所述多个像素电路中的各个像素电路的所述第二晶体管的阈值电 压存储在所述多个像素电路中的各个像素电路的电容器中。 16. 根据权利要求 15 所述的显示单元, 其中, 所述驱动控制部被配置为通过在基准电位被承载于与指定像素电路连接的所述 信号线上时以及在驱动电压被施加给所述指定像素电路的所述第二晶体管时使所述指定 像素电路的所述第一晶体管处于导通状态, 从而使所述多个像素电路的所述指定像素电路 进行所述阈值校正操作。 17. 根据权利要求 16 所述的。
13、显示单元, 其中, 所述阈值校正操作对所述多个像素电路中被布置在同一行的所有像素电路同时 进行。 18. 根据权利要求 11 所述的显示单元, 其中, 所述驱动控制部被配置为使所述多个像素电路显示与输入图像数据对应的图像 帧, 使得所述图像帧的指定帧作为第一子帧和第二子帧而在指定帧周期显示, 在所述信号线上承载与所述第一子帧对应的视频信号电位的所述指定帧周期的前半 部分期间, 对于每个所述像素电路对, 仅各个像素电路对中包括的一个像素电路对与显示 灰度对应的视频信号电位进行采样, 并且 在所述信号线上承载与所述第二子帧对应的视频信号电位的所述指定帧周期的后半 部分期间内, 对于每个所述像素电路。
14、对, 各个像素电路对中包括的在所述指定帧周期的前 半部分期间对与显示灰度对应的视频信号电位没有进行采样的一个像素电路对与显示灰 度对应的视频信号电位进行采样。 19. 根据权利要求 18 所述的显示单元, 其中, 所述多个写入扫描线被分组为第一组和第二组, 使得对于每个所述像素电路对, 各个像素电路对中包括的一个像素电路与所述第一组的写入扫描线连接, 并且各个像素电 路对中包括的另一个像素电路与所述第二组的写入扫描线连接, 所述多个像素电路中与所述第一组的扫描线连接的像素电路在所述指定帧周期的前 半部分期间对与显示灰度对应的视频信号电位进行采样, 并且 所述多个像素电路中与所述第二组的扫描线连。
15、接的像素电路在所述指定帧周期的后 半部分期间对与显示灰度对应的视频信号电位进行采样。 20. 根据权利要求 10 所述的显示单元, 权 利 要 求 书 CN 103578419 A 4 4/4 页 5 进一步包括驱动控制部, 被配置为使所述多个像素电路显示与输入图像数据对应的图 像帧, 使得所述图像帧的指定帧作为第一子帧和第二子帧而显示, 其中, 使仅所述多个像素电路中格子图案构成的第一部分在指定帧周期的第一部分进 行显示, 并且使所述多个像素电路中在所述指定帧周期的前半部分期间不进行显示的像素 电路在所述指定帧周期的第二部分期间进行显示。 权 利 要 求 书 CN 103578419 A 5。
16、 1/16 页 6 显示单元、 驱动电路、 驱动方法和电子设备 技术领域 0001 本公开涉及具有电流驱动显示元件的显示单元、 用于这种显示单元的驱动电路和 包括这种显示单元的电子设备。 背景技术 0002 在进行图像显示的显示单元的领域中, 近年来开发并商品化了一种显示单元 (例 如, 有机 EL 显示单元) , 这种显示单元包括作为发光元件的电流驱动光学元件, 电流驱动光 学元件的发光亮度随着施加的电流值的变化而变化 (例如, 有机电致发光 (EL) 元件) 。与液 晶元件等不同, 有机 EL 元件是一种自发光发光元件, 因此, 不需要提供光源 (背光) 。因此, 与必须包括光源的液晶显示。
17、单元相比, 有机 EL 显示单元具有图像可见性高、 功耗低、 响应 快的特点。 0003 包括电流驱动光学元件的这种显示单元具有设为矩阵的像素的显示部, 以及用 于在显示部的外围驱动显示部的各个电路。特别地, 例如, 向每个像素提供像素信号的 源极驱动电流、 选择提供像素信号的像素线的写入扫描电流和向每个像素提供电力的电 源扫描电路设于显示部的外围 (例如, 参见第 2010-2796、 2010-281993、 2009-2522269 和 2005-228459 号日本未决专利申请公开) 。 0004 在显示单元中, 主要从设计的角度来说, 显示部外围的边框区域 (bezel region。
18、) 应减小。例如, 第 2009-204664 号日本未决专利申请公开提出了在水平方向彼此相邻的两 个像素共用一条像素信号线 (数据线) , 以减小源极驱动器的电路规模, 从而实现较窄边框 区域的一种显示单元。 发明内容 0005 一般来说, 要求对显示单元提高图像质量, 因此, 在减小边框区域时, 如上所述, 还 应抑制图像质量的下降。 0006 需要提供一种能抑制图像质量下降的显示单元、 驱动电流、 驱动方法和电子设备。 0007 根据本公开主题的一个举例说明, 显示单元可包括 : 以包括行和列的矩阵形式布 置的多个像素电路, 以及驱动控制部, 驱动控制部用于使多个像素电路显示与输入图像数。
19、 据对应的图像帧, 使图像帧的指定帧作为第一子帧和第二子帧而显示。 进一步, 第一子帧可 由多个像素电路包括格子图案 (checked pattern, 棋盘图案) 的部分显示, 格子图案每行中 每隔一个地包括像素电路和在每列中每隔一个地包括像素电路, 使得显示第一子帧的每个 像素电路在指定帧周期的前半部分期间开始其显示, 第二子帧可由多个像素电路中不显示 第一子帧的像素电路显示, 使得显示第二子帧的每个像素电路在指定帧周期的后半部分期 间开始其显示。 0008 显示单元可进一步包括多个写入扫描线和多个信号线。进一步, 每个像素电路可 包括 : 显示元件 ; 第一晶体管, 用于在对多个写入扫描。
20、线中的与第一晶体管连接的一个写 入扫描线施加扫描脉冲时对一个信号线上承载的电位进行采样 ; 具有第一端子的电容器, 说 明 书 CN 103578419 A 6 2/16 页 7 用于保存第一晶体管采样的电位 ; 第二晶体管, 用于向显示元件提供驱动电流, 驱动电流的 大小与电容器的第一端子与电容器的第二端子之间的电压对应。 0009 进一步, 多个像素电路可分组成像素电路对, 使每个像素电路对包括在同一行互 相相邻并与多个信号线的同一个连接的两个像素电路。对于每个像素电路对, 各个像素电 路对中的一个像素电路可显示第一子帧, 各个像素电路对中的另一个像素电路可显示第二 子帧。 0010 进一。
21、步, 多个写入扫描线可分组成第一组和第二组, 对于每个像素电路对, 各个像 素电路对中包括的显示第一子帧的一个像素电路可与第一组的写入扫描线连接, 各个像素 电路对中包括的显示第二子帧的另一个像素电路可与第二组的写入扫描线连接。 0011 进一步, 对于每行的像素电路, 位于该行的偶数列位置的像素电路可分别与多个 写入扫描线中的同一个互相连接, 位于该行的奇数列位置的像素电路可分别与多个写入扫 描线中的同一个 (不同于所述多个写入扫面线中的与位于该行的偶数列位置的像素电路连 接的那个写入扫描线) 互相连接。 0012 进一步, 对于指定列 (given column, 特定列) 的像素电路, 。
22、位于指定列的偶数行位 置的像素电路可与第一组的写入扫描线连接, 位于该列的奇数行位置的像素电路可与第二 组的写入扫描线连接。 0013 进一步, 多个像素电路可用于在驱动控制部的控制下进行阈值校正操作, 以将多 个像素电路中各个像素电路的第二晶体管的阈值电压存储在多个像素电路中的各个像素 电路的电容器中。 0014 进一步, 驱动控制部可用于通过在与指定像素电路连接的信号线上可承载基准电 位时, 以及可在对指定像素电路的第二晶体管施加驱动电压时使指定像素电路的第一晶体 管处于导通状态, 从而使多个像素电路的指定像素电路进行阈值校正操作。 0015 进一步, 阈值校正操作可对所述多个像素电路中布。
23、置在同一行的所有像素电路同 时进行。 0016 根据本公开主题的另一个举例说明, 显示单元可包括多个写入扫描线、 多个信号 线、 以及以包括行和列的矩阵形式布置的多个像素电路。多个像素电路可分组成像素电路 对, 使得每个像素电路对包括可在同一行互相相邻并可与多个信号线的同一个连接的两个 像素电路, 并且对于每个像素电路对, 像素电路对中包括的一个像素电路可与多个写入扫 描线中的一个写入扫描线连接, 像素电路对中包括的另一个像素电路可与多个写入扫描线 中的另一个写入扫描线连接。 0017 进一步, 每个像素电路可包括 : 显示元件 ; 第一晶体管, 用于在可对可与第一晶体 管连接的一条写入扫描线。
24、施加扫描脉冲时对一条信号线上承载的电位进行采样 ; 具有第一 端子的电容器, 用于保存第一晶体管采样的电位 ; 第二晶体管, 用于向显示元件提供驱动电 流, 驱动电流的大小与电容器的第一端子与电容器的第二端子之间的电压对应。 0018 进一步, 显示单元可包括驱动控制部, 用于使多个像素电路显示与输入图像数据 对应的图像帧, 使得图像帧的指定帧可作为第一子帧和第二子帧而显示。多个写入扫描线 可分组成第一组和第二组, 使得, 对于每个像素电路对, 各个像素电路对中包括的一个像素 电路可与第一组的写入扫描线连接, 各个像素电路对中包括的另一个像素电路可与第二组 的写入扫描线连接。第一子帧可由多个像。
25、素电路中与第一组扫描线连接的像素电路显示, 说 明 书 CN 103578419 A 7 3/16 页 8 使显示第一子帧的每个像素电路在指定帧周期的前半部分期间开始其显示, 第二子帧可由 多个像素电路中与第二组扫描线连接的像素电路显示, 使显示第二子帧的每个像素电路在 指定帧周期的后半部分期间开始其显示。 0019 进一步, 对于每行的像素电路, 位于该行的偶数列位置的像素电路可分别与多个 写入扫描线中的同一个互相连接, 位于该行的奇数列位置的像素电路可分别与多个写入扫 描线中的同一个 (可不同于多个写入扫面线中的可与位于该行的偶数列位置的像素电路连 接的那个写入扫描线) 互相连接。 002。
26、0 进一步, 对于多个像素电路的指定列, 位于指定列的偶数行位置的像素电路可与 第一组的写入扫描线连接, 位于该列的奇数行位置的像素电路可与第二组的写入扫描线连 接。 0021 进一步, 多个像素电路可用于在驱动控制部的控制下进行阈值校正操作, 以将多 个像素电路中的各个像素电路的第二晶体管的阈值电压存储在多个像素电路中的各个像 素电路的电容器中。 0022 进一步, 驱动控制部可用于通过在与指定像素电路连接的信号线上可承载基准电 位时, 以及可在对指定像素电路的第二晶体管施加驱动电压时使指定像素电路的第一晶体 管处于导通状态, 从而使多个像素电路的指定像素电路进行阈值校正操作。 0023 进。
27、一步, 阈值校正操作可对多个像素电路中布置在同一行的所有像素电路同时进 行。 0024 进一步, 驱动控制部可用于使多个像素电路显示与输入图像数据对应的图像帧, 使图像帧的指定帧可作为第一子帧和第二子帧而在指定帧周期内显示。 在信号线上可承载 与第一子帧对应的视频信号电位的指定帧周期的前半部分期间内, 对于每个像素电路对, 仅各个像素电路对中包括的一个像素电路对与显示灰度 (display gradation) 对应的视频 信号电位进行采样。 在信号线上可承载与第二子帧对应的视频信号电位的指定帧周期的后 半部分期间内, 对于每个像素电路对, 各个像素电路对中包括的在指定帧周期的前半部分 期间对。
28、与显示灰度对应的视频信号电位没有进行采样的一个像素电路对与显示灰度对应 的视频信号电位进行采样。 0025 进一步, 多个写入扫描线可分成第一组和第二组, 使得对于每个像素电路对, 各个 像素电路对中包括的一个像素电路可与第一组的写入扫描线连接, 各个像素电路对中包括 的另一个像素电路可与第二组的写入扫描线连接。 多个像素电路中与第一组扫描线连接的 像素电路可在指定帧周期的前半部分期间对与显示灰度对应的视频信号电位进行采样, 多 个像素电路中与第二组扫描线连接的像素电路可在指定帧周期的后半部分期间对与显示 灰度对应的视频信号电位进行采样。 0026 进一步, 显示单元可包括驱动控制部, 用于使。
29、多个像素电路显示与输入图像数据 对应的图像帧, 使得图像帧的指定帧可作为第一子帧和第二子帧而显示。可使仅多个像素 电路包括格子图案的第一部分在指定帧周期的第一部分进行显示, 并且可使多个像素电路 中在指定帧周期的第一部分不进行显示的像素电路在指定帧周期的第二部分期间进行显 示。 0027 应理解的是, 前述一般描述和以下详细描述说明为示例性描述, 用于对所申请技 术提供进一步说明。 说 明 书 CN 103578419 A 8 4/16 页 9 附图说明 0028 附图帮助进一步理解本公开, 并入本说明书, 构成本说明书的一部分。 附图示出了 实施方式, 与说明书一起用于说明本技术的原理。 0。
30、029 图 1 为显示根据本公开一个实施方式的显示单元的示例配置的框图。 0030 图 2 为图 1 所示的像素的示例配置的电路图。 0031 图 3 为图 1 所示的像素之间的示例连接的电路图。 0032 图 4 为图 1 所示的显示单元的示例操作的时序波形图。 0033 图 5 为图 1 所示的像素的示例操作的时序波形图。 0034 图 6 为图 1 所示的像素的另一个示例操作的时序波形图。 0035 图 7A 为图 1 所示的像素的示例操作的说明图。 0036 图 7B 为图 1 所示的像素的另一个示例操作的说明图。 0037 图 8 为根据比较例的像素之间的示例连接的电路图。 0038。
31、 图 9A 为图 8 所示的像素的示例操作的说明图。 0039 图 9B 为图 8 所示的像素的另一个示例操作的说明图。 0040 图 10 为根据示例实施方式的变形例的显示单元的实例操作的时序波形图。 0041 图 11A 为图 10 所示的像素的示例操作的说明图。 0042 图 11B 为图 10 所示的像素的另一个示例操作的说明图。 0043 图 12 为应用了根据本公开的示例实施方式或变形例的显示单元的电视机单元的 外观配置的透视图。 具体实施方式 0044 下文将根据附图对本公开的实施方式进行详细说明。应注意的是, 说明将按以下 顺序进行。 0045 1. 实施方式 0046 2. 。
32、应用例 0047 【1. 实施方式】 0048 【示例配置】 0049 图 1 示出了根据本公开一个实施方式的显示单元的示例配置。显示单元 1 可为使 用有机 EL 元件的有源矩阵显示单元。由于根据本公开一个实施方式的驱动电路由本实施 方式体现, 对驱动电路一并进行说明。显示单元 1 包括显示部 10 和驱动部 20。 0050 显示部10包括以矩阵布置的多个像素11。 显示部10进一步包括多个扫描线WSL1 和WSL2和多个电源线PL, 每条线在行方向延伸, 还包括在列方向延伸的多个数据线DTL。 扫 描线 WSL1 和 WSL2、 电源线 PL 和数据线 DTL 各自在其一端与驱动部 20。
33、 连接。每个上述像素 11 布置在扫描线 WSL1 和 WSL2 与数据线 DTL 的交叉点。在下文中, 术语 “扫描线 WSL” 在适 当情况下用于表示扫描线 WSL1 和 WSL2 的其中之一。 0051 图2示出了像素11的示例配置。 像素11包括写入晶体管WSTr、 驱动晶体管DRTr、 有机 EL 元件 OLED 和电容器 Cs。具体地, 在该示例情况下, 像素 11 具有包括两个晶体管 (写 入晶体管 WSTr 和驱动晶体管 DRTr) 和一个电容器的所谓 “2Tr1C” 的配置。 说 明 书 CN 103578419 A 9 5/16 页 10 0052 写入晶体管WSTr和驱动。
34、晶体管DRTr均可由 (例如) N沟道金属氧化物半导体 (MOS) 型的薄膜晶体管 (TFT) 构成。 写入晶体管WSTr具有与扫描线WSL连接的栅极、 与数据线DTL 连接的源极, 以及与驱动晶体管 DRTr 的栅极和电容器 Cs 的第一端连接的漏极。驱动晶体 管DRTr具有与写入晶体管WSTr的漏极和电容器Cs的第一端连接的栅极、 与电源线PL连接 的漏极, 以及与电容器 Cs 的第二端和有机 EL 元件 OLED 的阳极连接的源极。应注意的是, 对 TFT 的类型没有特别限制。例如, TFT 可具有反向交错结构 (所谓底栅型) 、 交错结构 (所 谓顶栅型) 等。 0053 电容器 Cs。
35、 的第一端可与例如驱动晶体管 DRTr 的栅极连接, 其第二端可与 (例如) 驱动晶体管DRTr的源极连接。 有机EL元件OLED是一种发光颜色 (例如, 红色、 绿色或蓝色) 与每个像素 11 对应的发光元件, 其阳极与驱动晶体管 DRTr 的源极和电容器 Cs 的第二端连 接, 其阴极接收驱动部 20 提供的阴极电压 Vcath。 0054 图 3 示出了显示部 10 的像素 11 之间的连接。在显示部 10 中, 每个数据线 DTL 由 在行方向 (水平方向) 互相相邻的两个像素 11 共用。因此, 在显示单元 1 中, 数据线 DTL 的 数量减少, 使驱动部 20 的数据线驱动部 2。
36、5(如下文所述) 的电路规模减小, 从而减小了边 框区域。另外, 在显示部 10 中, 在行方向互相相邻的像素 11 的其中之一与扫描线 WSL1 连 接, 而另一个与扫描线 WSL2 连接。另外, 在显示部 10 中, 在列方向 (垂直方向) 互相相邻的 像素 11 的其中之一与扫描线 WSL1 连接, 而另一个与扫描线 WSL2 连接。 0055 驱动部 20 基于外部提供的显示信号 Sdisp 和同步信号 Ssync 驱动显示部 10。如 图1所示, 驱动部20可包括显示信号处理部分21、 定时生成部22、 扫描线驱动部23、 电源线 驱动部 24 和数据线驱动部 25。 0056 显示。
37、信号处理部分 21 对外部提供的显示信号 Sdisp 进行预定信号处理, 以生 成显示信号 Sdisp2。预定信号处理的示例可包括伽玛校正和过度驱动校正 (overdrive correction) 。 0057 定时生成部22是这样的电路 : 其响应于外部提供的同步信号Ssync向扫描线驱动 部 23、 电源线驱动部 24 和数据线驱动部 25 分别提供控制信号, 使这些部分互相同步运行。 0058 响应于定时生成部 22 提供的控制信号, 扫描线驱动部 23 按顺序向多个扫描线 WSL1提供扫描信号WS1, 并按顺序向多个扫描线WSL2提供扫描信号WS2, 从而按顺序选择每 行的像素 11。
38、。 0059 响应于定时生成部 22 提供的控制信号, 电源线驱动部 24 按顺序向多个电源线 PL 提供电源线信号 DS, 以控制每行的发光操作和消光操作。电源线信号 DS 各自使电压 Vccp 向电压 Vini 转换, 反之亦然。如下文所述, 电压 Vini 是用于将像素 11 初始化的电压, 电压 Vccp 是使电流流经驱动晶体管 DRTr 以使有机 EL 元件 OLED 发光的电压。 0060 响应于显示信号处理部分 21 提供的显示信号 Sdisp2 和定时生成部 22 提供的控 制信号, 数据线驱动部 25 生成包含指示每个像素 11 的发光亮度的像素电压 Vsig 的信号 Sig。
39、, 并将信号 Sig 提供给每个数据线 DTL。 0061 扫描线 WSL1 对应于本公开的一个实施方式中的 “第一组扫描线” 的具体实例, 但 不是限制性的示例。扫描线 WSL2 对应于本公开的一个实施方式中的 “第二组扫描线” 的具 体实例, 但不是限制性的示例。数据线 DTL 对应于本公开的一个实施方式中的 “像素信号 线” 的具体实例, 但不是限制性的示例。有机 EL 元件 OLED 对应于本公开的一个实施方式中 说 明 书 CN 103578419 A 10 6/16 页 11 的 “显示元件” 的具体实例, 但不是限制性的示例。驱动晶体管 DRTr 对应于本公开的一个 实施方式中的。
40、 “第一晶体管” 的具体实例, 但不是限制性的示例。写入晶体管 WSTr 对应于 本公开的一个实施方式中的 “第二晶体管” 的具体示例, 但不是限制性的示例。 0062 【操作和功能】 0063 现在将对根据本实施方式的显示单元 1 的操作和功能进行说明。 0064 (总体操作的概述) 0065 首先, 根据图 1 对显示单元 1 的总体操作概述进行说明。显示信号处理部分 21 对 外部提供的显示信号 Sdisp 进行预定信号处理, 以生成显示信号 Sdisp2。响应于外部提供 的同步信号Ssync, 定时生成部22向扫描线驱动部23、 电源线驱动部24和数据线驱动部25 分别提供控制信号, 。
41、使这些部分互相同步运行。响应于定时生成部 22 提供的控制信号, 扫 描线驱动部 23 按顺序向多个扫描线 WSL1 提供扫描信号 WS1, 并按顺序向多个扫描线 WSL2 提供扫描信号WS2, 从而按顺序对每行选择像素11。 响应于定时生成部22提供的控制信号, 电源线驱动部 24 按顺序向多个电源线 PL 提供电源信号 DS, 以控制每行的发光操作和消光 操作。响应于显示信号处理部分 21 提供的显示信号 Sdisp2 和定时生成部 22 提供的控制 信号, 数据线驱动部25生成包含与每个像素11的发光亮度的像素电压Vsig的信号Sig, 并 将信号 Sig 提供给每个数据线 DTL。显示。
42、部 10 响应于扫描信号 WS1 和 WS2、 电源线信号 DS 和驱动部 20 提供的信号 Sig 而进行显示。 0066 (详细操作) 0067 图 4 示出了显示单元 1 的示例操作, 其中,(A) 示出了扫描信号 WS1 的波形,(B) 示 出了扫描信号 WS2 的波形,(C) 示出了电源线信号 DS 的波形,(D) 示出了信号 Sig 的波形。 在该示例情况下, 假定显示部 10 包括用于 N 条线的像素 11, 图 4 的 (A) 至 (D) 示出了各条 线的波形。应注意的是, 为了便于说明, 图 4 的 (A) 至 (D) 不显示垂直空白周期。 0068 显示单元 1 基于从时刻。
43、 t11 到时刻 t12 的周期 (一个帧周期 (1F) ) 内的奇数帧图 像 F(2n-1) 进行显示操作, 并基于帧图像 F(2n-1) 之后的从时刻 t12 到时刻 t13 的后续 周期 (一个帧周期 (1F) ) 内的偶数帧图像 F(2n) 进行显示操作。 0069 具体地, 在从时刻 t11 到时刻 t12 的周期内, 扫描线驱动部 23 按顺序 (每个水平周 期 (1H) ) 向每个扫描线 WSL1 提供脉冲 SP1(图 4 的 (A) ) , 随后按顺序 (每个水平周期 (1H) ) 向每个扫描线 WSL2 提供脉冲 SP2 (图 4 的 (B) ) 。电源线驱动部 24 按顺序。
44、向每个电源线 PL 提供与扫描信号 WS1 和 WS2 的每个脉冲 SP1 和 SP2 同步的电源线信号 DS(图 4 的 (C) ) 。 数据线驱动部 25 与扫描信号 WS1 的脉冲 SP1 同步地向每个数据线 DTL 提供基于帧图像 F (2n-1) 的像素电压 Vsig(图 4 的 (D) ) 。 0070 随后, 在从时刻 t12 到时刻 t13 的周期内, 扫描线驱动部 23 按顺序 (每个水平周期 (1H) ) 向每个扫描线 WSL1 提供脉冲 SP2(图 4 的 (A) ) , 随后按顺序 (每个水平周期 (1H) ) 向 每个扫描线 WSL2 提供脉冲 SP1 (图 4 的 。
45、(B) ) 。电源线驱动部 24 按顺序向每个电源线 PL 提 供与扫描信号 WS1 和 WS2 的每个脉冲 SP1 和 SP2 同步的电源线信号 DS (图 4 的 (C) ) 。数据 线驱动部 25 与扫描信号 WS2 的脉冲 SP1 同步地向每个数据线 DTL 提供基于帧图像 F(2n) 的像素电压 Vsig(图 4 的 (D) ) 。 0071 对被提供了脉冲 SP1 的像素 11 进行校正 (Vth 校正和迁移性 () 校正) , 以抑制 驱动晶体管DRTr中的元件变化对图像质量造成的影响, 并对其进行像素电压Vsig的写入。 说 明 书 CN 103578419 A 11 7/16。
46、 页 12 另一方面, 对被提供了脉冲 SP2 的像素 11 仅进行 Vth 校正, 不进行像素电压 Vsig 的写入。 0072 具体地, 与扫描线 WSL1 连接的像素 11 基于从时刻 t11 到时刻 t12 的周期内的帧 图像 F(2n-1) 进行显示, 而与扫描线 WSL2 连接的像素 11 基于从时刻 t12 到时刻 t13 的周 期内的帧图像 F(2n) 进行显示。 0073 随后, 显示单元 1 重复从时刻 t11 到时刻 t13 的周期内的操作。 0074 图 5 示出了被提供了脉冲 SP1 的像素 11 的操作的时序图, 其中,(A) 示出了扫描信 号 WS 的波形,(B)。
47、 示出了电源线信号 DS 的波形,(C) 示出了信号 Sig 的波形,(D) 示出了驱 动晶体管 DRTr 的栅极电压 Vg 的波形,(E) 示出了驱动晶体管 DRTr 的源极电压 Vs 的波形。 在图 5 中,(B) 至 (E) 示出了具有相同电压轴的波形。应注意的是, 像素 11 与扫描线 WSL1 连接的情况下扫描线 WS(图 5 的 (A) ) 与扫描信号 WS1 对应, 而像素 11 与扫描线 WSL2 连接 的情况下扫描线 WS(图 5 的 (A) ) 与扫描信号 WS2 对应。 0075 在一个水平周期 (1H) 内, 驱动部 20 将像素 11 初始化 (初始化周期 P1) ,。
48、 进行 Vth 校正, 以抑制驱动晶体管 DRTr 中的元件变化 (element variation) 对图像质量造成的影响 (Vth校正周期P2) , 将像素电压Vsig写入像素11, 并进行与上述像素11的Vth校正不同的 迁移性 () 校正 (写入 - 校正周期 P3) 。随后, 像素 11 的有机 EL 元件 OLED 发光, 发光亮 度与写入其中的像素电压 Vsig 对应 (发光周期 P4) 。该操作具体如下所述。 0076 首先, 在初始化周期 P1 之前的时刻 t1, 电源线驱动部 24 将电源线信号 DS 的电压 从电压 Vccp 改为电压 Vini (图 5 的 (B) )。
49、 。随后, 打开驱动晶体管 DRTr, 使驱动晶体管 DRTr 的源极电压 Vs 设为电压 Vini(图 5 的 (E) ) 。 0077 随后, 驱动部 20 在从时刻 t2 到时刻 t3 的周期内将像素 11 初始化 (初始化周期 P1) 特别地, 在时刻 t2, 数据线驱动部 25 将信号 Sig 设为电压 Vofs(图 5 的 (C) ) , 扫描线 驱动部 23 将扫描信号 WS 的电压从低电平改为高电平 (图 5 的 (A) ) 。随后, 打开写入晶体管 WSTr, 使驱动晶体管 DRTr 的栅极电压 Vg 设为电压 Vofs(图 5 的 (D) ) 。这样, 驱动晶体管 DRTr的栅极-源极电压Vgs设为电压Vofs-Vini, 大于驱动晶体管DRTr的阈值电压Vth, 由 此像素 11 被初始化。 0078 随后, 驱动部20在从时刻t3到时刻t4的周期内进行Vth校正 (Vth校正周期P2) 。 具体地, 在时刻 t3, 电源线驱动部 24 将电源线信。