《驱动电路.pdf》由会员分享,可在线阅读,更多相关《驱动电路.pdf(20页完整版)》请在专利查询网上搜索。
1、(10)申请公布号 CN 103839507 A (43)申请公布日 2014.06.04 CN 103839507 A (21)申请号 201210486900.2 (22)申请日 2012.11.26 G09G 3/20(2006.01) (71)申请人 联咏科技股份有限公司 地址 中国台湾新竹科学工业园区 (72)发明人 黄如琳 许哲纶 程智修 卓均勇 (74)专利代理机构 北京市柳沈律师事务所 11105 代理人 史新宏 (54) 发明名称 驱动电路 (57) 摘要 一种驱动电路, 包括多个第一静电限流电阻 以及多个数字模拟转换器单元。第一静电限流电 阻的第一端共同耦接至一整体路径以接。
2、收一参考 电压。数字模拟转换器单元以一对一方式分别耦 接至第一静电限流电阻的第二端, 以分别经由第 一静电限流电阻接收参考电压。 (51)Int.Cl. 权利要求书 1 页 说明书 8 页 附图 10 页 (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书1页 说明书8页 附图10页 (10)申请公布号 CN 103839507 A CN 103839507 A 1/1 页 2 1. 一种驱动电路, 包括 : 多个第一静电限流电阻, 该多个第一静电限流电阻的第一端共同耦接至一整体路径以 接收一参考电压 ; 以及 多个数字模拟转换器单元, 其中该多个数字模拟转换器单元以一对一。
3、方式分别耦接 至该多个第一静电限流电阻的第二端, 以分别经由该多个第一静电限流电阻接收该参考电 压。 2. 根据权利要求 1 所述的驱动电路, 其中该多个数字模拟转换器单元分别为一数字模 拟转换器。 3. 根据权利要求 2 所述的驱动电路, 其中该些数字模拟转换器具有相同的电阻值。 4. 根据权利要求 1 所述的驱动电路, 其中该多个数字模拟转换器单元分别为一数字模 拟转换器群组, 其中该些数字模拟转换器群组分别包括多个数字模拟转换器, 且属于同一 个数字模拟转换器群组的该些数字模拟转换器共同耦接至该些第一静电限流电阻其中一 个静电限流电阻的第二端。 5. 根据权利要求 4 所述的驱动电路, 。
4、其中该些数字模拟转换器群组具有相同的电阻 值。 6. 根据权利要求 1 所述的驱动电路, 其中该些第一静电限流电阻具有相同的电阻值。 7. 根据权利要求 1 所述的驱动电路, 还包括一第二静电限流电阻, 其中该第二静电限 流电阻配置于该整体路径上, 该第二静电限流电阻耦接至该些第一静电限流电阻的第一 端。 8. 根据权利要求 7 所述的驱动电路, 其中该第二静电限流电阻的电阻值小于该些第一 静电限流电阻的电阻值。 9. 根据权利要求 1 所述的驱动电路, 还包括一伽马电阻串, 具有多个分压节点以将至 少一伽马电压分压为多个参考电压, 其中该些分压节点的其中之一通过该整体路径耦接至 该些第一静电。
5、限流电阻的第一端。 10. 根据权利要求 9 所述的驱动电路, 还包括一焊垫, 其中该焊垫与该些第一静电限流 电阻的第一端共同耦接至该些分压节点的所述其中之一。 11. 根据权利要求 1 所述的驱动电路, 还包括一输出级电路, 耦接至该些数字模拟转换 器单元的输出端, 其中该些数字模拟转换器单元通过该输出级电路驱动一显示面板。 权 利 要 求 书 CN 103839507 A 2 1/8 页 3 驱动电路 技术领域 0001 本发明是有关于一种驱动电路, 且特别是有关于一种具有静电保护功能且降低等 效时间常数的驱动电路。 背景技术 0002 在传统上集成电路 (Integrated Circu。
6、it, IC) 中驱动电路的驱动电压产生方式, 为伽马电阻串直接连接至数字模拟转换器 (digital to analog convertor,DAC), 以提供 多个参考电压给数字模拟转换器, 进而由数字模拟转换器产生驱动电压。利用伽马电阻串 将伽马电压分压为驱动电路内部所需求的多个参考电压, 并将所述多个参考电压传送至对 应的数字模拟转换器。数字模拟转换器分别依据各参考电压将像素数据转换为模拟信号 ( 驱动电压 ), 并输出至输出级电路。输出级电路将此驱动电压增益后输出至显示面板。 0003 然而, 于 IC 作静电放电测试过程、 生产过程、 亦或是使用过程时, 常产生过大的静 电能量流窜。
7、于驱动电路 IC 内部。若无适当的静电放电保护电路宣泄此静电能量, 轻者会造 成元件受伤, 更甚者会使得 IC 直接烧毁。因此, 为提升抵抗静电防护能力, 衍生出有静电放 电保护的需求。 发明内容 0004 本发明提供一种驱动电路, 具有静电放电保护能力, 并降低电路的等效时间常数。 0005 本发明实施例提供一种驱动电路, 包括多个第一静电限流电阻以及多个数字模拟 转换器单元。第一静电限流电阻的第一端共同耦接至一整体路径以接收一参考电压。数字 模拟转换器单元以一对一方式分别耦接至第一静电限流电阻的第二端, 以分别经由第一静 电限流电阻接收参考电压。 0006 在本发明的一实施例中, 上述的数。
8、字模拟转换器单元分别为单一个数字模拟转换 器。 0007 在本发明的一实施例中, 上述多个数字模拟转换器单元的数字模拟转换器具有相 同的电阻值。 0008 在本发明的另一实施例中, 上述的数字模拟转换器单元分别为一数字模拟转换器 群组, 其中数字模拟转换器群组分别包括多个数字模拟转换器。 其中, 属于同一个数字模拟 转换器群组的数字模拟转换器共同耦接至所述多个第一静电限流电阻其中一个静电限流 电阻的第二端。 0009 在本发明的另一实施例中, 上述的数字模拟转换器群组具有相同的电阻值。 0010 在本发明的一实施例中, 上述的第一静电限流电阻具有相同的电阻值。 0011 在本发明的一实施例中,。
9、 上述的驱动电路还包括一第二静电限流电阻。其中, 第 二静电限流电阻配置于整体路径上, 且第二静电限流电阻耦接至第一静电限流电阻的第一 端。 0012 在本发明的一实施例中, 上述的第二静电限流电阻的电阻值小于第一静电限流电 说 明 书 CN 103839507 A 3 2/8 页 4 阻的电阻值。 0013 在本发明的一实施例中, 上述的驱动电路还包括一伽马 (Gamma) 电阻串, 具有多 个分压节点以将一伽马电压分压为 N 个参考电压, 其中分压节点的其中之一通过整体路径 耦接至第一静电限流电阻的第一端。 0014 在本发明的一实施例中, 上述的驱动电路还包括一焊垫, 其中焊垫与第一静电。
10、限 流电阻的第一端共同耦接至分压节点的所述其中之一。 0015 在本发明的一实施例中, 上述的驱动电路还包括一输出级电路, 耦接至数字模拟 转换器单元的输出端。其中, 数字模拟转换器单元通过输出级电路驱动一显示面板。 0016 基于上述, 本发明提出具有静电放电保护功能的驱动电路, 可在不降低静电放电 保护功能下, 同时可达到降低等效时间常数的功效。 0017 为让本发明的上述特征和优点能更明显易懂, 下文特举实施例, 并配合所附图式 作详细说明如下。 附图说明 0018 图 1 绘示具有静电保护能力的驱动电路的实施例示意图。 0019 图 2 绘示图 1 所述驱动电路 100 的部分等效电路。
11、示意图。 0020 图 3 绘示本发明的第一实施例的驱动电路示意图。 0021 图 4 绘示图 3 所述第一实施例的驱动电路 300 的部分等效电路示意图。 0022 图 5 绘示本发明的第二实施例的驱动电路示意图。 0023 图 6 绘示图 5 所述第二实施例的驱动电路 500 的部分等效电路示意图。 0024 图 7 绘示本发明的第三实施例的驱动电路示意图。 0025 图 8 绘示图 7 所述第三实施例的驱动电路 700 的部分等效电路示意图。 0026 图 9 绘示本发明的第四实施例的驱动电路示意图。 0027 图 10 绘示图 9 所述第四实施例的驱动电路 900 的部分等效电路示意图。
12、。 0028 主要元件标号说明 0029 V1、 V2、 VN : 分压节点 P1、 P2、 PN-1、 PN : 输入端 0030 100、 300、 500、 700、 900 : 驱动电路 101_1、 101_2、 101_K : 焊垫 0031 110_1、 110_2、 110_X : 数字模拟转换器单元 0032 120_1_1、 120_1_2、 120_1_X、 120_1_Y、 120_N_1、 120_N_2、 120_N_X、 120_N_Y : 第 一 静电限流电阻 0033 130_1、 130_N、 530_1、 530_N : 第二静电限流电阻 0034 135。
13、 : 整体路径 140 : 伽马电阻串 0035 150 : 输出级电路 160 : 显示面板 0036 210_1、 210_2、 210_Y : 数字模拟转换器单元 0037 VGMA_1、 VGMA_2、 VGMA_K : 伽马电压 具体实施方式 0038 图 1 绘示具有静电保护能力的驱动电路的实施例示意图。请参照图 1, 驱动电 路 100 包括多个静电限流电阻 ( 例如 130_1、 130_N)、 多个数字模拟转换器单元 ( 例 说 明 书 CN 103839507 A 4 3/8 页 5 如 110_1、 110_2、 110_X)、 一伽马电阻串 140 以及一输出级电路 1。
14、50。在本实施例中, 各个数字模拟转换器单元 110_1 110_X 皆为单一数字模拟转换器 (Digital to Analog Convertor, DAC), 而X为数字模拟转换器单元的总数, N为伽马电阻串140中的分压节点数。 0039 继续参考图 1, 驱动电路 100 包括一个或多个焊垫 (bonding pad), 以从集成电路 外部接收一个或多个伽马 (Gamma) 电压。例如, 图 1 绘示 K 个焊垫 101_1、 101_2、 .、 101_ K, 用以从集成电路外部接收 K 个伽马电压 VGMA_1、 VGMA_2、 VGMA_K。伽马电阻串 140 包括多个分压节点。
15、 V1、 V2、 VN, 图 1 所示。分压节点 V1 VN 中的部分分压节点连接至 焊垫 101_1 101_K, 以从焊垫 101_1 101_K 接收伽马电压 VGMA_1 VGMA_K。例如, 焊 垫 101_1 耦接至伽马电阻串 140 的分压节点 V1, 而焊垫 101_K 耦接至伽马电阻串 140 的分 压节点 VN。分压节点 V1 VN 将伽马电压 VGMA_1 VGMA_K 分压为 N 个参考电压。基于清 晰与简洁, 在此仅以分压节点 V1 与 VN 作说明, 但并非以此为限制。其它分压节点与数字模 拟转换器单元 110_1 110_X 之间的耦接关系, 皆可以参照分压节点 。
16、V1 与 VN 的相关说明 而类推之。 0040 静电限流电阻 130_1 130_N 的第一端分别耦接至其对应的分压节点 V1 VN。 举例而言, 如图 1 所绘示, 静电限流电阻 130_1 的第一端耦接至分压节点 V1。以此类推, 静 电限流电阻 130_N 的第一端耦接至分压节点 VN。 0041 数字模拟转换器单元 110_1 110_X 各自具有 N 个参考电压输入端 P1、 P2、 PN-1、 PN, 用以接收 “数字至模拟转换” 操作所需的多个参考电压。这些输入端 P1 PN 分 别耦接至静电限流电阻 130_1 130_N 的第二端, 以便经由静电限流电阻 130_1 130。
17、_N 接收不同电平的参考电压。例如, 数字模拟转换器单元 110_1 110_X 的各输入端 P1 共同 耦接至在整体路径 135 中的静电限流电阻 130_1 的第二端, 并经由静电限流电阻 130_1 接 收分压节点 V1 的参考电压。以此类推, 数字模拟转换器单元 110_1 110_X 的各输入端 PN 共同耦接至在另一个整体路径中的静电限流电阻 130_N 的第二端, 并经由静电限流电阻 130_N 接收分压节点 VN 的参考电压。 0042 输出级电路 150 耦接至数字模拟转换器单元 110_1 110_X 的输出端。数字模拟 转换器单元110_1110_X通过输出级电路150输。
18、出驱动电压至显示面板160, 以驱动显示 面板 160 的不同数据线。 0043 本实施例中于一整体路径 ( 例如整体路径 135) 上配置一静电限流电阻 ( 例如静 电限流电阻 130_1), 以便减少数字模拟转换器单元 110_1 110_X 所遭受的静电放电电压 及 / 或静电放电电流。对于驱动电路中进行静电测试、 生产、 亦或是使用过程时所产生的静 电电流, 静电限流电阻 130_1 130_N 均可加以限制, 进而可达到静电放电防护的功用。然 而, 增加静电限流电阻 130_1 130_N 后, 会造成电路上的等效电阻值 R 上升, 使驱动电路 的等效时间常数 (Time const。
19、ant)=R*C 变大, 其中 C 表示电路的等效电容值。等效时间 常数 越大将造成驱动电路 100 转态输出越缓慢。 0044 图 2 绘示图 1 所述驱动电路 100 的部分等效电路示意图。在本实施例中, 请参照 图 1 与图 2, 在此假设数字模拟转换器单元 110_1 110_X 皆为相同规格的数字模拟转换 器, 且彼此的电阻值相同。假设每一个数字模拟转换器单元 110_1 110_X 的输入端 P1 PN 的输入阻抗皆为 R_DAC。因此, 对于分压节点 V1 与整体路径 135 而言, 若数字模拟转换 器单元 110_1 110_X 的电阻值皆为 R_DAC, 则数字模拟转换器单元。
20、 110_1 110_X 的等 说 明 书 CN 103839507 A 5 4/8 页 6 效电阻为 R_DAC/X。另外, 在此假设静电限流电阻 130_1 的等效阻值为 R2。藉此, 可得到分 压节点 V1 与输出级电路 150 之间的总等效阻值 R 为 R_DAC/X+R2。为了能够有效限制通过 静电限流电阻 130_1 的静电放电电流量, 静电限流电阻 130_1 的等效阻值 R2 必须足够大。 由此可知, 静电限流电阻 130_1 的等效阻值 R2 会增大等效时间常数 =R*C, 造成驱动电路 100 转态输出 ( 或响应时间 ) 较缓慢。 0045 图 3 绘示本发明的第一实施例。
21、的驱动电路示意图。图 3 所示实施例可以参照 图 1 的相关说明而类推之。请参照图 3, 驱动电路 300 包括多个第一静电限流电阻 ( 例如 120_1_1、 120_1_2、 .、 120_1_X 以及 120_N_1、 120_N_2、 .、 120_N_X)、 多个数字模拟转换 器单元 ( 例如 110_1 110_X)、 一伽马电阻串 140 以及一输出级电路 150。在本实施例中, 各个数字模拟转换器单元 110_1 110_X 皆为单一数字模拟转换器, 而 X 为数字模拟转换 器单元的总数, N 为伽马电阻串 140 中的分压节点数。 0046 继续参考图 3, 驱动电路 300。
22、 包括一个或多个焊垫, 以从集成电路外部接收一个或 多个伽马电压。例如, 图 3 绘示 K 个焊垫 101_1、 101_2、 101_K, 用以从集成电路外部 接收 K 个伽马电压 VGMA_1、 VGMA_2、 VGMA_K。伽马电阻串 140 包括多个分压节点 V1、 V2、 VN, 以将伽马电压 VGMA_1 VGMA_K 分压为 N 个参考电压, 如图 3 所示。分压节点 V1 VN 中的部分分压节点连接至焊垫 101_1 101_K, 以从焊垫 101_1 101_K 接收伽马 电压 VGMA_1 VGMA_K。例如, 焊垫 101_1 耦接至伽马电阻串 140 的分压节点 V1,。
23、 而焊垫 101_K 耦接至伽马电阻串 140 的分压节点 VN。基于清晰与简洁, 在此仅以分压节点 V1 与 VN 作说明, 但并非以此为限制。其它分压节点与数字模拟转换器单元 110_1 110_X 之间的 耦接关系, 皆可参照分压节点 V1 与 VN 的相关说明而类推之。 0047 如图 3 所绘示, 第一静电限流电阻的第一端共同耦接至对应的整体路径与分压节 点。举例而言, 第一静电限流电阻 120_1_1 120_1_X 的第一端经由整体路径 135 共同耦 接至伽马电阻串 140 中的分压节点 V1。以此类推, 第一静电限流电阻 120_N_1 120_N_X 的第一端经由另一整体路。
24、径共同耦接至伽马电阻串 140 中的分压节点 VN。 0048 数字模拟转换器单元 110_1 110_X 各自具有 N 个参考电压输入端 P1、 P2、 PN-1、 PN。这些输入端 P1 PN 分别耦接至第一静电限流电阻 120_1_1 120_1_X、 120_N_1 120_N_X 的第二端, 以分别经由对应的第一静电限流电阻接收不同电平的参考 电压。举例而言, 数字模拟转换器单元 110_1 110_X 的输入端 P1 以一对一方式分别耦 接至对应的第一静电限流电阻 120_1_1 120_1_X 的第二端, 以分别经由第一静电限流电 阻 120_1_1 120_1_X 接收分压节点。
25、 V1 的参考电压。例如数字模拟转换器单元 110_1 的 输入端 P1 耦接至第一静电限流电阻 120_1_1, 并经由第一静电限流电阻 120_1_1 接收分 压节点 V1 的参考电压。数字模拟转换器单元 110_2 的输入端 P1 耦接至第一静电限流电 阻 120_1_2, 并经由第一静电限流电阻 120_1_2 接收分压节点 V1 的参考电压。数字模拟转 换器单元 110_X 的输入端 P1 耦接至第一静电限流电阻 120_1_X, 并经由第一静电限流电阻 120_1_x 接收分压节点 V1 的参考电压。以此类推, 数字模拟转换器单元 110_1 110_X 的 输入端 PN 以一对一。
26、方式分别耦接至对应的第一静电限流电阻 120_N_1 120_N_X 的第二 端, 并分别经由第一静电限流电阻 120_N_1 120_N_X 接收分压节点 VN 的参考电压。 0049 输出级电路 150 耦接至数字模拟转换器单元 110_1 110_X 的输出端。数字模拟 转换器单元 110_1 110_X 通过输出级电路 150 以驱动显示面板 160 的不同数据线。 说 明 书 CN 103839507 A 6 5/8 页 7 0050 图 4 绘示图 3 所述的第一实施例的驱动电路 300 的部分等效电路示意图。在本实 施例中, 请参照图 3 与图 4, 数字模拟转换器单元 110_。
27、1 110_x 皆为数字模拟转换器, 且 彼此的电阻值相同。在此假设数字模拟转换器单元 110_1 110_X 的输入端 P1 PN 的输 入阻抗皆为 R_DAC, 且假设第一静电限流电阻 120_1_1 120_1_X 的电阻值皆为 R1。因此, 可得到分压节点 V1 与输出级电路 150 之间的总等效阻值为 (R1+R_DAC)/X。相较于图 1 的 实施例的总等效阻值 R_DAC/X+R2, 若假设 R1=R2, 则本实施例中静电限流电阻 120_1_1 120_1_X 的总等效阻值有 X 倍的缩减。由此可知, 在不降低静电放电保护能力下, 本实施例 可以将第一静电限流电阻 120_1_。
28、1 120_1_X 的等效阻值降低为 R1/X, 进而减少等效时间 常数 =R*C, 其中 C 表示电路的等效电容, 使驱动电路 300 转态输出 ( 或响应时间 ) 较快。 0051 图 5 绘示本发明的第二实施例的驱动电路示意图。图 5 所示实施例可以参照图 1 与图 3 的相关说明而类推之。请参照图 5, 驱动电路 500 包括多个第一静电限流电阻 ( 例如 120_1_1120_1_X与120_N_1120_N_X)、 多个数字模拟转换器单元(例如110_1110_ X)、 一伽马电阻串 140、 一输出级电路 150 以及多个第二静电限流电阻 ( 例如 530_1、 530_N)。在。
29、本实施例中, 各个数字模拟转换器单元 110_1 110_X 皆为单一数字模拟转换 器, 而 X 为数字模拟转换器的总数, N 为伽马电阻串 140 中的分压节点数。 0052 继续参考图 5, 驱动电路 500 包括一个或多个焊垫, 以从集成电路外部接收一个或 多个伽马电压。例如, 图 5 绘示 K 个焊垫 101_1、 101_2、 .、 101_K, 用以从集成电路外部 接收 K 个伽马电压 VGMA_1、 VGMA_2、 VGMA_K。伽马电阻串 140 包括多个分压节点 V1、 V2、 VN, 以将伽马电压 VGMA_1 VGMA_K 分压为 N 个参考电压, 如图 3 所示。分压节。
30、点 V1 VN 中的部分分压节点连接至焊垫 101_1 101_K, 以从焊垫 101_1 101_K 接收伽马 电压 VGMA_1 VGMA_K。例如, 焊垫 101_1 耦接至伽马电阻串 140 的分压节点 V1, 而焊垫 101_K 耦接至伽马电阻串 140 的分压节点 VN。基于清晰与简洁, 在此仅以分压节点 V1 与 VN 作说明, 但并非以此为限制。其它分压节点与数字模拟转换器单元 110_1 110_X 之间的 耦接关系, 皆可参照分压节点 V1 与 VN 的相关说明而类推之。 0053 第二静电限流电阻 530_1 530_N 分别配置于不同的整体路径上。例如, 第二静 电限流。
31、电阻 530_1 配置于整体路径 135 上, 而第二静电限流电阻 530_N 则配置于另一条整 体路径上。第二静电限流电阻 530_1 530_N 的第一端分别耦接其对应的分压节点 V1 VN。举例而言, 如图 5 所绘示, 第二静电限流电阻 530_1 的第一端耦接至伽马电阻串 140 的 分压节点 V1。以此类推, 第二静电限流电阻 530_N 的第一端耦接至伽马电阻串 140 的分压 节点 VN。 0054 第二静电限流电阻530_1530_N的第二端分别耦接其对应的第一静电限流电阻 的第一端。举例而言, 第一静电限流电阻 120_1_1 120_1_X 的各第一端共同耦接至第二 静电。
32、限流电阻530_1的第二端。 以此类推, 120_N_1120_N_X的各第一端共同耦接至第二 静电限流电阻 530_N 的第二端。 0055 数字模拟转换器单元 110_1 110_X 各自具有 N 个参考电压输入端 P1、 P2、 PN-1、 PN, 以分别接收不同参考电压。这些输入端 P1 PN 分别耦接至第一限流电阻 120_1_1 120_1_X、 120_N_1 120_N_X 的第二端, 以接收不同电平的参考电压。举 例而言, 数字模拟转换器单元 110_1 110_X 的各输入端 P1 以一对一方式分别耦接至对应 的第一限流电阻 120_1_1 120_1_X 的第二端, 以分。
33、别经由第一静电限流电阻 120_1_1 说 明 书 CN 103839507 A 7 6/8 页 8 120_1_X 接收分压节点 V1 的参考电压。以此类推, 数字模拟转换器单元 110_1 110_X 的 输入端 PN 以一对一方式分别耦接至对应的第一限流电阻 120_N_1 120_N_X 的第二端, 并 分别经由第一限流电阻 120_N_1、 120_N_2、 120_N_X 接收分压节点 VN 的参考电压。 0056 图 6 绘示图 5 所述的第二实施例的驱动电路 500 的部分等效电路示意图。在本实 施例中, 请参照图5与图6, 数字模拟转换器单元110_1110_X皆为数字模拟转。
34、换器, 且彼 此的电阻值相同。在此假设数字模拟转换器单元 110_1 110_X 的输入端 P1 PN 的输入 阻抗皆为 R_DAC, 假设在整体路径 135 上的第二静电限流电阻 530_1 的电阻值为 R3, 且假设 第一静电限流电阻 120_1_1 120_1_X 的电阻值皆为 R4。因此, 分压节点 V1 与输出级电路 150 之间的总等效阻值 R 为 R3+(R4+R_DAC)/X。其中, 电阻值 R4 大于 R3, 而电阻值 R3 可以 尽可能的小。相较于图 1 的实施例的总等效阻值 R_DAC/X+R2, 若假设 (R3+R4)=R2, 则本实 施例的总等效阻值亦可以有效缩减。 。
35、由此可知, 在不降低静电放电保护能力下, 本实施例可 以降低第一静电限流电阻 120_1_1 120_1_X 与第二静电限流电阻 530_1 的总等效阻值, 进而减少等效时间常数 =R*C, 使驱动电路 500 转态输出 ( 或响应时间 ) 较快。 0057 图 7 绘示本发明的第三实施例的驱动电路示意图。图 7 所示实施例可以参照图 1、 图 3 与图 5 的相关说明而类推之。请参照图 7, 驱动电路 700 包括多个第一静电限流电 阻 ( 例如 120_1_1、 120_1_2、 120_1_Y 与 120_N_1、 120_N_2、 120_N_Y)、 多个数字模 拟转换器单元 ( 例如。
36、 210_1、 210_2、 、 210_Y)、 一伽马电阻串 140 以及一输出级电路 150。 在本实施例中, 各个数字模拟转换器单元 210_1 210_Y 皆为由 X/Y 个数字模拟转换器组 成的数字模拟转换器群组, 而 Y 为数字模拟转换器群组的总数, X 为全部数字模拟转换器的 总数, N 为伽马电阻串 140 中的分压节点数。 0058 继续参考图 7, 驱动电路 700 包括一个或多个焊垫, 以从集成电路外部接收一个或 多个伽马电压。例如, 图 5 绘示 K 个焊垫 101_1、 101_2、 .、 101_K, 用以从集成电路外部接 收 K 个伽马电压 VGMA_1、 VGM。
37、A_2、 、 VGMA_K。伽马电阻串 140 包括多个分压节点 V1 VN, 以将伽马电压 VGMA_1 VGMA_K 分为 N 个参考电压, 如图 7 所示。分压节点 V1 VN 中的部 分分压节点连接至焊垫 101_1 101_K, 以从焊垫 101_1 101_K 接收伽马电压 VGMA_1 VGMA_K。例如, 焊垫 101_1 耦接至伽马电阻串 140 的分压节点 V1, 而焊垫 101_K 耦接至伽马 电阻串 140 的分压节点 VN。基于清晰与简洁, 在此仅以分压节点 V1 与 VN 作说明, 但并非以 此为限制。其它分压节点与数字模拟转换器单元 210_1 210_Y 之间的。
38、耦接关系, 皆可参 照分压节点 V1 与 VN 的相关说明而类推之。 0059 第一静电限流电阻的第一端耦接至对应的分压节点V1VN。 举例而言, 如图7所 绘示, 第一静电限流电阻120_1_1120_1_Y的第一端共同耦接至分压节点V1。 以此类推, 第一静电限流电阻 120_N_1 120_N_Y 的第一端共同耦接至分压节点 VN。 0060 数字模拟转换器单元 210_1 210_Y 内的各数字模拟转换器皆具有 N 个参考电压 输入端 P1、 P2、 PN-1、 PN, 以接收多个不同参考电压。这些输入端 P1 PN 分别耦接至 对应的第一限流电阻的第二端, 以接收不同电平的参考电压。。
39、 举例而言, 数字模拟转换器单 元 210_1 中的各数字模拟转换器的输入端 P1 共同耦接至第一静电限流电阻 120_1_1 的第 二端, 用以接收分压节点 V1 的参考电压。以此类推, 数字模拟转换器单元 210_1 中的各数 字模拟转换器的输入端PN共同耦接至第一静电限流电阻120_N_1的第二端, 用以接收分压 节点 VN 的参考电压。再举例而言, 数字模拟转换器单元 210_Y 中的各数字模拟转换器的输 说 明 书 CN 103839507 A 8 7/8 页 9 入端 P1 共同耦接至第一静电限流电阻 120_1_Y 的第二端, 用以接收分压节点 V1 的参考电 压。以此类推, 数。
40、字模拟转换器单元 210_Y 中的各数字模拟转换器的输入端 PN 共同耦接至 第一静电限流电阻 120_N_Y 的第二端, 用以接收分压节点 VN 的参考电压。其余的数字模拟 转换器单元(例如210_2等)耦接方式皆可以参考上述数字模拟转换器单元210_1与210_ Y的相关说明而类推之, 在此不再赘述。 因此各数字模拟转换器单元分别经由第一静电限流 电阻 120_1_1 120_1_Y、 120_N_1 120_N_Y 接收分压节点 V1 VN 的参考电压。 0061 输出级电路 150 耦接至数字模拟转换器单元 210_1 210_Y 中所有数字模拟转换 器的输出端。数字模拟转换器单元 2。
41、10_1 210_Y 通过输出级电路 150 输出驱动电压至显 示面板 160, 以驱动显示面板 160 的不同数据线。 0062 图 8 绘示图 7 所述的第三实施例的驱动电路 700 的部分等效电路示意图。请参照 图7与图8, 数字模拟转换器单元210_1210_Y皆为由X/Y个数字模拟转换器组成的数字 模拟转换器群组, 且 X/Y 个数字模拟转换器彼此的电阻值相同。在此, 假设每一个数字模拟 转换器的输入端 P1 PN 的输入阻抗皆为 R_DAC。因此, 每一个数字模拟转换器单元 ( 例如 210_1 或 210_Y) 的输入阻抗为 R_DAC*Y/X。此外, 在此假设第一静电限流电阻 。
42、120_1_1 120_1_Y 的电阻值皆为 R5, 因此分压节点 V1 与输出级电路 150 之间的总等效阻值 R 为 R_ DAC/X+R5/Y。相较于图 1 的实施例的总等效阻值 R_DAC/X+R2, 若假设 R5=R2, 则本实施例中 静电限流电阻 120_1_1 120_1_Y 的总等效阻值可有 Y 倍的缩减。由此可知, 在不降低静 电放电保护能力下, 本实施例可以将第一静电限流电阻 120_1_1 120_1_Y 的等效阻值降 低为 R5/Y, 进而减少等效时间常数 =R*C, 其中 C 表示电路的等效电容, 使驱动电路 700 转 态输出 ( 或响应时间 ) 较快。 0063 。
43、图9绘示本发明的第四实施例的驱动电路示意图。 图9所示实施例可以参照图1、 图 3、 图 5 与图 7 的相关说明而类推之。请参照图 9, 驱动电路 900 包括多个第一静电限流 电阻 ( 例如 120_1_1、 120_1_2、 120_1_Y 与 120_N_1、 120_N_2、 120_N_Y)、 多个数字 模拟转换器单元 ( 例如 210_1、 210_2、 、 210_Y)、 一伽马电阻串 140、 一输出级电路 150 以 及一第二静电限流电阻 ( 例如 530_1、 530_N)。在本实施例中, 各个数字模拟转换器单 元 210_1 210_Y 皆为由 X/Y 个数字模拟转换器。
44、组成的数字模拟转换器群组, 而 Y 为数字 模拟转换器群组的总数, X 为全部数字模拟转换器的总数, N 为伽马电阻串 140 的分压节点 数。 0064 继续参考图9, 驱动电路900包括一个或多个焊垫, 以从集成电路外部接收一个或多 个伽马电压。例如, 图 5 绘示 K 个焊垫 101_1、 101_2、 101_K, 用以从集成电路外部接收 K 个伽马电压 VGMA_1、 VGMA_2、 .、 VGMA_K。伽马电阻串 140 包括多个分压节点 V1、 V2、 .、 VN, 以将伽马电压 VGMA_1VGMA_K分为N个参考电压, 如图9所示。基于清晰与简洁, 在此仅以 分压节点V1与V。
45、N作说明, 但并非以此为限制。 其它分压节点与数字模拟转换器单元110_1 110_X 之间的耦接关系, 皆可参照分压节点 V1 与 VN 的相关说明而类推之。 0065 第二静电限流电阻 530_1 530_N 分别配置于不同的整体路径上。例如, 第二静 电限流电阻 530_1 配置于整体路径 135 上, 而第二静电限流电阻 530_N 则配置于另一条整 体路径上。第二静电限流电阻 530_5 130_N 的第一端分别耦接其对应的分压节点 V1 VN。举例而言, 如图 9 所绘示, 第二静电限流电阻 530_1 的第一端耦接至伽马电阻串 140 的 分压节点 V1。以此类推, 第二静电限流。
46、电阻 530_N 的第一端耦接至伽马电阻串 140 的分压 说 明 书 CN 103839507 A 9 8/8 页 10 节点 VN。 0066 第二静电限流电阻 530_1 530_N 的第二端分别耦接其对应的第一静电限流电 阻的第一端。举例而言, 第一静电限流电阻 120_1_1、 120_1_2、 120_1_Y 的各第一端共 同耦接至第二静电限流电阻 530_1 的第二端。以此类推, 第一静电限流电阻 120_N_1、 120_ N_2、 120_N_Y 的各第一端共同耦接至第二静电限流电阻 530_N 的第二端。 0067 数字模拟转换器单元 210_1 210_Y 内的各数字模拟。
47、转换器皆具有 N 个参考电压 输入端 P1、 P2、 PN-1、 PN, 以接收多个不同参考电压。这些输入端 P1 PN 分别耦接至 对应的第一限流电阻的第二端, 以接收不同电平的参考电压。 举例而言, 数字模拟转换器单 元 210_1 中的各数字模拟转换器的输入端 P1 共同耦接至第一静电限流电阻 120_1_1 的第 二端, 用以接收分压节点 V1 的参考电压。以此类推, 数字模拟转换器单元 210_1 中的各数 字模拟转换器的输入端PN共同耦接至第一静电限流电阻120_N_1的第二端, 用以接收分压 节点 VN 的参考电压。再举例而言, 数字模拟转换器单元 210_Y 中的各数字模拟转换。
48、器的输 入端 P1 共同耦接至第一静电限流电阻 120_1_Y 的第二端, 用以接收分压节点 V1 的参考电 压。以此类推, 数字模拟转换器单元 210_Y 中的各数字模拟转换器的输入端 PN 共同耦接至 第一静电限流电阻 120_N_Y 的第二端, 用以接收分压节点 VN 的参考电压。其余的数字模拟 转换器单元 ( 例如 210_2 等 ) 耦接方式可以参考上述数字模拟转换器单元 210_1 与 210_Y 的相关说明而类推之, 在此不再赘述。因此各数字模拟转换器单元分别经由第一静电限流 电阻 120_1_1 120_1_Y、 120_N_1 120_N_Y 接收分压节点 V1 VN 的参考电压。 0068 输出级电路150耦接至数字模拟转换器单元210_1210_Y, 数字模拟转换器单元 210_1 210_Y 通过输出级电路 150 输出驱动电压至显示面板 160, 以驱动显示面板 160 的 不同数据线。 0069 图 10 绘示图 9 所述的第。