书签 分享 收藏 举报 版权申诉 / 20

驱动电路.pdf

  • 上传人:r7
  • 文档编号:6163914
  • 上传时间:2019-05-15
  • 格式:PDF
  • 页数:20
  • 大小:2.02MB
  • 摘要
    申请专利号:

    CN201210486900.2

    申请日:

    2012.11.26

    公开号:

    CN103839507A

    公开日:

    2014.06.04

    当前法律状态:

    授权

    有效性:

    有权

    法律详情:

    授权|||实质审查的生效IPC(主分类):G09G 3/20申请日:20121126|||公开

    IPC分类号:

    G09G3/20

    主分类号:

    G09G3/20

    申请人:

    联咏科技股份有限公司

    发明人:

    黄如琳; 许哲纶; 程智修; 卓均勇

    地址:

    中国台湾新竹科学工业园区

    优先权:

    专利代理机构:

    北京市柳沈律师事务所 11105

    代理人:

    史新宏

    PDF完整版下载: PDF下载
    内容摘要

    一种驱动电路,包括多个第一静电限流电阻以及多个数字模拟转换器单元。第一静电限流电阻的第一端共同耦接至一整体路径以接收一参考电压。数字模拟转换器单元以一对一方式分别耦接至第一静电限流电阻的第二端,以分别经由第一静电限流电阻接收参考电压。

    权利要求书

    权利要求书
    1.  一种驱动电路,包括:
    多个第一静电限流电阻,该多个第一静电限流电阻的第一端共同耦接至一整体路径以接收一参考电压;以及
    多个数字模拟转换器单元,其中该多个数字模拟转换器单元以一对一方式分别耦接至该多个第一静电限流电阻的第二端,以分别经由该多个第一静电限流电阻接收该参考电压。

    2.  根据权利要求1所述的驱动电路,其中该多个数字模拟转换器单元分别为一数字模拟转换器。

    3.  根据权利要求2所述的驱动电路,其中该些数字模拟转换器具有相同的电阻值。

    4.  根据权利要求1所述的驱动电路,其中该多个数字模拟转换器单元分别为一数字模拟转换器群组,其中该些数字模拟转换器群组分别包括多个数字模拟转换器,且属于同一个数字模拟转换器群组的该些数字模拟转换器共同耦接至该些第一静电限流电阻其中一个静电限流电阻的第二端。

    5.  根据权利要求4所述的驱动电路,其中该些数字模拟转换器群组具有相同的电阻值。

    6.  根据权利要求1所述的驱动电路,其中该些第一静电限流电阻具有相同的电阻值。

    7.  根据权利要求1所述的驱动电路,还包括一第二静电限流电阻,其中该第二静电限流电阻配置于该整体路径上,该第二静电限流电阻耦接至该些第一静电限流电阻的第一端。

    8.  根据权利要求7所述的驱动电路,其中该第二静电限流电阻的电阻值小于该些第一静电限流电阻的电阻值。

    9.  根据权利要求1所述的驱动电路,还包括一伽马电阻串,具有多个分压节点以将至少一伽马电压分压为多个参考电压,其中该些分压节点的其中之一通过该整体路径耦接至该些第一静电限流电阻的第一端。

    10.  根据权利要求9所述的驱动电路,还包括一焊垫,其中该焊垫与该些第一静电限流电阻的第一端共同耦接至该些分压节点的所述其中之一。

    11.  根据权利要求1所述的驱动电路,还包括一输出级电路,耦接至该 些数字模拟转换器单元的输出端,其中该些数字模拟转换器单元通过该输出级电路驱动一显示面板。

    说明书

    说明书驱动电路
    技术领域
    本发明是有关于一种驱动电路,且特别是有关于一种具有静电保护功能且降低等效时间常数的驱动电路。
    背景技术
    在传统上集成电路(Integrated Circuit,IC)中驱动电路的驱动电压产生方式,为伽马电阻串直接连接至数字模拟转换器(digital to analog convertor,DAC),以提供多个参考电压给数字模拟转换器,进而由数字模拟转换器产生驱动电压。利用伽马电阻串将伽马电压分压为驱动电路内部所需求的多个参考电压,并将所述多个参考电压传送至对应的数字模拟转换器。数字模拟转换器分别依据各参考电压将像素数据转换为模拟信号(驱动电压),并输出至输出级电路。输出级电路将此驱动电压增益后输出至显示面板。
    然而,于IC作静电放电测试过程、生产过程、亦或是使用过程时,常产生过大的静电能量流窜于驱动电路IC内部。若无适当的静电放电保护电路宣泄此静电能量,轻者会造成元件受伤,更甚者会使得IC直接烧毁。因此,为提升抵抗静电防护能力,衍生出有静电放电保护的需求。
    发明内容
    本发明提供一种驱动电路,具有静电放电保护能力,并降低电路的等效时间常数。
    本发明实施例提供一种驱动电路,包括多个第一静电限流电阻以及多个数字模拟转换器单元。第一静电限流电阻的第一端共同耦接至一整体路径以接收一参考电压。数字模拟转换器单元以一对一方式分别耦接至第一静电限流电阻的第二端,以分别经由第一静电限流电阻接收参考电压。
    在本发明的一实施例中,上述的数字模拟转换器单元分别为单一个数字模拟转换器。
    在本发明的一实施例中,上述多个数字模拟转换器单元的数字模拟转换 器具有相同的电阻值。
    在本发明的另一实施例中,上述的数字模拟转换器单元分别为一数字模拟转换器群组,其中数字模拟转换器群组分别包括多个数字模拟转换器。其中,属于同一个数字模拟转换器群组的数字模拟转换器共同耦接至所述多个第一静电限流电阻其中一个静电限流电阻的第二端。
    在本发明的另一实施例中,上述的数字模拟转换器群组具有相同的电阻值。
    在本发明的一实施例中,上述的第一静电限流电阻具有相同的电阻值。
    在本发明的一实施例中,上述的驱动电路还包括一第二静电限流电阻。其中,第二静电限流电阻配置于整体路径上,且第二静电限流电阻耦接至第一静电限流电阻的第一端。
    在本发明的一实施例中,上述的第二静电限流电阻的电阻值小于第一静电限流电阻的电阻值。
    在本发明的一实施例中,上述的驱动电路还包括一伽马(Gamma)电阻串,具有多个分压节点以将一伽马电压分压为N个参考电压,其中分压节点的其中之一通过整体路径耦接至第一静电限流电阻的第一端。
    在本发明的一实施例中,上述的驱动电路还包括一焊垫,其中焊垫与第一静电限流电阻的第一端共同耦接至分压节点的所述其中之一。
    在本发明的一实施例中,上述的驱动电路还包括一输出级电路,耦接至数字模拟转换器单元的输出端。其中,数字模拟转换器单元通过输出级电路驱动一显示面板。
    基于上述,本发明提出具有静电放电保护功能的驱动电路,可在不降低静电放电保护功能下,同时可达到降低等效时间常数的功效。
    为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。
    附图说明
    图1绘示具有静电保护能力的驱动电路的实施例示意图。
    图2绘示图1所述驱动电路100的部分等效电路示意图。
    图3绘示本发明的第一实施例的驱动电路示意图。
    图4绘示图3所述第一实施例的驱动电路300的部分等效电路示意图。
    图5绘示本发明的第二实施例的驱动电路示意图。
    图6绘示图5所述第二实施例的驱动电路500的部分等效电路示意图。
    图7绘示本发明的第三实施例的驱动电路示意图。
    图8绘示图7所述第三实施例的驱动电路700的部分等效电路示意图。
    图9绘示本发明的第四实施例的驱动电路示意图。
    图10绘示图9所述第四实施例的驱动电路900的部分等效电路示意图。
    [主要元件标号说明]
    V1、V2、VN:分压节点                 P1、P2、PN-1、PN:输入端
    100、300、500、700、900:驱动电路    101_1、101_2、101_K:焊垫
    110_1、110_2、110_X:数字模拟转换器单元
    120_1_1、120_1_2、120_1_X、120_1_Y、120_N_1、120_N_2、120_N_X、120_N_Y:第一静电限流电阻
    130_1、130_N、530_1、530_N:第二静电限流电阻
    135:整体路径                        140:伽马电阻串
    150:输出级电路                      160:显示面板
    210_1、210_2、210_Y:数字模拟转换器单元
    VGMA_1、VGMA_2、VGMA_K:伽马电压
    具体实施方式
    图1绘示具有静电保护能力的驱动电路的实施例示意图。请参照图1,驱动电路100包括多个静电限流电阻(例如130_1、…、130_N)、多个数字模拟转换器单元(例如110_1、110_2、…、110_X)、一伽马电阻串140以及一输出级电路150。在本实施例中,各个数字模拟转换器单元110_1~110_X皆为单一数字模拟转换器(Digital to Analog Convertor,DAC),而X为数字模拟转换器单元的总数,N为伽马电阻串140中的分压节点数。
    继续参考图1,驱动电路100包括一个或多个焊垫(bonding pad),以从集成电路外部接收一个或多个伽马(Gamma)电压。例如,图1绘示K个焊垫101_1、101_2、...、101_K,用以从集成电路外部接收K个伽马电压VGMA_1、VGMA_2、…、VGMA_K。伽马电阻串140包括多个分压节点V1、V2、…、VN,图1所示。分压节点V1~VN中的部分分压节点连接至焊垫101_1~101_K,以从焊垫101_1~101_K接收伽马电压VGMA_1~VGMA_K。例如, 焊垫101_1耦接至伽马电阻串140的分压节点V1,而焊垫101_K耦接至伽马电阻串140的分压节点VN。分压节点V1~VN将伽马电压VGMA_1~VGMA_K分压为N个参考电压。基于清晰与简洁,在此仅以分压节点V1与VN作说明,但并非以此为限制。其它分压节点与数字模拟转换器单元110_1~110_X之间的耦接关系,皆可以参照分压节点V1与VN的相关说明而类推之。
    静电限流电阻130_1~130_N的第一端分别耦接至其对应的分压节点V1~VN。举例而言,如图1所绘示,静电限流电阻130_1的第一端耦接至分压节点V1。以此类推,静电限流电阻130_N的第一端耦接至分压节点VN。
    数字模拟转换器单元110_1~110_X各自具有N个参考电压输入端P1、P2、…、PN-1、PN,用以接收“数字至模拟转换”操作所需的多个参考电压。这些输入端P1~PN分别耦接至静电限流电阻130_1~130_N的第二端,以便经由静电限流电阻130_1~130_N接收不同电平的参考电压。例如,数字模拟转换器单元110_1~110_X的各输入端P1共同耦接至在整体路径135中的静电限流电阻130_1的第二端,并经由静电限流电阻130_1接收分压节点V1的参考电压。以此类推,数字模拟转换器单元110_1~110_X的各输入端PN共同耦接至在另一个整体路径中的静电限流电阻130_N的第二端,并经由静电限流电阻130_N接收分压节点VN的参考电压。
    输出级电路150耦接至数字模拟转换器单元110_1~110_X的输出端。数字模拟转换器单元110_1~110_X通过输出级电路150输出驱动电压至显示面板160,以驱动显示面板160的不同数据线。
    本实施例中于一整体路径(例如整体路径135)上配置一静电限流电阻(例如静电限流电阻130_1),以便减少数字模拟转换器单元110_1~110_X所遭受的静电放电电压及/或静电放电电流。对于驱动电路中进行静电测试、生产、亦或是使用过程时所产生的静电电流,静电限流电阻130_1~130_N均可加以限制,进而可达到静电放电防护的功用。然而,增加静电限流电阻130_1~130_N后,会造成电路上的等效电阻值R上升,使驱动电路的等效时间常数(Time constant)τ=R*C变大,其中C表示电路的等效电容值。等效时间常数τ越大将造成驱动电路100转态输出越缓慢。
    图2绘示图1所述驱动电路100的部分等效电路示意图。在本实施例中,请参照图1与图2,在此假设数字模拟转换器单元110_1~110_X皆为相同规格的数字模拟转换器,且彼此的电阻值相同。假设每一个数字模拟转换器单 元110_1~110_X的输入端P1~PN的输入阻抗皆为R_DAC。因此,对于分压节点V1与整体路径135而言,若数字模拟转换器单元110_1~110_X的电阻值皆为R_DAC,则数字模拟转换器单元110_1~110_X的等效电阻为R_DAC/X。另外,在此假设静电限流电阻130_1的等效阻值为R2。藉此,可得到分压节点V1与输出级电路150之间的总等效阻值R为R_DAC/X+R2。为了能够有效限制通过静电限流电阻130_1的静电放电电流量,静电限流电阻130_1的等效阻值R2必须足够大。由此可知,静电限流电阻130_1的等效阻值R2会增大等效时间常数τ=R*C,造成驱动电路100转态输出(或响应时间)较缓慢。
    图3绘示本发明的第一实施例的驱动电路示意图。图3所示实施例可以参照图1的相关说明而类推之。请参照图3,驱动电路300包括多个第一静电限流电阻(例如120_1_1、120_1_2、...、120_1_X以及120_N_1、120_N_2、...、120_N_X)、多个数字模拟转换器单元(例如110_1~110_X)、一伽马电阻串140以及一输出级电路150。在本实施例中,各个数字模拟转换器单元110_1~110_X皆为单一数字模拟转换器,而X为数字模拟转换器单元的总数,N为伽马电阻串140中的分压节点数。
    继续参考图3,驱动电路300包括一个或多个焊垫,以从集成电路外部接收一个或多个伽马电压。例如,图3绘示K个焊垫101_1、101_2、…、101_K,用以从集成电路外部接收K个伽马电压VGMA_1、VGMA_2、…、VGMA_K。伽马电阻串140包括多个分压节点V1、V2、…、VN,以将伽马电压VGMA_1~VGMA_K分压为N个参考电压,如图3所示。分压节点V1~VN中的部分分压节点连接至焊垫101_1~101_K,以从焊垫101_1~101_K接收伽马电压VGMA_1~VGMA_K。例如,焊垫101_1耦接至伽马电阻串140的分压节点V1,而焊垫101_K耦接至伽马电阻串140的分压节点VN。基于清晰与简洁,在此仅以分压节点V1与VN作说明,但并非以此为限制。其它分压节点与数字模拟转换器单元110_1~110_X之间的耦接关系,皆可参照分压节点V1与VN的相关说明而类推之。
    如图3所绘示,第一静电限流电阻的第一端共同耦接至对应的整体路径与分压节点。举例而言,第一静电限流电阻120_1_1~120_1_X的第一端经由整体路径135共同耦接至伽马电阻串140中的分压节点V1。以此类推,第一静电限流电阻120_N_1~120_N_X的第一端经由另一整体路径共同耦接至 伽马电阻串140中的分压节点VN。
    数字模拟转换器单元110_1~110_X各自具有N个参考电压输入端P1、P2、…、PN-1、PN。这些输入端P1~PN分别耦接至第一静电限流电阻120_1_1~120_1_X、…、120_N_1~120_N_X的第二端,以分别经由对应的第一静电限流电阻接收不同电平的参考电压。举例而言,数字模拟转换器单元110_1~110_X的输入端P1以一对一方式分别耦接至对应的第一静电限流电阻120_1_1~120_1_X的第二端,以分别经由第一静电限流电阻120_1_1~120_1_X接收分压节点V1的参考电压。例如数字模拟转换器单元110_1的输入端P1耦接至第一静电限流电阻120_1_1,并经由第一静电限流电阻120_1_1接收分压节点V1的参考电压。数字模拟转换器单元110_2的输入端P1耦接至第一静电限流电阻120_1_2,并经由第一静电限流电阻120_1_2接收分压节点V1的参考电压。数字模拟转换器单元110_X的输入端P1耦接至第一静电限流电阻120_1_X,并经由第一静电限流电阻120_1_x接收分压节点V1的参考电压。以此类推,数字模拟转换器单元110_1~110_X的输入端PN以一对一方式分别耦接至对应的第一静电限流电阻120_N_1~120_N_X的第二端,并分别经由第一静电限流电阻120_N_1~120_N_X接收分压节点VN的参考电压。
    输出级电路150耦接至数字模拟转换器单元110_1~110_X的输出端。数字模拟转换器单元110_1~110_X通过输出级电路150以驱动显示面板160的不同数据线。
    图4绘示图3所述的第一实施例的驱动电路300的部分等效电路示意图。在本实施例中,请参照图3与图4,数字模拟转换器单元110_1~110_x皆为数字模拟转换器,且彼此的电阻值相同。在此假设数字模拟转换器单元110_1~110_X的输入端P1~PN的输入阻抗皆为R_DAC,且假设第一静电限流电阻120_1_1~120_1_X的电阻值皆为R1。因此,可得到分压节点V1与输出级电路150之间的总等效阻值为(R1+R_DAC)/X。相较于图1的实施例的总等效阻值R_DAC/X+R2,若假设R1=R2,则本实施例中静电限流电阻120_1_1~120_1_X的总等效阻值有X倍的缩减。由此可知,在不降低静电放电保护能力下,本实施例可以将第一静电限流电阻120_1_1~120_1_X的等效阻值降低为R1/X,进而减少等效时间常数τ=R*C,其中C表示电路的等效电容,使驱动电路300转态输出(或响应时间)较快。
    图5绘示本发明的第二实施例的驱动电路示意图。图5所示实施例可以参照图1与图3的相关说明而类推之。请参照图5,驱动电路500包括多个第一静电限流电阻(例如120_1_1~120_1_X与120_N_1~120_N_X)、多个数字模拟转换器单元(例如110_1~110_X)、一伽马电阻串140、一输出级电路150以及多个第二静电限流电阻(例如530_1、…、530_N)。在本实施例中,各个数字模拟转换器单元110_1~110_X皆为单一数字模拟转换器,而X为数字模拟转换器的总数,N为伽马电阻串140中的分压节点数。
    继续参考图5,驱动电路500包括一个或多个焊垫,以从集成电路外部接收一个或多个伽马电压。例如,图5绘示K个焊垫101_1、101_2、...、101_K,用以从集成电路外部接收K个伽马电压VGMA_1、VGMA_2、…、VGMA_K。伽马电阻串140包括多个分压节点V1、V2、…、VN,以将伽马电压VGMA_1~VGMA_K分压为N个参考电压,如图3所示。分压节点V1~VN中的部分分压节点连接至焊垫101_1~101_K,以从焊垫101_1~101_K接收伽马电压VGMA_1~VGMA_K。例如,焊垫101_1耦接至伽马电阻串140的分压节点V1,而焊垫101_K耦接至伽马电阻串140的分压节点VN。基于清晰与简洁,在此仅以分压节点V1与VN作说明,但并非以此为限制。其它分压节点与数字模拟转换器单元110_1~110_X之间的耦接关系,皆可参照分压节点V1与VN的相关说明而类推之。
    第二静电限流电阻530_1~530_N分别配置于不同的整体路径上。例如,第二静电限流电阻530_1配置于整体路径135上,而第二静电限流电阻530_N则配置于另一条整体路径上。第二静电限流电阻530_1~530_N的第一端分别耦接其对应的分压节点V1~VN。举例而言,如图5所绘示,第二静电限流电阻530_1的第一端耦接至伽马电阻串140的分压节点V1。以此类推,第二静电限流电阻530_N的第一端耦接至伽马电阻串140的分压节点VN。
    第二静电限流电阻530_1~530_N的第二端分别耦接其对应的第一静电限流电阻的第一端。举例而言,第一静电限流电阻120_1_1~120_1_X的各第一端共同耦接至第二静电限流电阻530_1的第二端。以此类推,120_N_1~120_N_X的各第一端共同耦接至第二静电限流电阻530_N的第二端。
    数字模拟转换器单元110_1~110_X各自具有N个参考电压输入端P1、P2、…、PN-1、PN,以分别接收不同参考电压。这些输入端P1~PN分别耦接至第一限流电阻120_1_1~120_1_X、…、120_N_1~120_N_X的第二端, 以接收不同电平的参考电压。举例而言,数字模拟转换器单元110_1~110_X的各输入端P1以一对一方式分别耦接至对应的第一限流电阻120_1_1~120_1_X的第二端,以分别经由第一静电限流电阻120_1_1~120_1_X接收分压节点V1的参考电压。以此类推,数字模拟转换器单元110_1~110_X的输入端PN以一对一方式分别耦接至对应的第一限流电阻120_N_1~120_N_X的第二端,并分别经由第一限流电阻120_N_1、120_N_2、…、120_N_X接收分压节点VN的参考电压。
    图6绘示图5所述的第二实施例的驱动电路500的部分等效电路示意图。在本实施例中,请参照图5与图6,数字模拟转换器单元110_1~110_X皆为数字模拟转换器,且彼此的电阻值相同。在此假设数字模拟转换器单元110_1~110_X的输入端P1~PN的输入阻抗皆为R_DAC,假设在整体路径135上的第二静电限流电阻530_1的电阻值为R3,且假设第一静电限流电阻120_1_1~120_1_X的电阻值皆为R4。因此,分压节点V1与输出级电路150之间的总等效阻值R为R3+(R4+R_DAC)/X。其中,电阻值R4大于R3,而电阻值R3可以尽可能的小。相较于图1的实施例的总等效阻值R_DAC/X+R2,若假设(R3+R4)=R2,则本实施例的总等效阻值亦可以有效缩减。由此可知,在不降低静电放电保护能力下,本实施例可以降低第一静电限流电阻120_1_1~120_1_X与第二静电限流电阻530_1的总等效阻值,进而减少等效时间常数τ=R*C,使驱动电路500转态输出(或响应时间)较快。
    图7绘示本发明的第三实施例的驱动电路示意图。图7所示实施例可以参照图1、图3与图5的相关说明而类推之。请参照图7,驱动电路700包括多个第一静电限流电阻(例如120_1_1、120_1_2、…、120_1_Y与120_N_1、120_N_2、…、120_N_Y)、多个数字模拟转换器单元(例如210_1、210_2、…、210_Y)、一伽马电阻串140以及一输出级电路150。在本实施例中,各个数字模拟转换器单元210_1~210_Y皆为由X/Y个数字模拟转换器组成的数字模拟转换器群组,而Y为数字模拟转换器群组的总数,X为全部数字模拟转换器的总数,N为伽马电阻串140中的分压节点数。
    继续参考图7,驱动电路700包括一个或多个焊垫,以从集成电路外部接收一个或多个伽马电压。例如,图5绘示K个焊垫101_1、101_2、...、101_K,用以从集成电路外部接收K个伽马电压VGMA_1、VGMA_2、…、VGMA_K。伽马电阻串140包括多个分压节点V1~VN,以将伽马电压VGMA_1~ VGMA_K分为N个参考电压,如图7所示。分压节点V1~VN中的部分分压节点连接至焊垫101_1~101_K,以从焊垫101_1~101_K接收伽马电压VGMA_1~VGMA_K。例如,焊垫101_1耦接至伽马电阻串140的分压节点V1,而焊垫101_K耦接至伽马电阻串140的分压节点VN。基于清晰与简洁,在此仅以分压节点V1与VN作说明,但并非以此为限制。其它分压节点与数字模拟转换器单元210_1~210_Y之间的耦接关系,皆可参照分压节点V1与VN的相关说明而类推之。
    第一静电限流电阻的第一端耦接至对应的分压节点V1~VN。举例而言,如图7所绘示,第一静电限流电阻120_1_1~120_1_Y的第一端共同耦接至分压节点V1。以此类推,第一静电限流电阻120_N_1~120_N_Y的第一端共同耦接至分压节点VN。
    数字模拟转换器单元210_1~210_Y内的各数字模拟转换器皆具有N个参考电压输入端P1、P2、…、PN-1、PN,以接收多个不同参考电压。这些输入端P1~PN分别耦接至对应的第一限流电阻的第二端,以接收不同电平的参考电压。举例而言,数字模拟转换器单元210_1中的各数字模拟转换器的输入端P1共同耦接至第一静电限流电阻120_1_1的第二端,用以接收分压节点V1的参考电压。以此类推,数字模拟转换器单元210_1中的各数字模拟转换器的输入端PN共同耦接至第一静电限流电阻120_N_1的第二端,用以接收分压节点VN的参考电压。再举例而言,数字模拟转换器单元210_Y中的各数字模拟转换器的输入端P1共同耦接至第一静电限流电阻120_1_Y的第二端,用以接收分压节点V1的参考电压。以此类推,数字模拟转换器单元210_Y中的各数字模拟转换器的输入端PN共同耦接至第一静电限流电阻120_N_Y的第二端,用以接收分压节点VN的参考电压。其余的数字模拟转换器单元(例如210_2等)耦接方式皆可以参考上述数字模拟转换器单元210_1与210_Y的相关说明而类推之,在此不再赘述。因此各数字模拟转换器单元分别经由第一静电限流电阻120_1_1~120_1_Y、…、120_N_1~120_N_Y接收分压节点V1~VN的参考电压。
    输出级电路150耦接至数字模拟转换器单元210_1~210_Y中所有数字模拟转换器的输出端。数字模拟转换器单元210_1~210_Y通过输出级电路150输出驱动电压至显示面板160,以驱动显示面板160的不同数据线。
    图8绘示图7所述的第三实施例的驱动电路700的部分等效电路示意图。 请参照图7与图8,数字模拟转换器单元210_1~210_Y皆为由X/Y个数字模拟转换器组成的数字模拟转换器群组,且X/Y个数字模拟转换器彼此的电阻值相同。在此,假设每一个数字模拟转换器的输入端P1~PN的输入阻抗皆为R_DAC。因此,每一个数字模拟转换器单元(例如210_1或210_Y)的输入阻抗为R_DAC*Y/X。此外,在此假设第一静电限流电阻120_1_1~120_1_Y的电阻值皆为R5,因此分压节点V1与输出级电路150之间的总等效阻值R为R_DAC/X+R5/Y。相较于图1的实施例的总等效阻值R_DAC/X+R2,若假设R5=R2,则本实施例中静电限流电阻120_1_1~120_1_Y的总等效阻值可有Y倍的缩减。由此可知,在不降低静电放电保护能力下,本实施例可以将第一静电限流电阻120_1_1~120_1_Y的等效阻值降低为R5/Y,进而减少等效时间常数τ=R*C,其中C表示电路的等效电容,使驱动电路700转态输出(或响应时间)较快。
    图9绘示本发明的第四实施例的驱动电路示意图。图9所示实施例可以参照图1、图3、图5与图7的相关说明而类推之。请参照图9,驱动电路900包括多个第一静电限流电阻(例如120_1_1、120_1_2、…、120_1_Y与120_N_1、120_N_2、…、120_N_Y)、多个数字模拟转换器单元(例如210_1、210_2、…、210_Y)、一伽马电阻串140、一输出级电路150以及一第二静电限流电阻(例如530_1、…、530_N)。在本实施例中,各个数字模拟转换器单元210_1~210_Y皆为由X/Y个数字模拟转换器组成的数字模拟转换器群组,而Y为数字模拟转换器群组的总数,X为全部数字模拟转换器的总数,N为伽马电阻串140的分压节点数。
    继续参考图9,驱动电路900包括一个或多个焊垫,以从集成电路外部接收一个或多个伽马电压。例如,图5绘示K个焊垫101_1、101_2、…、101_K,用以从集成电路外部接收K个伽马电压VGMA_1、VGMA_2、...、VGMA_K。伽马电阻串140包括多个分压节点V1、V2、...、VN,以将伽马电压VGMA_1~VGMA_K分为N个参考电压,如图9所示。基于清晰与简洁,在此仅以分压节点V1与VN作说明,但并非以此为限制。其它分压节点与数字模拟转换器单元110_1~110_X之间的耦接关系,皆可参照分压节点V1与VN的相关说明而类推之。
    第二静电限流电阻530_1~530_N分别配置于不同的整体路径上。例如,第二静电限流电阻530_1配置于整体路径135上,而第二静电限流电阻530_N 则配置于另一条整体路径上。第二静电限流电阻530_5~130_N的第一端分别耦接其对应的分压节点V1~VN。举例而言,如图9所绘示,第二静电限流电阻530_1的第一端耦接至伽马电阻串140的分压节点V1。以此类推,第二静电限流电阻530_N的第一端耦接至伽马电阻串140的分压节点VN。
    第二静电限流电阻530_1~530_N的第二端分别耦接其对应的第一静电限流电阻的第一端。举例而言,第一静电限流电阻120_1_1、120_1_2、…、120_1_Y的各第一端共同耦接至第二静电限流电阻530_1的第二端。以此类推,第一静电限流电阻120_N_1、120_N_2、…、120_N_Y的各第一端共同耦接至第二静电限流电阻530_N的第二端。
    数字模拟转换器单元210_1~210_Y内的各数字模拟转换器皆具有N个参考电压输入端P1、P2、…、PN-1、PN,以接收多个不同参考电压。这些输入端P1~PN分别耦接至对应的第一限流电阻的第二端,以接收不同电平的参考电压。举例而言,数字模拟转换器单元210_1中的各数字模拟转换器的输入端P1共同耦接至第一静电限流电阻120_1_1的第二端,用以接收分压节点V1的参考电压。以此类推,数字模拟转换器单元210_1中的各数字模拟转换器的输入端PN共同耦接至第一静电限流电阻120_N_1的第二端,用以接收分压节点VN的参考电压。再举例而言,数字模拟转换器单元210_Y中的各数字模拟转换器的输入端P1共同耦接至第一静电限流电阻120_1_Y的第二端,用以接收分压节点V1的参考电压。以此类推,数字模拟转换器单元210_Y中的各数字模拟转换器的输入端PN共同耦接至第一静电限流电阻120_N_Y的第二端,用以接收分压节点VN的参考电压。其余的数字模拟转换器单元(例如210_2等)耦接方式可以参考上述数字模拟转换器单元210_1与210_Y的相关说明而类推之,在此不再赘述。因此各数字模拟转换器单元分别经由第一静电限流电阻120_1_1~120_1_Y、…、120_N_1~120_N_Y接收分压节点V1~VN的参考电压。
    输出级电路150耦接至数字模拟转换器单元210_1~210_Y,数字模拟转换器单元210_1~210_Y通过输出级电路150输出驱动电压至显示面板160,以驱动显示面板160的不同数据线。
    图10绘示图9所述的第四实施例的驱动电路900的部分等效电路示意图。请参照图9与图10,数字模拟转换器单元210_1~210_Y皆为由X/Y个数字模拟转换器组成的数字模拟转换器群组,且X/Y个数字模拟转换器彼此 的电阻值相同。在此假设每一个数字模拟转换器的输入端P1~PN的输入阻抗皆为R_DAC。因此,每一个数字模拟转换器单元210_1~210_Y的输入阻抗为R_DAC*Y/X。在此假设第二静电限流电阻530_1的电阻值为R6,而第一静电限流电阻120_1_1~120_1_Y的电阻值皆为R7,其中电阻值R7大于R6,而电阻值R6可以尽可能的小。藉此,分压节点V1与输出级电路150之间的总等效阻值R为R6+R_DAC/X+R7/Y。相较于图1的实施例的总等效阻值R_DAC/X+R2,若假设(R6+R7)=R2,则本实施例的总等效阻值R可以有效缩减。由此可知,在不降低静电放电保护能力下,本实施例可以有效降低第一静电限流电阻120_1_1~120_1_Y与第二静电限流电阻530_1的总等效阻值,进而减少等效时间常数τ=R*C,其中C表示电路的等效电容,使驱动电路900转态输出(或响应时间)较快。
    综上所述,本发明的上述实施例利用不同静电限流电阻的驱动电路设计,除了可以达到静电保护的效果,亦可降低驱动电路的等效时间常数,以避免驱动电路的输出转态时间异常缓慢。
    虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视所附的权利要求范围所界定者为准。

    关 键  词:
    驱动 电路
      专利查询网所有文档均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    0条评论

    还可以输入200字符

    暂无评论,赶快抢占沙发吧。

    关于本文
    本文标题:驱动电路.pdf
    链接地址:https://www.zhuanlichaxun.net/p-6163914.html
    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2017-2018 zhuanlichaxun.net网站版权所有
    经营许可证编号:粤ICP备2021068784号-1