书签 分享 收藏 举报 版权申诉 / 25

一种栅极驱动电路及显示装置.pdf

  • 上传人:大师****2
  • 文档编号:5889554
  • 上传时间:2019-03-29
  • 格式:PDF
  • 页数:25
  • 大小:1.43MB
  • 摘要
    申请专利号:

    CN201510075980.6

    申请日:

    2015.02.12

    公开号:

    CN104637461A

    公开日:

    2015.05.20

    当前法律状态:

    授权

    有效性:

    有权

    法律详情:

    授权|||实质审查的生效IPC(主分类):G09G 3/36申请日:20150212|||公开

    IPC分类号:

    G09G3/36

    主分类号:

    G09G3/36

    申请人:

    昆山龙腾光电有限公司

    发明人:

    李亚锋; 朱欢欢

    地址:

    215301江苏省苏州市昆山市龙腾路1号

    优先权:

    专利代理机构:

    上海波拓知识产权代理有限公司31264

    代理人:

    杨波

    PDF完整版下载: PDF下载
    内容摘要

    本发明公开了一种栅极驱动电路,其包括多级栅极驱动单元,每级栅极驱动单元包括第一开关元件至第十三开关元件。每级栅极驱动单元接收第一时钟信号、第二时钟信号、第三时钟信号、第一时序信号及第二时序信号,其中,第四开关元件、第六开关元件、第八开关元件、第十开关元件及第十二开关元件构成第一稳定单元,第五开关元件、第七开关元件、第九开关元件、第十一开关元件及第十三开关元件构成第二稳定单元。本发明还提供一种显示装置。本发明的栅极驱动电路及使用其的显示装置,起稳定作用的开关元件与起输出栅极驱动信号作用的开关元件接收不同的信号,使得栅极驱动电路的输出能力强,且栅极驱动电路包括两个稳定单元,稳定性好。

    权利要求书

    权利要求书
    1.  一种栅极驱动电路,包括多个栅极驱动单元,其中每级栅极驱 动单元用于分别驱动显示面板上对应的一条栅极线,其特征在于,所 述每级栅极驱动单元包括:
    第一开关元件,包括第一通路端、第一控制端、第二通路端,所 述第一通路端接收第一时钟信号,所述第一控制端接收第一脉冲信 号;
    第二开关元件,包括第三通路端、第二控制端、第四通路端,所 述第三通路端接收第二时钟信号,所述第二控制端与所述第一开关元 件的所述第二通路端相连,并通过第一电容与所述第四通路端相连;
    第三开关元件,包括第五通路端、第三控制端、第六通路端,所 述第五通路端与所述第一开关元件的所述第二通路端相连,所述第三 控制端接收第二脉冲信号,第六通路端接收第三时钟信号;
    第四开关元件,包括第七通路端、第四控制端、第八通路端,所 述第七通路端与所述第一开关元件的所述第二通路端相连,所述第八 通路端接收参考低电压;
    第五开关元件,包括第九通路端、第五控制端、第十通路端,所 述第九通路端接收所述参考低电压,所述第十通路端与所述第一开关 元件的所述第二通路端相连;
    第六开关元件,包括第十一通路端、第六控制端、第十二通路端, 所述第十一通路端与所述第二开关元件的所述第四通路端相连,所述 第六控制端与所述第四开关元件的所述第四控制端相连,第十二通路 端接收所述参考低电压;
    第七开关元件,包括第十三通路端、第七控制端、第十四通路端, 所述第十三通路端接收所述参考低电压,所述第七控制端与所述第五 开关元件的所述第五控制端相连,所述第十四通路端与所述第二开关 元件的所述第四通路端相连;
    第八开关元件,包括第十五通路端、第八控制端、第十六通路端, 所述第十五通路端接收第一时序信号,所述第八控制端与所述第十五 通路端相连,所述第十六通路端与所述第四开关元件的所述第四控制 端相连;
    第九开关元件,包括第十七通路端、第九控制端、第十八通路端, 所述第十七通路端与所述第五开关元件的所述第五控制端相连,所述 第九控制端接收第二时序信号,所述第十八通路端与所述第九控制端 相连;
    第十开关元件,包括第十九通路端、第十控制端、第二十通路端, 所述第十九通路端接收所述参考低电压,所述第十控制端接收所述第 一时序信号,所述第二十通路端与所述第五开关元件的所述第五控制 端相连;
    第十一开关元件,包括第二十一通路端、第十一控制端、第二十 二通路端,所述第二十一通路端与所述第四开关元件的所述第四控制 端相连,所述第十一控制端接收所述第二时序信号,第二十二通路端 接收所述参考低电压;
    第十二开关元件,包括第二十三通路端、第十二控制端、第二十 四通路端,所述第二十三通路端接收所述参考低电压,所述第十二控 制端与所述第一开关元件的所述第二通路端相连,所述第二十四通路 端与所述第四开关元件的所述第四控制端相连;及
    第十三开关元件,包括第二十五通路端、第十三控制端、第二十 六通路端,所述第二十五通路端接收所述参考低电压,所述第十三控 制端与所述第一开关元件的所述第二通路端相连,所述第二十六通路 端与所述第五开关元件的所述第五控制端相连。

    2.  如权利要求1所述的栅极驱动电路,其特征在于,所述第一 电容为所述第二开关元件的所述第四通路端与所述第二控制端之间 的寄生电容。

    3.  如权利要求1所述的栅极驱动电路,其特征在于,所述第二 开关元件的所述第二控制端与所述第四通路端之间设置有独立存储 电容,所述第一电容为所述第二开关元件的所述第四通路端与所述第 二控制端之间的所述寄生电容与所述独立存储电容之和。

    4.  如权利要求1所述的栅极驱动电路,其特征在于,若所述栅极 驱动单元包括N级栅极驱动单元,则第n级栅极驱动单元的所述第一 开关元件的所述第一控制端接收的第一脉冲信号为与第n级栅极驱 动单元向上相差两级的栅极驱动单元输出的上两级栅极驱动信号,其 中,n为整数,且n≥3。

    5.  如权利要求1所述的栅极驱动电路,其特征在于,若所述栅极 驱动单元包括N级栅极驱动单元,则第n级栅极驱动单元的所述第三 开关元件的第三控制端接收的第二脉冲信号为与第n级栅极驱动单 元向下相差两级的栅极驱动单元输出的下两级栅极驱动信号,其中, n为整数,且0≤n≤N-2。

    6.  如权利要求1所述的栅极驱动电路,其特征在于,当所述第一 时序信号为高电平时,所述第二时序信号为低电平,当所述第一时序 信号为低电平时,所述第二时序信号为高电平。

    7.  如权利要求6所述的栅极驱动电路,其特征在于,所述第一时 序信号与所述第二时序信号为高电平的时间为一帧的时间。

    8.  如权利要求1所述的栅极驱动电路,其特征在于,所述第一时 钟信号、所述第二时钟信号及所述第三时钟信号的占空比相同。

    9.  如权利要求1所述的栅极驱动电路,其特征在于,所述第一开 关元件至所述第十三开关元件均为N型晶体管。

    10.  一种显示装置,其特征在于,包括如权利要求1~9任意一项 所述的栅极驱动电路。

    说明书

    说明书一种栅极驱动电路及显示装置
    技术领域
    本发明涉及显示技术领域,特别涉及一种栅极驱动电路及显示装 置。
    背景技术
    液晶显示装置(Liquid Crystal Display,LCD)具备轻薄、节 能、无辐射等诸多优点,因此已经逐渐取代传统的阴极射线管(CRT) 显示器。目前液晶显示器被广泛地应用于高清晰数字电视、台式计算 机、个人数字助理(PDA)、笔记本电脑、移动电话、数码相机等电子 设备中。
    以薄膜晶体管(Thin Film Transistor,TFT)液晶显示装置为 例,其包括:液晶显示面板和驱动电路,其中,液晶显示面板包括多 条栅极线与多条数据线,且相邻的两条栅极线与相邻的两条数据线交 叉形成一个像素单元,每个像素单元至少包括一个薄膜晶体管。驱动 电路包括栅极驱动电路(gate drive circuit)和源极驱动电路 (source drive circuit)。随着生产者对液晶显示装置的低成本化 追求以及制造工艺的提高,原本设置于液晶显示面板以外的驱动电路 集成芯片被设置于液晶显示面板的玻璃基板上成为了可能,例如,将 栅极驱动集成电路设置于阵列基板(Gate IC in Array,GIA)上, 从而简化液晶显示装置的制造过程,并降低生产成本。
    液晶显示面板与驱动电路的基本工作原理为:栅极驱动电路通过 与栅极线电性连接的上拉晶体管向栅极线送出栅极驱动信号,依序将 每一行的TFT打开,然后由源极驱动电路同时将一整行的像素单元充 电到各自所需的电压,以显示不同的灰阶。即首先由第一行的栅极驱 动电路通过其上拉晶体管将第一行的薄膜晶体管打开,然后由源极驱 动电路对第一行的像素单元进行充电。第一行的像素单元充好电时, 栅极驱动电路便将该行薄膜晶体管关闭,然后第二行的栅极驱动电路 通过其上拉晶体管将第二行的薄膜晶体管打开,再由源极驱动电路对 第二行的像素单元进行充放电。如此依序下去,当充好了最后一行的 像素单元,便又重新从第一行开始充电。
    但是,对大尺寸的液晶显示面板而言,其栅极驱动电路驱动的负 载很大,且对显示的均一性要求较高,这样就要求栅极驱动电路输出 电压值较大且稳定的栅极驱动信号,现有技术一般采用增加栅极驱动 电路中的开关元件、电容的数目和大小来解决上述问题,但上述方法 不利于液晶显示装置的窄边框的设计,且功耗大。
    发明内容
    本发明要解决的主要技术问题是提供一种栅极驱动电路,其能 在输出电压值较大且稳定的栅极驱动信号的同时,有利于窄边框的设 计,且功耗小。
    为解决上述技术问题,本发明提供了一种栅极驱动电路,其包括 多个栅极驱动单元,每级所述栅极驱动单元包括第一开关元件、第二 开关元件、第三开关元件、第四开关元件、第五开关元件、第六开关 元件、第七开关元件、第八开关元件、第九开关元件、第十开关元件、 第十一开关元件、第十二开关元件、第十三开关元件。所述第一开关 元件包括第一通路端、第一控制端、第二通路端,所述第一通路端接 收第一时钟信号,所述第一控制端接收第一脉冲信号。所述第二开关 元件包括第三通路端、第二控制端、第四通路端,所述第三通路端接 收第二时钟信号,所述第二控制端与所述第一开关元件的所述第二通 路端相连,并通过第一电容与所述第四通路端相连。所述第三开关元 件包括第五通路端、第三控制端、第六通路端,所述第五通路端与所 述第一开关元件的所述第二通路端相连,所述第三控制端接收第二脉 冲信号,所述第六通路端接收第三时钟信号。所述第四开关元件包括 第七通路端、第四控制端、第八通路端,所述第七通路端与所述第一 开关元件的所述第二通路端相连,所述第八通路端接收参考低电压。
    所述第五开关元件包括第九通路端、第五控制端、第十通路端, 所述第九通路端接收所述参考低电压,所述第十通路端与所述第一开 关元件的所述第二通路端相连。所述第六开关元件包括第十一通路 端、第六控制端、第十二通路端,所述第十一通路端与所述第二开关 元件的所述第四通路端相连,所述第六控制端与所述第四开关元件的 所述第四控制端相连,第十二通路端接收所述参考低电压。所述第七 开关元件包括第十三通路端、第七控制端、第十四通路端,所述第十 三通路端接收所述参考低电压,所述第七控制端与所述第五开关元件 的所述第五控制端相连,所述第十四通路端与所述第二开关元件的所 述第四通路端相连。所述第八开关元件包括第十五通路端、第八控制 端、第十六通路端,所述第十五通路端接收第一时序信号,所述第八 控制端与所述第十五通路端相连,所述第十六通路端与所述第四开关 元件的所述第四控制端相连。所述第九开关元件包括第十七通路端、 第九控制端、第十八通路端,所述第十七通路端与所述第五开关元件 的所述第五控制端相连,所述第九控制端接收第二时序信号,所述第 十八通路端与所述第九控制端相连。所述第十开关元件包括第十九通 路端、第十控制端、第二十通路端,所述第十九通路端接收所述参考 低电压,所述第十控制端接收所述第一时序信号,所述第二十通路端 与所述第五开关元件的所述第五控制端相连。
    所述第十一开关元件包括第二十一通路端、第十一控制端、第二 十二通路端,所述第二十一通路端与所述第四开关元件的所述第四控 制端相连,所述第十一控制端接收所述第二时序信号,第二十二通路 端接收所述参考低电压。所述第十二开关元件包括第二十三通路端、 第十二控制端、第二十四通路端,所述第二十三通路端接收所述参考 低电压,所述第十二控制端与所述第一开关元件的所述第二通路端相 连,所述第二十四通路端与所述第四开关元件的所述第四控制端相 连。所述第十三开关元件包括第二十五通路端、第十三控制端、第二 十六通路端,所述第二十五通路端接收所述参考低电压,所述第十三 控制端与所述第一开关元件的所述第二通路端相连,所述第二十六通 路端与所述第五开关元件的所述第五控制端相连。
    优选地,所述第一电容为所述第二开关元件的所述第四通路端与 所述第二控制端之间的寄生电容。
    优选地,所述第二开关元件的所述第二控制端与所述第四通路端 之间设置有独立存储电容,所述第一电容为所述第二开关元件的所述 第四通路端与第二控制端之间的所述寄生电容与所述独立存储电容 之和。
    优选地,若所述栅极驱动单元包括N级栅极驱动单元,则第n级 栅极驱动单元的所述第一开关元件的所述第一控制端接收的第一脉 冲信号为与第n级栅极驱动单元向上相差两级的栅极驱动单元输出 的上两级栅极驱动信号,其中,n为整数,且n≥3。
    优选地,若所述栅极驱动单元包括N级栅极驱动单元,则第n级 栅极驱动单元的所述第三开关元件的所述第三控制端接收的第二脉 冲信号为与第n级栅极驱动单元向下相差两级的栅极驱动单元输出 的下两级栅极驱动信号,其中,n为整数,且0≤n≤N-2。
    优选地,当所述第一时序信号为高电平时,所述第二时序信号为 低电平,当所述第一时序信号为低电平时,所述第二时序信号为高电 平。
    优选地,所述第一时序信号与所述第二时序信号为高电平的时间 为一帧的时间。
    优选地,所述第一时钟信号、所述第二时钟信号及所述第三时钟 信号的占空比相同。
    优选地,所述第一开关元件至所述第十三开关元件均为N型晶体 管。
    本发明还提供一种显示装置,所述显示装置包括栅极驱动电路, 所述栅极驱动电路包括多个栅极驱动单元,每级所述栅极驱动单元包 括第一开关元件、第二开关元件、第三开关元件、第四开关元件、第 五开关元件、第六开关元件、第七开关元件、第八开关元件、第九开 关元件、第十开关元件、第十一开关元件、第十二开关元件、第十三 开关元件。所述第一开关元件包括第一通路端、第一控制端、第二通 路端,所述第一通路端接收第一时钟信号,所述第一控制端接收第一 脉冲信号。所述第二开关元件包括第三通路端、第二控制端、第四通 路端,所述第三通路端接收第二时钟信号,所述第二控制端与所述第 一开关元件的所述第二通路端相连,并通过第一电容与所述第四通路 端相连。所述第三开关元件包括第五通路端、第三控制端、第六通路 端,所述第五通路端与所述第一开关元件的所述第二通路端相连,所 述第三控制端接收第二脉冲信号,第六通路端接收第三时钟信号。所 述第四开关元件包括第七通路端、第四控制端、第八通路端,所述第 七通路端与所述第一开关元件的所述第二通路端相连,所述第八通路 端接收参考低电压。
    所述第五开关元件包括第九通路端、第五控制端、第十通路端, 所述第九通路端接收所述参考低电压,所述第十通路端与所述第一开 关元件的所述第二通路端相连。所述第六开关元件包括第十一通路 端、第六控制端、第十二通路端,所述第十一通路端与所述第二开关 元件的所述第四通路端相连,所述第六控制端与所述第四开关元件的 所述第四控制端相连,第十二通路端接收所述参考低电压。所述第七 开关元件包括第十三通路端、第七控制端、第十四通路端,所述第十 三通路端接收所述参考低电压,所述第七控制端与所述第五开关元件 的所述第五控制端相连,所述第十四通路端与所述第二开关元件的所 述第四通路端相连。所述第八开关元件包括第十五通路端、第八控制 端、第十六通路端,所述第十五通路端接收第一时序信号,所述第八 控制端与所述第十五通路端相连,所述第十六通路端与所述第四开关 元件的所述第四控制端相连。所述第九开关元件包括第十七通路端、 第九控制端、第十八通路端,所述第十七通路端与所述第五开关元件 的所述第五控制端相连,所述第九控制端接收第二时序信号,所述第 十八通路端与所述第九控制端相连。所述第十开关元件包括第十九通 路端、第十控制端、第二十通路端,所述第十九通路端接收所述参考 低电压,所述第十控制端接收所述第一时序信号,所述第二十通路端 与所述第五开关元件的所述第五控制端相连。
    所述第十一开关元件包括第二十一通路端、第十一控制端、第二 十二通路端,所述第二十一通路端与所述第四开关元件的所述第四控 制端相连,所述第十一控制端接收所述第二时序信号,第二十二通路 端接收所述参考低电压。所述第十二开关元件包括第二十三通路端、 第十二控制端、第二十四通路端,所述第二十三通路端接收所述参考 低电压,所述第十二控制端与所述第一开关元件的所述第二通路端相 连,所述第二十四通路端与所述第四开关元件的所述第四控制端相 连。所述第十三开关元件包括第二十五通路端、第十三控制端、第二 十六通路端,所述第二十五通路端接收所述参考低电压,所述第十三 控制端与所述第一开关元件的所述第二通路端相连,所述第二十六通 路端与所述第五开关元件的所述第五控制端相连。
    优选地,所述第一电容为所述第二开关元件的所述第四通路端与 所述第二控制端之间的寄生电容。
    优选地,所述第二开关元件的第二控制端与所述第四通路端之间 设置有独立存储电容,所述第一电容为所述第二开关元件的所述第四 通路端与所述第二控制端之间的所述寄生电容与所述独立存储电容 之和。
    优选地,若所述栅极驱动单元包括N级栅极驱动单元,则所述第 n级栅极驱动单元的所述第一开关元件的所述第一控制端接收的第一 脉冲信号为与第n级栅极驱动单元向上相差两级的栅极驱动单元输 出的上两级栅极驱动信号,其中,n为整数,且n≥3。
    优选地,若所述栅极驱动单元包括N级栅极驱动单元,则第n级 栅极驱动单元的所述第三开关元件的所述第三控制端接收的第二脉 冲信号为与第n级栅极驱动单元向下相差两级的栅极驱动单元输出 的下两级栅极驱动信号,其中,n为整数,且0≤n≤N-2。
    优选地,当所述第一时序信号为高电平时,所述第二时序信号为 低电平,当所述第一时序信号为低电平时,所述第二时序信号为高电 平。
    优选地,所述第一时序信号与所述第二时序信号为高电平的时间 为一帧的时间。
    优选地,所述第一时钟信号、所述第二时钟信号及所述第三时钟 信号的占空比相同。
    优选地,所述第一开关元件至所述第十三开关元件均为N型晶体 管。
    本发明的栅极驱动电路及使用其的显示装置中,起稳定作用的开 关元件(第四开关元件至第十二开关元件)与起输出栅极驱动信号作 用的开关元件(第二开关元件)接收不同的信号,使得栅极驱动电路 的输出能力强,且栅极驱动电路包括两个稳定单元(第四开关元件、 第六开关元件、第八开关元件、第十开关元件及第十二开关元件构成 第一稳定单元,第五开关元件、第七开关元件、第九开关元件、第十 一开关元件及第十三开关元件构成第二稳定单元),稳定性好。
    通过以下参考附图的详细说明,本发明的其它方面和特征变得明 显。但是应当知道,附图仅仅为解释的目的设计,而不是作为本发明 的范围的限定,这是因为其应当参考附加的权利要求。还应当知道, 除非另外指出,不必要依比例绘制附图,它们仅仅力图概念地说明此 处描述的结构和流程。
    附图说明
    图1为本发明第一实施例的栅极驱动电路中的第n级栅极驱动单 元的电路结构示意图。
    图2为本发明第一实施例的栅极驱动电路中的第n级栅极驱动单 元的时序示意图。
    图3为本发明第一实施例的栅极驱动电路中的六级栅极驱动单 元的电路结构示意图。
    图4为本发明第一实施例的栅极驱动电路中的六级栅极驱动单 元实现正向扫描的时序示意图。
    图5为本发明第一实施例的栅极驱动电路中的六级栅极驱动单 元实现反向扫描的时序示意图。
    图6为本发明第一实施例的栅极驱动电路中的第一级至第六级 栅极驱动单元在高环境温度下的输出信号的模拟结果示意图。
    图7为本发明第一实施例的栅极驱动电路中的第一级栅极驱动 单元在高环境温度下的输出信号的噪声模拟结果示意图。
    图8为本发明第一实施例的栅极驱动电路中的第七百四十一级 至第七百二十级栅极驱动单元在高环境温度下的输出信号的模拟结 果示意图。
    图9为本发明第一实施例的栅极驱动电路中的第七百二十级栅 极驱动单元在高环境温度下的输出信号的噪声模拟结果示意图。
    图10为本发明第一实施例的栅极驱动电路中的第一级至第六级 栅极驱动单元在低环境温度下的输出信号的模拟结果示意图。
    图11为本发明第一实施例的栅极驱动电路中的第七百四十一级 至第七百二十级栅极驱动单元在低环境温度下的输出信号的模拟结 果示意图。
    具体实施方式
    为更进一步阐述本发明为达成预定发明目的所采取的技术手段 及功效,以下结合附图及较佳实施例,对依据本发明提出的液晶显示 面板其具体实施方式、方法、步骤、结构、特征及功效,详细说明如 后。
    有关本发明的前述及其他技术内容、特点与功效,在以下配合参 考图式的较佳实施例的详细说明中将可清楚的呈现。通过具体实施方 式的说明,当可对本发明为达成预定目的所采取的技术手段及功效得 以更加深入且具体的了解,然而所附图式仅是提供参考与说明之用, 并非用来对本发明加以限制。
    尽管本发明使用第一、第二、第三等术语来描述不同的元件、信 号、端口、组件或部分,但是这些元件、信号、端口、组件或部分并 不受这些术语的限制。这些术语仅是用来将一个元件、信号、端口、 组件或部分与另一个元件、信号、端口、组件或部分区分开来。在本 发明中,一个元件、端口、组件或部分与另一个元件、端口、组件或 部分“相连”、“连接”,可以理解为直接电性连接,或者也可以理 解为存在中间元件的间接电性连接。除非另有定义,否则本发明所使 用的所有术语(包括技术术语和科学术语)具有与本发明所属领域的 普通技术人员所通常理解的意思。
    本发明的栅极驱动电路(也称为移位寄存器)包括多级栅极驱动 单元(也称为移位寄存单元),每一级的栅极驱动单元分别与显示面 板上的每一行栅极线对应电性连接,从而将栅极驱动信号依序逐次施 加到每行栅极线上,栅极驱动单元之间的连接关系将在下文中做详细 阐述。
    图1为本发明第一实施例的栅极驱动电路中的第n级栅极驱动单 元的电路结构示意图。本实施例栅极驱动电路,包括多级如图1所示 的栅极驱动单元,第n级栅极驱动单元用于输出栅极驱动信号Gn, 以分别驱动显示面板上的一条对应的栅极线。如图1所示,每级栅极 驱动单元包括第一开关元件M1、第二开关元件M2、第三开关元件M3、 第四开关元件M4、第五开关元件M5、第六开关元件M6、第七开关元 件M7、第八开关元件M8、第九开关元件M9、第十开关元件M10、第 十一开关元件M11、第十二开关元件M12、第十三开关元件M13。
    其中,第四开关元件M4、第六开关元件M6、第八开关元件M8、 第十开关元件M10及第十二开关元件M12构成第一稳定单元,第五开 关元件M5、第七开关元件M7、第九开关元件M9、第十一开关元件M11 及第十三开关元件M13构成第二稳定单元。
    具体地,第一开关元件M1包括第一通路端、第一控制端、第二 通路端,第一通路端接收第一时钟信号CLK1,第一控制端接收第一 脉冲信号Gn-2。第二开关元件M2包括第三通路端、第二控制端、第 四通路端,第三通路端接收第二时钟信号CLK2,第二控制端与第一 开关元件M1的第二通路端相连,并通过第一电容C1与第四通路端相 连。第三开关元件M3包括第五通路端、第三控制端、第六通路端, 第五通路端与第一开关元件M1的第二通路端相连,第三控制端接收 第二脉冲信号Gn+2,第六通路端接收第三时钟信号CLK3。第四开关 元件M4包括第七通路端、第四控制端、第八通路端,第七通路端与 第一开关元件M1的第二通路端相连,第八通路端接收参考低电压 VGL。
    第五开关元件M5包括第九通路端、第五控制端、第十通路端, 第九通路端接收参考低电压VGL,第十通路端与第一开关元件M1的 第二通路端相连。第六开关元件M6包括第十一通路端、第六控制端、 第十二通路端,第十一通路端与第二开关元件M2的第四通路端相连, 第六控制端与第四开关元件M4的第四控制端相连,第十二通路端接 收参考低电压VGL。第七开关元件M7包括第十三通路端、第七控制 端、第十四通路端,第十三通路端接收参考低电压VGL,第七控制端 与第五开关元件M5的第五控制端相连,第十四通路端与第二开关元 件M2的第四通路端相连。第八开关元件M8包括第十五通路端、第八 控制端、第十六通路端,第十五通路端接收第一时序信号V1,第八 控制端与第十五通路端相连,第十六通路端与第四开关元件M4的第 四控制端相连。第九开关元件M9包括第十七通路端、第九控制端、 第十八通路端,第十七通路端与第五开关元件M5的第五控制端相连, 第九控制端接收第二时序信号V2,第十八通路端与第九控制端相连。 第十开关元件M10包括第十九通路端、第十控制端、第二十通路端, 第十九通路端接收参考低电压VGL,第十控制端接收第一时序信号 V1,第二十通路端与第五开关元件M5的第五控制端相连。
    第十一开关元件M11包括第二十一通路端、第十一控制端、第二 十二通路端,第二十一通路端与第四开关元件M4的第四控制端相连, 第十一控制端接收第二时序信号V2,第二十二通路端接收参考低电 压VGL。第十二开关元件M12包括第二十三通路端、第十二控制端、 第二十四通路端,第二十三通路端接收参考低电压VGL,第十二控制 端与第一开关元件M1的第二通路端相连,第二十四通路端与第四开 关元件M4的第四控制端相连。第十三开关元件M13包括第二十五通 路端、第十三控制端、第二十六通路端,第二十五通路端接收参考低 电压VGL,第十三控制端与第一开关元件M1的第二通路端相连,第 二十六通路端与第五开关元件M5的第五控制端相连。
    其中,第一电容C1为第二开关元件M2的第四通路端与第二控制 端之间的寄生电容。当然本领域的技术人员可以理解的是,也可以在 第二开关元件M2的第二控制端与第四通路端之间设置独立存储电 容,此时,第一电容C1为第二开关元件M2的第四通路端与第二控制 端之间的寄生电容与独立存储电容之和。
    在本发明一实施方式中,若栅极驱动单元包括N级栅极驱动单 元,且第n级栅极驱动单元输出的栅极驱动信号为Gn,则第n级栅 极驱动单元的第一开关元件M1的第一控制端接收的第一脉冲信号为 与第n级栅极驱动单元向上相差两级的栅极驱动单元即第n-2级栅极 驱动单元输出的上两级栅极驱动信号Gn-2,其中,n为整数,且n≥ 3。
    在本发明一实施方式中,若栅极驱动单元包括N级栅极驱动单 元,则第n级栅极驱动单元的第三开关元件M3的第三控制端接收的 第二脉冲信号为与第n级栅极驱动单元向下相差两级的栅极驱动单 元即第n+2级栅极驱动单元输出的下两级栅极驱动信号Gn+2,其中, n为整数,且0≤n≤N-2。
    需要说明的是,由于第一级栅极驱动单元及第二级栅极驱动单元 没有向上相差二级的栅极驱动单元,最后两级栅极驱动单元没有向下 相差两级的栅极驱动单元,所以第一级栅极驱动单元级和第二级栅极 驱动单元的第一脉冲信号与最后两级栅极驱动单元的第二脉冲信号 均要由外部信号电路提供。
    在本实施例中,第一开关元件至第十三开关元件M1~M13为N型 晶体管。第一控制端至第十三控制端为栅极。第一开关元件M1的第 一通路端、第二开关元件M2的第三通路端、第三开关元件M3的第五 通路端、第四开关元件M4的第七通路端、第五开关元件M5的第十通 路端、第六开关元件M6的第十一通路端、第七开关元件M7的第十四 通路端、第八开关元件M8的第十五通路端、第九开关元件M9的第十 八通路端、第十开关元件M10的第二十通路端、第十一开关元件M11 的第二十一通路端、第十二开关元件M12的第二十四通路端、第十三 开关元件M13的第二十六通路端均为漏极。第一开关元件M1的第二 通路端、第二开关元件M2的第四通路端、第三开关元件M3的第六通 路端、第四开关元件M4的第八通路端、第五开关元件M5的第九通路 端、第六开关元件M6的第十二通路端、第七开关元件M7的第十三通 路端、第八开关元件M8的第十六通路端、第九开关元件M9的第十七 通路端、第十开关元件M10的第十九通路端、第十一开关元件M11的 第二十二通路端、第十二开关元件M12的第二十三通路端及第十三开 关元件M13的第二十五通路端均为源极。
    当然,本领域技术人员可以理解的是,第一开关元件至第十三开 关元件M1~M13也可以采用其他的开关元件而实现,例如P型晶体管。 以下以第一开关元件M1至第十三开关元件M1~M13为N型晶体管为例 来具体地介绍本发明的具体实施方式及其工作原理。
    请参见图2,其为本发明第一实施例的栅极驱动电路中的第n级 栅极驱动单元的时序示意图。如图2所示,第一时钟信号CLK1与第 二时钟信号CLK2及第三时钟信号CLK3的占空比相同,其占空比均为 三分之一。
    在本发明一实施方式中,第一时序信号V1与第二时序信号V2为 高电平的时间为一帧的时间,且第一时序信号V1与第二时序信号V2 交替为高电平,也就是说,在这一帧的时间里第一时序信号V1为高 电平,则在下一帧的时间里第二时序信号V2为高电平,且当第一时 序信号V1为高电平时,第二时序信号V2为低电平,当第一时序信号 V1为低电平时,第二时序信号V2为高电平。
    在本发明一实施方式中,由于第一时序信号V1驱动的负载较大, 因此,第一时序信号V1的上升沿及第二时序信号的下降沿的时刻早 于第n级栅极驱动单元向上相差两级的栅极驱动单元即第n-2级栅极 驱动单元输出的上两级栅极驱动信号Gn-2的上升沿的时刻。
    每一级栅极驱动单元的工作过程分为预充电阶段、上拉阶段、下 拉阶段、稳定阶段4个阶段:
    预充电阶段即第一阶段:第一开关元件M1的第一控制端接收的 第一脉冲信号即向上相差两级的栅极驱动单元输出的上两级栅极驱 动信号Gn-2为高电平,第一开关元件M1导通,当第一时钟信号CLK1 为高电平时,节点Q处的电压通过导通的第一开关元件M1被预充电; 由于节点Q处的电压被预充电,第十二开关元件M12及第十三开关元 件M13导通,节点Qb1及节点Qb2分别通过导通的第十二开关元件 M12及导通的第十三开关元件M13被拉低至参考低电压VGL。
    上拉阶段即第二阶段:第二时钟信号CLK2的电平由低变高时, 由于在预充电阶段节点Q已经被预充电,因此,第二开关元件M2导 通,由于第二开关元件M2的导通,且由于第一电容C1的自举作用, 节点Q处的电压被进一步拉高,使得第二开关元件M2导通地更加充 分,从而使得本级栅极驱动单元输出端的栅极驱动信号Gn通过导通 的第二开关元件M2被第二时钟信号CLK2拉高。
    需要说明的是,在本发明中,可以直接采用第二开关元件M2的 第四通路端与第二控制端之间的寄生电容作为第一电容C1,或者为 了提升上拉效果,还可以在第二开关元件M2的第二控制端与第四通 路端之间设置独立存储电容,其中,该独立存储电容与第二开关元件 M2的寄生电容并联且共同作为第一电容C1,即第一电容C1等于第二 开关元件M2的第四通路端与第二控制端之间的寄生电容与独立存储 电容之和。
    下拉阶段即第三阶段:第二时钟信号CLK2由高电平变为低电平, 由于在上拉阶段节点Q处电压的被进一步拉高,第二开关元件M2处 于导通状态,本级栅极驱动单元输出端输出的栅极驱动信号Gn通过 导通的第二开关元件M2被拉低;同时,第二脉冲信号即向下相差两 级的栅极驱动单元输出的下两级的栅极驱动信号Gn+2由低电平变为 高电平,第三开关元件M3导通,因此,当第三时钟信号CLK3为由高 电平变为低电平时,节点Q处的电压通过导通的第三开关元件M3被 拉低。
    稳定阶段即第四阶段:由于第一时序信号V1和第二时序信号V2 交替为高电平,因此,节点Qb1和节点Qb2交替为高电平,故,第四 开关元件M4与第五开关元件M5交替导通,从而使得节点Q处的电压 通过导通的第四开关元件M4或导通的第五开关元件M5被拉低至参考 低电压VGL,此外,第六开关元件M6与第七开关元件M7交替导通, 从而使得栅极驱动信号Gn通过导通的第六开关元件M6或导通的第七 开关元件M7被拉低至参考低电压VGL。
    以六级栅极驱动单元为例,如图3所示,其介绍了第一级栅极驱 动单元R1、第二级栅极驱动单元R2、第三级栅极驱动单元R3、第四 级栅极驱动单元R4、第五级栅极驱动单元R5、第六级栅极驱动单元 R6的驱动原理,其中,图3所示的每一级栅极驱动单元用于接收向 上相差两级的栅极驱动单元输出的上两级栅极驱动信号Gn-2,及向 下相差两级的栅极驱动单元输出的下两级栅极驱动信号Gn+2。且如 图3所示,第一级栅极驱动单元R1及第二级栅极驱动单元R2没有向 上相差两级的栅极驱动单元,因此,第一级栅极驱动单元R1接收第 一外部信号源STV1提供的信号作为第一脉冲信号,第二栅极驱动单 元R2接收第二外部信号源STV2提供信号作为的第一脉冲信号。第五 级栅极驱动单元R5及第六级栅极驱动单元没有向下相差两级的栅极 驱动单元,因此,第五级栅极驱动单元R5接收第三外部信号源STV3 提供的信号作为第二脉冲信号,第六栅极驱动单元R6接收第四外部 信号源STV4提供的信号作为第二脉冲信号。
    图4为本发明第一实施例的栅极驱动电路中的六级栅极驱动单 元实现正向扫描的时序示意图。如图4所示,第一级栅极驱动单元 R1、第二级栅极驱动单元R2、第三级栅极驱动单元R3、第四级栅极 驱动单元R4、第五级栅极驱动单元R5、第六级栅极驱动单元R6接收 的第一脉冲信号依次由低电平变为高电平,因此第一级栅极驱动单元 R1、第二级栅极驱动单元R2、第三级栅极驱动单元R3、第四级栅极 驱动单元R4、第五级栅极驱动单元R5、第六级栅极驱动单元R6依次 输出栅极驱动信号Gn,从而依次驱动对应的栅极线,以实现正向扫 描。
    图5为本发明第一实施例的栅极驱动电路中的六级栅极驱动单 元实现反向扫描的时序示意图。如图5所示,第六级栅极驱动单元 R6、第五级栅极驱动单元R5、第四级栅极驱动单元R4、第三级栅极 驱动单元R3、第二级栅极驱动单元R2、第一级栅极驱动单元R1接收 的第一脉冲信号依次由低电平变为高电平,因此第六级栅极驱动单元 R6、第五级栅极驱动单元R5、第四级栅极驱动单元R4、第三级栅极 驱动单元R3、第二级栅极驱动单元R2、第一级栅极驱动单元R1依次 输出栅极驱动信号Gn,从而实现反向扫描。
    图6为本发明第一实施例的栅极驱动电路中的第一级至第六级 栅极驱动单元在高环境温度下的输出信号的模拟结果示意图。图8为 本发明第一实施例的栅极驱动电路中的第七百四十一级至第七百二 十级栅极驱动单元在高环境温度下的输出信号的模拟结果示意图。请 同时参考图6及图8,本发明的栅极驱动电路的栅极驱动单元在高温 下仍然能输出稳定的栅极驱动信号例如第一级栅极驱动单元输出稳 定的第一级栅极驱动信号G1、第二级栅极驱动单元输出稳定的第二 级栅极驱动信号G2、第三级栅极驱动单元输出稳定的第三级栅极驱 动信号G3、第四级栅极驱动单元输出稳定的第四级栅极驱动信号G4、 第五级栅极驱动单元输出稳定的第五级栅极驱动信号G5、第六级栅 极驱动单元输出稳定的第六级栅极驱动信号G6,稳定性好。
    图7为本发明第一实施例的栅极驱动电路中的第一级栅极驱动 单元在高环境温度下的输出信号的噪声模拟结果示意图。图9为本发 明第一实施例的栅极驱动电路中的第七百二十级栅极驱动单元在高 环境温度下的输出信号的噪声模拟结果示意图。请同时参考图7及图 9,本发明的栅极驱动电路在高温下稳定的栅极驱动信号的噪声较小, 例如第七百二十级栅极驱动单元在高环境温度下的输出栅极驱动信 号的噪声负向与正向噪声的最大差值dY仅仅约为﹣0.17019伏特。
    图10为本发明第一实施例的栅极驱动电路中的第一级至第六级 栅极驱动单元在低环境温度下的输出信号的模拟结果示意图。图11 为本发明第一实施例的栅极驱动电路中的第七百四十一级至第七百 二十级栅极驱动单元在低环境温度下的输出信号的模拟结果示意图。 请同时参考图10及图11,本发明的栅极驱动电路在低温下仍然能输 出稳定的栅极驱动信号,稳定性好。
    本发明还提供一种显示装置,其包括栅极驱动电路,栅极驱动电 路包括多级如图1所示的栅极驱动单元,第n级栅极驱动单元用于输 出栅极驱动信号Gn,以分别驱动显示面板上的一条对应的栅极线。 如图1所示,每级栅极驱动单元包括第一开关元件M1、第二开关元 件M2、第三开关元件M3、第四开关元件M4、第五开关元件M5、第六 开关元件M6、第七开关元件M7、第八开关元件M8、第九开关元件M9、 第十开关元件M10、第十一开关元件M11、第十二开关元件M12、第 十三开关元件M13。
    其中,第四开关元件M4、第六开关元件M6、第八开关元件M8、 第十开关元件M10及第十二开关元件M12构成第一稳定单元,第五开 关元件M5、第七开关元件M7、第九开关元件M9、第十一开关元件M11 及第十三开关元件M13构成第二稳定单元。
    具体地,第一开关元件M1包括第一通路端、第一控制端、第二 通路端,第一通路端接收第一时钟信号CLK1,第一控制端接收第一 脉冲信号Gn-2。第二开关元件M2包括第三通路端、第二控制端、第 四通路端,第三通路端接收第二时钟信号CLK2,第二控制端与第一 开关元件M1的第二通路端相连,并通过第一电容C1与第四通路端相 连。第三开关元件M3包括第五通路端、第三控制端、第六通路端, 第五通路端与第一开关元件M1的第二通路端相连,第三控制端接收 第二脉冲信号Gn+2,第六通路端接收第三时钟信号CLK3。第四开关 元件M4包括第七通路端、第四控制端、第八通路端,第七通路端与 第一开关元件M1的第二通路端相连,第八通路端接收参考低电压 VGL。
    第五开关元件M5包括第九通路端、第五控制端、第十通路端, 第九通路端接收参考低电压VGL,第十通路端与第一开关元件M1的 第二通路端相连。第六开关元件M6包括第十一通路端、第六控制端、 第十二通路端,第十一通路端与第二开关元件M2的第四通路端相连, 第六控制端与第四开关元件M4的第四控制端相连,第十二通路端接 收参考低电压VGL。第七开关元件M7包括第十三通路端、第七控制 端、第十四通路端,第十三通路端接收参考低电压VGL,第七控制端 与第五开关元件M5的第五控制端相连,第十四通路端与第二开关元 件M2的第四通路端相连。第八开关元件M8包括第十五通路端、第八 控制端、第十六通路端,第十五通路端接收第一时序信号V1,第八 控制端与第十五通路端相连,第十六通路端与第四开关元件M4的第 四控制端相连。第九开关元件M9包括第十七通路端、第九控制端、 第十八通路端,第十七通路端与第五开关元件M5的第五控制端相连, 第九控制端接收第二时序信号V2,第十八通路端与第九控制端相连。 第十开关元件M10包括第十九通路端、第十控制端、第二十通路端, 第十九通路端接收参考低电压VGL,第十控制端接收第一时序信号 V1,第二十通路端与第五开关元件M5的第五控制端相连。
    第十一开关元件M11包括第二十一通路端、第十一控制端、第二 十二通路端,第二十一通路端与第四开关元件M4的第四控制端相连, 第十一控制端接收第二时序信号V2,第二十二通路端接收参考低电 压VGL。第十二开关元件M12包括第二十三通路端、第十二控制端、 第二十四通路端,第二十三通路端接收参考低电压VGL,第十二控制 端与第一开关元件M1的第二通路端相连,第二十四通路端与第四开 关元件M4的第四控制端相连。第十三开关元件M13包括第二十五通 路端、第十三控制端、第二十六通路端,第二十五通路端接收参考低 电压VGL,第十三控制端与第一开关元件M1的第二通路端相连,第 二十六通路端与第五开关元件M5的第五控制端相连。
    本发明的栅极驱动电路及使用其的显示装置中,起稳定作用的开 关元件(第四开关元件至第十二开关元件M4~M12)与起输出栅极驱动 信号作用的开关元件(第二开关元件M2)接收不同的信号,使得栅 极驱动电路的输出能力强,且栅极驱动电路包括两个稳定单元(第四 开关元件M4、第六开关元件M6、第八开关元件M8、第十开关元件M10 及第十二开关元件M12构成第一稳定单元,第五开关元件M5、第七 开关元件M7、第九开关元件M9、第十一开关元件,11及第十三开关 元件M13构成第二稳定单元),稳定性好。
    以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何 形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以 限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案 范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变 化的等效实施例,但凡是未脱离本发明技术方案内容,依据本发明的 技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍 属于本发明技术方案的范围内。

    关 键  词:
    一种 栅极 驱动 电路 显示装置
      专利查询网所有文档均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    0条评论

    还可以输入200字符

    暂无评论,赶快抢占沙发吧。

    关于本文
    本文标题:一种栅极驱动电路及显示装置.pdf
    链接地址:https://www.zhuanlichaxun.net/p-5889554.html
    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2017-2018 zhuanlichaxun.net网站版权所有
    经营许可证编号:粤ICP备2021068784号-1