《电平移位电路、数据驱动器及显示装置.pdf》由会员分享,可在线阅读,更多相关《电平移位电路、数据驱动器及显示装置.pdf(30页完整版)》请在专利查询网上搜索。
1、(10)申请公布号 CN 102201192 A (43)申请公布日 2011.09.28 CN 102201192 A *CN102201192A* (21)申请号 201110076950.9 (22)申请日 2011.03.23 2010-068905 2010.03.24 JP G09G 3/20(2006.01) G09G 3/36(2006.01) (71)申请人 瑞萨电子株式会社 地址 日本神奈川县 (72)发明人 土弘 (74)专利代理机构 中原信达知识产权代理有限 责任公司 11219 代理人 谢丽娜 关兆辉 (54) 发明名称 电平移位电路、 数据驱动器及显示装置 (57)。
2、 摘要 一种电平移位电路、 数据驱动器及显示装置。 电平移位电路具有连接在第 1 电源线和第 1 节点 间的第 1 导电型第 1 晶体管、 在第 2 电源线和第 1 节点间串联连接的第2导电型第2及第3晶体管。 第 1 控制信号共同输入到第 1 晶体管的栅极和第 2 及第 3 晶体管的一个的栅极。被输入比第 1 和 第 2 电源的电源振幅低振幅的输入信号的输入端 子连接到第 2 及第 3 晶体管的另一个的栅极。具 有 : 时钟反相器, 设置在第 1 电源线和第 2 电源线 间, 连接在第 1 节点和第 1 输出端子间, 由第 2 控 制信号控制接通或断开 ; 反相器, 设置在第 1 电源 线和。
3、第 2 电源线间, 输入连接到第 1 输出端子 ; 和 开关, 连接在第 1 节点和反相器的输出间, 由第 3 控制信号控制接通或断开。 (30)优先权数据 (51)Int.Cl. (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书 3 页 说明书 15 页 附图 11 页 CN 102201198 A1/3 页 2 1. 一种电平移位电路, 其特征在于, 具有 : 输入端子 ; 第 1 输出端子 ; 第 1 电源线, 与具有第 1 电源电压的第 1 电源连接 ; 第 2 电源线, 与具有第 2 电源电压的第 2 电源连接 ; 第 1 导电型的第 1 晶体管, 连接在上述第。
4、 1 电源线和上述第 1 节点之间 ; 和 第 2 导电型的第 2 及第 3 晶体管, 串联连接在上述第 2 电源线和上述第 1 节点之间, 向上述第 1 及第 2 晶体管的控制端子共同输入第 1 控制信号, 而互补地控制为接通或 断开, 上述第 3 晶体管的控制端子与被输入比上述第 1 电源电压和上述第 2 电源电压的电源 振幅低振幅的输入数据信号的上述输入端子连接, 上述电平移位电路还具有 : 时钟反相器, 设置在上述第 1 电源线和上述第 2 电源线之间, 并连接在上述第 1 节点和 上述第 1 输出端子之间, 通过第 2 控制信号控制为接通或断开 ; 反相器, 设置在上述第 1 电源线。
5、和上述第 2 电源线之间, 其输入与上述第 1 输出端子连 接 ; 和 开关, 连接在上述第1节点和上述反相器的输出之间, 通过第3控制信号控制为接通或 断开。 2. 根据权利要求 1 所述的电平移位电路, 其特征在于, 相对于一个或多个上述电平移位电路, 还设有生成并提供上述第 1 至第 3 控制信号的 一个控制信号发生电路, 上述控制信号发生电路, 在第 1 时序, 通过上述第 2 控制信号使上述时钟反相器为非激活状态, 在之后的第 2 时序, 通过上述第 3 控制信号断开上述开关, 在之后的第 3 时序, 通过上述第 1 控制信号接通上述第 1 晶体管, 将上述第 1 节点设置 为上述第。
6、 1 电源电压, 在之后的第 4 时序, 通过上述第 1 控制信号断开上述第 1 晶体管, 在之后的第5时序, 通过上述第2控制信号使上述时钟反相器为激活状态, 将反转了上 述第 1 节点的信号从上述第 1 输出端子输出, 在之后的第 6 时序, 通过上述第 3 控制信号接通上述开关, 上述第 1 节点和上述反相器 的输出导通, 上述第 1 至第 4 时序均在数据输出切换时序之前, 上述第 5 时序和上述数据输出切换时序对应, 上述第 6 时序在上述数据输出切换时序之后。 3.根据权利要求2所述的电平移位电路, 其特征在于, 上述输入数据信号在上述第3时 序和上述第 4 时序之间的预定时序被输。
7、入。 4. 根据权利要求 1 所述的电平移位电路, 其特征在于, 具有第 2 输出端子, 上述反相器的输出与上述第 2 输出端子连接。 权 利 要 求 书 CN 102201192 A CN 102201198 A2/3 页 3 5. 根据权利要求 1 所述的电平移位电路, 其特征在于, 上述时钟反相器具有串联连接在上述第 1 电源线和上述第 2 电源线之间的、 第 1 导电 型的第 4 及第 5 晶体管和第 2 导电型的第 6 及第 7 晶体管, 上述第 4 及第 7 晶体管的控制端子与上述第 1 节点连接, 向上述第 5 及第 6 晶体管的控制端子分别输入上述第 2 控制信号和上述第 2 。
8、控制信号 的互补信号, 上述第 5 及第 6 晶体管的连接点与上述第 1 输出端子连接。 6. 根据权利要求 1 所述的电平移位电路, 其特征在于, 上述时钟反相器具有 CMOS 反相器, 其包括串联连接的第 1、 第 2 导电型的第 4、 第 5 晶 体管, 上述第 4 及第 5 晶体管的控制端子与上述第 1 节点连接, 上述第 4 及第 5 晶体管的连接点与上述第 1 输出端子连接, 上述时钟反相器还具有 : 第 1 导电型的第 6 晶体管, 连接在上述 CMOS 反相器的上述第 4 晶体管和上述第 1 电源 线之间, 在控制端子接收上述第 2 控制信号 ; 和 第 1 导电型的第 7 晶。
9、体管, 连接在上述 CMOS 反相器的上述第 5 晶体管和上述第 2 电源 线之间, 在控制端子接收上述第 2 控制信号的互补信号。 7. 根据权利要求 1 所述的电平移位电路, 其特征在于, 上述时钟反相器具有连接在上述第 1 节点和上述第 1 输出端子之间的 CMOS 反相器和 CMOS 开关, 上述 CMOS 反相器连接在上述第 1 电源线和上述第 2 电源线之间, 上述 CMOS 开关通过上述第 2 控制信号和上述第 2 控制信号的互补信号控制接通 / 断 开。 8.根据权利要求1所述的电平移位电路, 其特征在于, 上述第2晶体管与上述第2电源 线连接, 上述第 3 晶体管与上述第 1。
10、 节点连接。 9.根据权利要求1所述的电平移位电路, 其特征在于, 上述第3晶体管与上述第2电源 线连接, 上述第 2 晶体管与上述第 1 节点连接。 10. 根据权利要求 8 所述的电平移位电路, 其中, 相对于多个上述电平移位电路, 共同 地具有一个上述第 2 晶体管。 11. 一种数据驱动器, 其特征在于, 具有 : 电平移位电路, 作为输入数据信号输入影像信号, 进行电平移位并输出 ; 解码器电路, 对上述电平移位电路的输出数据信号进行解码, 从多个参照电压中选择 并输出对应的参照电压 ; 和 输出缓存器电路, 接收来自上述解码器电路的输出电压, 并驱动连接显示元件的信号 线, 上述电。
11、平移位电路由权利要求 1 所述的电平移位电路构成。 12. 根据权利要求 11 所述的数据驱动器, 其特征在于, 相对于一个或多个上述电平移位电路, 设有生成并提供上述第 1 至第 3 控制信号的控 制信号发生电路, 权 利 要 求 书 CN 102201192 A CN 102201198 A3/3 页 4 上述控制信号发生电路, 在第 1 时序, 通过上述第 2 控制信号使上述时钟反相器为非激活状态, 在之后的第 2 时序, 通过上述第 3 控制信号断开上述开关, 在之后的第 3 时序, 通过上述第 1 控制信号接通上述第 1 晶体管, 将上述第 1 节点设置 为上述第 1 电源电压, 在。
12、之后的第 4 时序, 通过上述第 1 控制信号断开上述第 1 晶体管, 在之后的第5时序, 通过上述第2控制信号使上述时钟反相器为激活状态, 将反转了上 述第 1 节点的信号从上述第 1 输出端子输出, 在之后的第 6 时序, 通过上述第 3 控制信号接通上述开关, 上述第 1 节点和上述反相器 的输出导通, 上述第 1 至第 4 时序均在数据输出切换时序之前, 上述第 5 时序和上述数据输出切换时序对应, 上述第 6 时序在上述数据输出切换时序之后。 13. 根据权利要求 11 所述的数据驱动器, 其中, 具有多个上述电平移位电路, 相对于多个上述电平移位电路, 共同具有一个上述第 2 晶体。
13、管。 14. 根据权利要求 11 所述的数据驱动器, 其中, 上述显示元件包括液晶或有机发光二 极管。 15. 一种显示装置, 具有权利要求 11 所述的上述数据驱动器。 权 利 要 求 书 CN 102201192 A CN 102201198 A1/15 页 5 电平移位电路、 数据驱动器及显示装置 技术领域 0001 本发明涉及一种电平移位电路、 使用了该电平移位电路的数据驱动器及显示装 置。 背景技术 0002 近来, 显示装置中, 以薄型、 轻量、 低耗电为特征的液晶显示装置 (LCD) 得到广泛 普及, 大多用于移动电话机 (mobile phone, cellular phone。
14、)、 PDA( 个人数字助理 )、 笔记 本电脑等移动设备的显示部。 但最近, 液晶显示装置的大画面化、 动画对应的技术也得到提 高, 不仅可用于移动设备, 而且也可实现放置式大画面显示装置、 大画面液晶电视。作为它 们的液晶显示装置, 使用可进行高精细显示的有源矩阵驱动方式的液晶显示装置。并且, 作为薄型显示设备, 也开发出了利用了有机发光二极管 (Organic light-emitting diode : OLED) 的有源矩阵驱动方式的显示装置。 0003 参照图 8, 概要说明有源矩阵驱动方式的薄型显示装置 ( 液晶显示装置及有机发 光二极管显示装置 ) 的典型构成。图 8 是表示薄。
15、型显示装置的要部构成的图。参照图 8, 有 源矩阵驱动方式的薄型显示装置具有电源电路 940、 显示控制器 950、 显示面板 960、 栅极驱 动器 970 和数据驱动器 980。 0004 显示面板 960 中, 包括像素开关 964 和显示元件 963 的单位像素矩阵状配置 ( 例 如彩色 SXGA(Super Extended Graphics Array : 超级扩展图形阵列 ) 面板的情况下, 为 12803 像素列 1024 像素行 ), 并将用于向各像素单位传送从栅极驱动器 970 输出的扫 描信号的扫描线 961 及传送从数据驱动器 980 输出的灰度电压信号的数据线 962。
16、 栅格状地 布线。栅极驱动器 970 及数据驱动器 980 由显示控制器 950 控制, 各自所需的时钟 CLK、 控 制信号等, 从显示控制器 950 提供。影像数据通过数字信号提供到数据驱动器 980。电源电 路 940 向栅极驱动器 970、 数据驱动器 980 提供必要的电源。显示面板 960 由半导体基板构 成, 在大画面显示装置中, 广泛使用在玻璃基板、 塑料基板等绝缘性基板上通过薄膜晶体管 (Thin Film Transistor : TFT) 形成了像素开关等的半导体基板。 0005 上述显示装置通过扫描信号控制像素开关964的接通(导通)/断开(非导通), 像 素开关 96。
17、4 接通 ( 导通状态 ) 时, 将与影像数据对应的灰度电压信号施加到显示元件 963, 根据该灰度电压信号, 显示元件 963 的辉度变化, 从而显示图像。液晶显示装置的情况下, 显示元件 963 包括液晶。有机发光二极管显示装置的情况下, 显示元件 963 包括有机发光 二极管。 0006 1个画面的数据的改写以1帧期间(60Hz驱动时通常约为0.017秒)进行, 在各扫 描线 961 中按照 1 像素行 ( 各行 ) 依次选择 ( 像素开关 TFT964 接通 ), 在选择期间内, 将灰 度电压信号从各数据线962经由像素开关964提供到显示元件963。 此外, 还存在通过扫描 线同时选。
18、择多个像素行的情况, 或以 60Hz 以上的帧频驱动的情况。 0007 图 9 是表示图 8 的数据驱动器 980 的要部构成的一个典型示例的图。参照图 9, 数 据驱动器 980 包括移位寄存器 801、 数据寄存器 / 锁存器 802、 电平移位电路组 803、 参照信 说 明 书 CN 102201192 A CN 102201198 A2/15 页 6 号发生电路 804、 解码器电路组 805 和输出缓冲器组 806。 0008 移位寄存器 801 根据起动脉冲和时钟信号 CLK 决定数据锁存器的时序 (timing)。 数据寄存器 / 锁存器 802 根据由移位寄存器 801 决定。
19、的时序, 将输入的影像数字数据扩展 为各输出的位信号, 按照预定的输出数进行锁存, 并根据 STB 信号 ( 选通信号 ) 输出到电平 移位电路组 803。电平移位电路组 803 将从数据寄存器 / 锁存器 802 输出的各输出的位信 号, 从低振幅信号电平变换为高振幅信号, 将互补的高振幅位信号 (DH、 DBH) 输出到解码器 电路组805。 解码器电路组805按照各输出, 从由参照信号发生电路804生成的参照信号组 选择与输入的数字数据 ( 位 ) 信号对应的参照信号。输出缓冲器组 806 按照各输出, 输入 通过解码器电路组 805 的对应的解码器选择的参照信号, 并放大输出和该参照信。
20、号对应的 灰度信号。输出缓冲器组 806 的输出端子组连接到显示装置的数据线。移位寄存器 801 及 数据寄存器 / 锁存器 802 是逻辑电路, 一般由低振幅电压信号 VE3、 VE4( 例如 VE3 3.3V, VE4 0V) 构成, 提供对应的电源电压。 0009 在电平移位电路组 803、 解码器电路组 805 及输出缓冲器组 806 中, 处理驱动显示 元件所需的高振幅电压信号 VE1、 VE2( 例如 VE1 18V, VE2 0V), 提供对应的电源电压。 低振幅电压信号到高振幅电压信号的电平变换通过电平移位电路组 803 进行。电平移位电 路组 803 按照各输出, 具有与影像。
21、数字数据的位数对应的电平移位电路, 接收低振幅电压 信号的位信号, 变换为高振幅电压信号的位信号。 0010 在具有薄型显示装置的高端用途的移动设备、 笔记本 PC、 监视器、 TV 等中, 近年来 高画质化的要求越来越高。具体而言, 开始出现以下的要求 : RGB 各 8 位影像数字数据 ( 约 1680万色)以上的多色化(多位化) ; 动画特性提高 ; 为了对应三维显示将帧频(改写1个 画面的驱动频率 ) 提高到 120Hz 或其以上。因此, 显示装置的数据驱动器必须高速处理多 位的影像数字数据, 要求逻辑电路的电源电压的低压化 ( 例如 0V 2V 以下 )。 0011 因逻辑电路的电源。
22、电压的低压化受到较大影响的是电平移位电路组 803。电平移 位电路组 803 包括与高振幅电压信号对应的具有高电压耐压的高耐压晶体管, 高耐压晶体 管的阈值电压也较高。因此, 逻辑电路的电源电压变低, 输入到电平移位电路组 803 的低振 幅的数字信号的高电位接近电平移位电路组 803 的高耐压晶体管的阈值电压时, 栅极接收 低振幅电压信号的电平移位电路组 803 的晶体管的漏极电流变小 ( 例如与 ( 栅极电压 - 阈 值电压 ) 的 2 次方成比例 ), 存在难于进行高速的电平变换的情况、 或电平变换动作本身变 得困难的情况。 0012 作为将低振幅的数字信号电平变换为高振幅的电压信号的技。
23、术, 公开了以下技 术。 0013 图 10 是表示与专利文献 1(JP 特开平 2-188024 号公报 ) 的图 2 所公开的电路同 等结构的图。但在图 10 中, 为了便于说明, 元件号码等与专利文献 1 的图 2 不同。参照图 10, N 沟道 MOS 晶体管 M81、 M82、 P 沟道 MOS 晶体管 M83、 M84 构成典型的交叉式结构的电平 移位电路, 进一步具有第 1 电流供给电路 91、 第 2 电流供给电路 92。 0014 对电平移位电路 (M81、 M82、 M83、 M84) 的动作进行说明。此外在图 10 中, 设低振 幅信号 IN 及其互补信号 INB 的电压。
24、为 VDD1 和 VSS(VSS 是低电位侧电源电压 ), 设与低振 幅信号 IN 相对的高振幅输出信号 OUT 及其互补信号 OUTB 的电压为 VDD2(VDD2 VDD1) 和 VSS。 说 明 书 CN 102201192 A CN 102201198 A3/15 页 7 0015 电平移位电路 (M81、 M82、 M83、 M84) 具有 : N 沟道 MOS 晶体管 M81、 M82, 源极共同连 接到电源 VSS, 漏极分别连接到输出端子 N74、 N73, 栅极分别连接到输入端子 N71、 N72 ; 和 P 沟道 MOS 晶体管 M83、 M84, 源极共同连接到电源 VD。
25、D2, 漏极分别连接到输出端子 N74、 N73, 栅极交叉连接到输出端子 N73、 N74。 0016 低振幅 (VDD1-VSS) 的数字输入信号 IN、 INB 提供到输入端子 N71、 N72, 该输入信 号 IN 为高电平 ( VDD1) 时, 晶体管 M81 接通, 与 M81 的漏极节点连接的输出端子 N74 变 为 VSS, 晶体管 M82 断开, M84 接通, 与晶体管 M84 的漏极节点连接的输出端子 N73 变为电源 电压 VDD2。另一方面, 该输入信号 INB 为高电平 (VDD1) 时, 晶体管 M82 接通, 与晶体管 M82 的漏极节点连接的输出端子 (OUT。
26、)N73 变为 VSS, 晶体管 M81 断开, 晶体管 M83 接通, 与晶体 管 M83 的漏极节点连接的输出端子 (OUTB)N74 变为电源电压 VDD2。 0017 在图 10 中, 若输入信号 IN、 INB 的振幅变低, 则在输入信号 IN、 INB 的电位变化时, N 沟道 MOS 晶体管 M81、 M82 的放电动作和 P 沟道 MOS 晶体管 M83、 M84 的充电动作过渡性地 同时产生, 因此易产生错误动作、 贯通电流。 0018 具体而言, 例如在初始状态下, 输入信号 IN、 INB 分别是低电平 (VSS)、 高电平 (VDD1), 输出信号 OUT、 OUTB 。
27、分别是低电平 (VSS)、 高电平 (VDD2)。晶体管 M81、 M82 分别断 开 ( 电气性非导通 )、 接通 ( 电气性导通 ), 晶体管 M83、 M84 分别接通、 断开。 0019 从初始状态开始, 输入信号 IN、 INB 分别变为高电平、 低电平的情况下, 在刚刚变 化后, 晶体管 M81、 M82 分别变为接通、 断开。并且, 在刚刚变化后, 输出信号 OUT、 OUTB 分别 变为低电平、 高电平, 晶体管 M83、 M84 分别变为接通、 断开。 0020 因此, 为了正常进行电平移位动作, 晶体管M81必须以超过晶体管M83的充电能力 的放电能力, 使输出信号 OUT。
28、B 的电位降低到低电平 (VSS) 侧。 0021 当输出信号 OUTB 的电位降低时, 晶体管 M84 变为接通, 输出信号 OUT 提高到电源 电压 VDD2。并且, 晶体管 M83 断开, 完成电平变换。 0022 输入信号 IN、 INB 分别变为低电平、 高电平时, 晶体管 M81、 M83 和晶体管 M82、 M84 的作用变为和上述相反的动作。 0023 输入信号IN的振幅变低时, N沟道MOS晶体管M81、 M82的栅极/源极间电压变低, 放电能力降低 (M81、 M82 的漏极电流变小 ), 易发生错误动作。 0024 并且, 输入信号 IN 的振幅变低时, 即使正常进行电平。
29、移位动作, 若输出信号 OUT、 OUTB 的变化变慢, 也会过渡性地使晶体管 M81 和 M83 同时变为接通状态或者晶体管 M82 和 M84 同时变为接通状态, 所以产生从电源 VDD2 到 VSS 的贯通电流 (through current), 耗电 增大。 0025 在图 10 的构成中, 为了在输入信号 IN/INB 的振幅较低时也正常进行电平移位动 作, 且实现电平移位动作的高速化, 而在电平移位电路 (M81、 M82、 M83、 M84) 上设置第 1 电 流供给电路 91 及第 2 电流供给电路 92。 0026 第 1 电流供给电路 91 在输入信号 IN 从低电平 (。
30、VSS) 向高电平 (VDD1) 变换时动 作。第 2 电流供给电路 92 在输入信号 INB 从低电平 (VSS) 向高电平 (VDD1) 变化时动作。 0027 第 1 电流供给电路 91 具有 : 0028 P 沟道 MOS 晶体管 M85, 源极与电源 VDD2 连接, 漏极和栅极连接 ; 0029 P 沟道 MOS 晶体管 M86, 源极与电源 VDD2 连接, 栅极与 P 沟道 MOS 晶体管 M85 的栅 说 明 书 CN 102201192 A CN 102201198 A4/15 页 8 极连接, 漏极与输出端子 N73 连接 ; 0030 N 沟道 MOS 晶体管 M89,。
31、 漏极连接到 P 沟道 MOS 晶体管 M85 的漏极, 栅极连接到输 入端子 N71 ; 和 0031 N 沟道 MOS 晶体管 M90, 漏极连接到 N 沟道 MOS 晶体管 M89 的源极, 栅极连接到输 出端子 N74, 源极连接到电源 VSS。 0032 第 2 电流供给电路 92 具有 : 0033 P 沟道 MOS 晶体管 M88, 源极连接到电源 VDD2, 漏极和栅极连接 ; 0034 P 沟道 MOS 晶体管 M87, 源极连接到电源 VDD2, 栅极连接到 P 沟道 MOS 晶体管 M88 的栅极, 漏极连接到输出端子 N74 0035 N 沟道 MOS 晶体管 M91,。
32、 漏极连接到 P 沟道 MOS 晶体管 M88 的漏极, 栅极连接到输 入端子 N72 ; 和 0036 N 沟道 MOS 晶体管 M92, 漏极连接到 N 沟道 MOS 晶体管 M91 的源极, 栅极连接到输 出端子 N73, 源极连接到电源 VSS。 0037 作为初始状态, 输入信号 IN、 INB 分别是低电平 (VSS)、 高电平 (VDD1), 输出信号 OUT、 OUTB 分别是低电平 (VSS)、 高电平 (VDD2)。晶体管 M81、 M82 分别断开、 接通, 晶体管 M83、 M84分别接通、 断开。 说明从该初始状态开始输入信号IN、 INB分别变为高电平(VDD1)、。
33、 低电平 (VSS) 的情况。 0038 输入信号 IN、 INB 刚变化为高电平 (VDD1)、 低电平 (VSS) 后, 晶体管 M81、 M82 分 别接通、 断开。并且, 输入信号 IN、 INB 刚变化为高电平 (VDD1)、 低电平 (VSS) 后, 输出信号 OUT、 OUTB 变为低电平、 高电平, 晶体管 M83、 M84 分别变为接通、 断开。 0039 在第 1 电流供给电路 91 中, 向晶体管 M89 的栅极输入输入信号 IN 的高电平 (VDD1), 向晶体管M90的栅极输入输出信号OUTB的高电平(VDD2), 而均变为接通, 与晶体管 M89 的栅极电压 (VD。
34、D1) 和源极电压 (VSS) 间的电压对应的漏极电流被输入到电流镜 (M85、 M86) 的晶体管 M85。折返了电流镜的输入电流的输出电流 ( 镜电流 ) 从晶体管 M86 的漏极 输出, 使输出端子 N73 充电。晶体管 M86 的漏极电流 ( 镜电流 ) 成为使电流镜的输入电流 放大的电流, 提高输出端子N73的输出信号OUT的电位, 断开晶体管M83。 此外, 电流镜的输 出电流相对于输入电流的放大率 ( 镜比 ), 在晶体管 M85、 M86 的栅极长度相同的情况下, 由 晶体管 M86 相对于晶体管 M85 的栅极宽度的比率 ( 大于 1) 确定。 0040 另一方面, 晶体管 。
35、M81 接通, 降低连接了其漏极的输出端子 N74 的输出信号 OUTB 的电位, 晶体管 M84 变为接通, 完成电平移位。 0041 输出信号 OUTB 的电位降低时, 第 1 电流供给电路 91 的晶体管 M90 断开, 第 1 电流 供给电路 91 停止。因此, 第 1 电流供给电路 91 在从初始状态开始刚变化后, 迅速提高输出 端子 N73 的电位, 断开晶体管 M83。因此, 晶体管 M81 可迅速降低输出端子 N74 的输出信号 OUTB 的电位。因此, 可正常且高速地进行电平移位动作。 0042 第 2 电流供给电路 92 在输入信号 INB 从低电平向高电平变化时动作。初始。
36、状态 下, 输入信号 IN、 INB 分别为高电平 (VDD1)、 低电平 (VSS), 输出信号 OUT、 OUTB 分别为高电 平 (VDD2)、 低电平 (VSS)。 0043 晶体管 M82、 M81 分别断开、 接通, 晶体管 M84、 M83 分别接通、 断开。说明从该状态 开始输入信号 IN、 INB 分别变为低电平 (VSS)、 高电平 (VDD1) 的情况。 说 明 书 CN 102201192 A CN 102201198 A5/15 页 9 0044 输入信号 IN、 INB 刚变为低电平 (VSS)、 高电平 (VDD1) 后, 晶体管 M81、 M82 分别断 开、 。
37、接通。并且, 输入信号 IN、 INB 刚变为低电平 (VSS)、 高电平 (VDD1) 后, 输出信号 OUT、 OUTB 变为高电平、 低电平, 晶体管 M83、 M84 分别断开、 接通。 0045 在第 2 电流供给电路 92 中, 向晶体管 M91 的栅极输入输入信号 INB 的高电平 (VDD1), 向晶体管 M92 的栅极输入输出信号 OUT 的高电平 (VDD2), 而均接通, 与晶体管 M91 的栅极电压(VDD1)和源极电压(VSS)之间的电压对应的漏极电流输入到电流镜(M88、 M87) 的晶体管 M88, 折返了电流镜的输入电流的输出电流 ( 镜电流 ) 从晶体管 M8。
38、7 的漏极输出, 对输出端子 N74 进行充电。晶体管 M87 的漏极电流 ( 镜电流 ) 成为使电流镜的输入电流放 大的电流, 提高输出端子N74的输出信号OUT的电位, 断开晶体管M84。 此外, 电流镜的输出 电流相对于输入电流的放大率 ( 镜比 ), 在晶体管 M88、 M87 的栅极长度相同的情况下, 由晶 体管 M87 相对于晶体管 M88 的栅极宽度的比率 ( 大于 1) 确定。 0046 另一方面, 晶体管 M82 接通, 使连接了晶体管 M82 的漏极的输出端子 N74 的输出信 号 OUTB 的电位降低到 VSS 侧, 结果, 晶体管 M84 变为接通, OUT 提高到电源。
39、电压 VDD2 侧, 完 成电平移位。 0047 并且, 输出信号 OUT 的电位降低时, 第 2 电流供给电路 92 的晶体管 M92 断开, 第 2 电流供给电路 92 停止。因此, 第 2 电流供给电路 92 在从初始状态开始刚变化后, 迅速提高 输出端子N74的电位, 断开晶体管M84, 因此, 晶体管M82可迅速降低输出端子N73的输出信 号 OUT 的电位。因此, 可正常且高速地进行电平移位动作。 0048 如上所述, 图 10 的电平移位电路在输入信号的振幅较低时, 也可高速进行向高振 幅输出信号的电平变换。 0049 并且根据图10的电路, 因输出信号OUT、 OUTB的变化较。
40、快, 因此过渡性地使晶体管 M81、 M83 同时接通或者使晶体管 M82、 M84 同时接通的期间变短, 可抑制贯通电流。 0050 并且, 作为多晶硅薄膜晶体管的液晶驱动用数据线驱动电路, 专利文献 2(JP 特开 2003-115758 号公报 ) 公开了以下技术 : 将低振幅 (0V 3V) 的影像数字信号电平变换为 和显示元件的驱动对应的高振幅 (0V 10V) 的电压信号。图 11 是从专利文献 2 的图 1 引 用的图。参照图 11, 具有 : N 沟道 MOS 晶体管 MN1, 连接在提供低振幅的输入信号 IN 的输入 端子 N61 和端子 N62 之间, 栅极接收信号 XSM。
41、P ; N 沟道 MOS 晶体管 MN2, 源极连接到 GND, 栅 极连接到端子 N62 ; N 沟道 MOS 晶体管 MN3, 源极连接到晶体管 MN2 的漏极, 漏极连接到端子 N63 ; P 沟道 MOS 晶体管 MP1, 源极连接到 10V 电源, 漏极连接到端子 N63 以及反相器 (MN4、 MP2), 连接在端子 N63 和输出端子 N64 之间, 在 10V 电源和 GND 之间动作。在端子 N62、 N63 上连接有可暂时保持端子电压的电容 C1、 C2。向晶体管 MN3 和 MP1 的栅极共同输入信号 SMP。信号 SMP、 XSMP 是高振幅 (0V-10V) 的采样控。
42、制信号, 信号 XSMP 是信号 SMP 的互补信 号。图 11 表示数据线驱动电路的采样电平变换部, 向输入端子 N61 提供了低振幅的影像串 行数据。首先, 采样控制信号 SMP 是低 (0V)、 XSMP 是高 (10V) 时, 晶体管 MN1 变为接通, 对 输入到输入端子 61 的串行数据进行采样, 由端子 N62 的电容 C1 保持高 (3V) 或低 (0V) 的 低振幅的数据信号。此时, 晶体管 MP1、 MP3 接通、 断开, 端子 N63 被预充电为高 (10V), 输出 端子 N64 的信号 OUT 通过反相器 (MN4、 MP2) 变为低 (0V)。 0051 接着, 采。
43、样控制信号 SMP 变为高 (10V)、 XSMP 变为低 (0V) 时, 晶体管 MN1 断开, 端 子 N62 的电容 C1 保持的数据信号继续被保持。并且, 晶体管 MP1、 MN3 分别断开、 接通。因 说 明 书 CN 102201192 A CN 102201198 A6/15 页 10 晶体管 MN3 接通, 所以端子 N63 的电压根据由端子 N62 的电容 C1 保持的数据信号而变化。 即, 端子 N62 的数据信号为高 (3V) 时, 晶体管 MN2 接通, 端子 N63 的电压从高 (10V) 变为低 (0V), 由电容 C 保持。并且, 端子 N62 的数据信号为低 (。
44、0V) 时, 晶体管 MN2 断开, 端子 N63 的电压保持高 (10V), 由电容 C2 保持。另一方面, 输出端子 N64 的电压是端子 N63 的反相 器输出, 因此变为端子 N63 的相反的逻辑值。即, 从输出端子 N64 输出和端子 N62 的低振幅 的数据信号相同的逻辑值的高振幅的数据信号。此外, 在专利文献 2 中, 其构成是, 在图 11 的输出端子N64的后段连接高压电路的锁存电路(未图示), 在预定期间稳定地保持电平变 换后的电压信号, 并且将锁存的信号提供到解码器(DAC)(JP特开2003-115758号公报的图 22)。 0052 专利文献 1 : JP 特开平 2。
45、-188024 号公报 0053 专利文献 2 : JP 特开 2003-115758 号公报 0054 以下进行相关技术的分析。 0055 如上所述, 相关技术的电平移位电路适用于图 9 的数据驱动器的电平移位电路组 803 时, 存在各种问题。 0056 在图 9 的电平移位电路组 803 中, 因具有将输出数和位数累计计算的个数的电平 移位电路, 所以减小每个电平移位电路的面积变得很重要。 即, 要求可将低振幅的位信号高 速电平变换为高振幅的信号并且节省面积的电平移位电路。 0057 并且, 图 9 的电平移位电路组 803 向解码器电路组 805 提供输出信号。因此, 各电 平移位电路。
46、的输出端子连接到解码器电路的位信号线。 在解码器电路的位信号线连接构成 解码器电路的晶体管 ( 开关晶体管 ) 的栅极, 电平移位电路组 803 的各电平移位电路要求 高速驱动包括这些栅极电容、 布线电容的负荷电容。 0058 图 10 的构成中, 每个电平移位电路由 12 个晶体管构成。第 1、 第 2 电流供给电路 91、 92 用于输出端子 N73、 N74 的充电, 第 1 电流供给电路 91 为了提供高驱动能力的输出电 流 (M86 的漏极电流 ), 必须通过电流镜 (M85、 M86) 放大栅极接收低振幅的输入信号 IN 的 晶体管 M89 的漏极电流。即, 需要使晶体管 M86 。
47、的栅极宽度充分大于晶体管 M85 的栅极宽 度。同样, 第 2 电流供给电路 92 为了提供高驱动能力的输出电流 (M87 的漏极电流 ), 需要 使晶体管 M87 的栅极宽度充分大于晶体管 M88 的栅极宽度。因此, 存在图 10 的电平移位电 路面积变大的问题。 0059 图 11 的构成中, 电平变换所需的晶体管数较少, 但不具有在驱动数据线的 1 个数 据期间内稳定保持的功能。即, 在图 11 中, 端子 N62、 N63 的信号电压由电容 C1、 C2 保持。 但电容 C1、 C2 的电容值因进行高速动作而无法成为较大的电容值。因此存在以下问题 : 在 1 个数据期间内通过电容 C1。
48、、 C2 保持时, 即使因噪声等而使电容 C1、 C2 保持的电压变动, 也 无法恢复到变动前的电压。为在 1 个数据期间稳定保持电平变换后的电压信号, 而在图 11 的后段设置锁存电路时, 晶体管个数增加, 面积增大。 发明内容 0060 本发明的目的在于提供一种可将低振幅的数字信号迅速地电平变换为高振幅的 电压信号、 并且可在预定的期间内稳定保持电压变换后的电压信号的电平移位电路、 及具 有该电路移位电路的数据驱动器和显示装置。 说 明 书 CN 102201192 A CN 102201198 A7/15 页 11 0061 并且, 本发明在实现上述目的的同时, 其目的还在于提供一种结构。
49、简易并节省面 积的电平移位电路、 及具有该电平移位电路的数据驱动器和显示装置。 0062 根据本发明, 提供一种电平移位电路, 其具有 : 第1导电型的第1晶体管, 连接在第 1 电源线和第 1 节点之间, 该第 1 电源线与具有第 1 电源电压的第 1 电源连接 ; 和第 2 导电 型的第 2 及第 3 晶体管, 串联连接在第 2 电源线和上述第 1 节点之间, 该第 2 电源线与具有 第 2 电源电压的第 2 电源连接, 向上述第 1 及第 2 晶体管的栅极共同输入第 1 控制信号, 在 一方接通时另一方断开, 向上述第 3 晶体管的栅极输入比上述第 1 电源和上述第 2 电源的 电源振幅低振幅的输入数据信号, 还具有 : 时钟反相器, 连接在上述第 1 电源线和上述第 2 电源线之间, 其输入和输出与上述第 1 节点和第 1 输出端子连接, 通过第 2 控制信号控制为 接通或断开 ; 反相器, 连接着上述第 1 电源线和上述第 2 电源线之间, 其输入与上述第 1 输 出端子连接 ; 和开关,。