《基于模拟解调/调制的数字射频存储器.pdf》由会员分享,可在线阅读,更多相关《基于模拟解调/调制的数字射频存储器.pdf(11页完整版)》请在专利查询网上搜索。
1、(10)申请公布号 CN 103364765 A (43)申请公布日 2013.10.23 CN 103364765 A *CN103364765A* (21)申请号 201310313641.8 (22)申请日 2013.07.24 G01S 7/38(2006.01) (71)申请人 中国人民解放军空军预警学院 地址 430019 湖北省武汉市江岸区黄浦大街 288 号 申请人 中国电子科技集团公司第三十八研 究所 (72)发明人 冒燕 余国文 恽建波 彭世蕤 王振华 余海龙 (74)专利代理机构 湖北武汉永嘉专利代理有限 公司 42102 代理人 王守仁 (54) 发明名称 基于模拟解调。
2、 / 调制的数字射频存储器 (57) 摘要 本发明公开一种基于模拟解调 / 调制的数字 射频存储器, 该数字射频存储器设有 FPGA, 通过 数据线与 FPGA 分别相连的 FLASH、 RAM, 通过数据 线分别与 FPGA 相连的 I 路和 Q 路的 A/D、 D/A, 还 设有分别与I路和Q路的D/A相连的低通滤波器。 本发明能实现优于 400MHz 的带宽和优于 40dB 的 动态, 能适用多种体制雷达信号, 具有通过样本筛 选和样本频谱提纯技术提高复制信号的质量的能 力, 能通过重频跟踪稳定跟踪目标信号产生相参 的干扰信号, 能对输出信号进行归一化和峰均比 改善处理, 极大的提高了干。
3、扰的效率, 能够广泛的 应用于各类型的雷达干扰机。 (51)Int.Cl. 权利要求书 2 页 说明书 5 页 附图 3 页 (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书2页 说明书5页 附图3页 (10)申请公布号 CN 103364765 A CN 103364765 A *CN103364765A* 1/2 页 2 1. 基于模拟解调 / 调制的数字射频存储器, 其特征是设有 FPGA, 通过数据线分别与 FPGA 相连的 FLASH、 RAM, 通过数据线分别与 FPGA 相连的 I 路和 Q 路的 A/D、 D/A, 还设有分 别与 I 路和 Q 路的 D/。
4、A 相连的低通滤波器。 2. 如权利要求 1 所述的基于模拟解调 / 调制的数字射频存储器, 其特征是 A/D 对模拟 接收通道输入的模拟I、 Q基带信号进行数字化处理, 然后FPGA对输入的数字化处理后的信 号进行自适应门限的提取, 通过包络检波和过自适应门限检测, 测量到达脉冲的时域参数, 该信号通过数字鉴频测量到达脉冲的载频形成脉冲描述字 PDW, PDW 经装订的目标信号参 数筛选、 匹配后由装订的信号参数进行多路跟踪器的重频跟踪, 提取目标样本和进行样本 频谱提纯, 并通过对目标信号的延迟叠加产生干扰信号, 调制多普勒频率, 经峰均比改善和 幅度归一化处理后, 通过 D/A 进行数模。
5、转化, 再经低通滤波器滤波后, 输入模拟发射通道。 3. 如权利要求 2 所述的基于模拟解调 / 调制的数字射频存储器, 其特征是所述的自适 应门限的提取方法是 : 通过循环叠代求取噪声的均值和方差, 将均值与 N 倍方差的和作为 检测的保宽门限, 通过延迟求取脉冲的顶部幅值, 将顶部幅值与第一门限差值的 1/2 加上 第一门限值作为检测门限 ; 该方法确保包络检测的准确性, 同时还可以获得包络的特征参 数。 4. 如权利要求 2 所述的基于模拟解调 / 调制的数字射频存储器, 其特征是采用乒乓存 储方法存储目标样本, 确保干扰信号所用样本的准确性, 所述乒乓存储方法为 : 乒乓存储采 用两个。
6、 RAM, 信号样本在两个 RAM 中轮流存储, 其存储的准则是当两个 RAM 存储的样本为正 确时, 新样本更新较早的样本 ; 当两个样本一个正确一个错误时, 新样本更新错误样本 ; 在 干扰样本读取时优先使用当前样本, 当前样本错误时使用前一个样本。 5. 如权利要求 2 所述的基于模拟解调 / 调制的数字射频存储器, 其特征是所述的多路 跟踪器的重频跟踪, 其对常规、 MTI、 MTD、 PD 体制雷达进行稳定的跟踪, 确保干扰信号的相参 性, 该重频跟踪的方法是 : 参数测量形成的 PDW 与雷达参数进行匹配, 若满足匹配要求, 则 将该脉冲作为基准, 继续搜索下一个满足要求的脉冲, 。
7、若两脉冲间隔大于雷达最大周期, 则 重新搜索基准脉冲, 若两脉冲间隔小于雷达最大周期, 则继续搜索满足要求的脉冲, 当脉冲 间隔符合雷达周期参数时, 则进入跟踪状态依据当前脉冲同时推出所有周期的波门, 多个 周期的波门相或作为采样波门, 采样波门中有满足要求的脉冲时, 则重复上述步骤 ; 采样波 门中没有满足要求的脉冲时, 则根据最后确认的脉冲推出波门, 有满足要求的脉冲则继续 跟踪, 若连续 5 个波门中无满足要求的脉冲, 则回到搜索匹配状态。 6. 如权利要求 2 所述的基于模拟解调 / 调制的数字射频存储器, 其特征是所述的样本 频谱提纯, 其方法是 : 首先是对样本去直流, 其次通过波。
8、门和样本检波包络相与作为采样门 套, 确保存储样本的质量, 保证样本频谱的纯度。 7. 如权利要求 2 所述的基于模拟解调 / 调制的数字射频存储器, 其特征是所述的对 目标信号的延迟叠加产生干扰信号, 是采用折叠叠加的密集假目标干扰信号产生方法实现 的, 以降低存储容量的需求, 该方法是 : 利用等时延迟叠加后中间部分相同的特点, 将延迟 间隔作为存储深度, 同时将样本根据延迟间隔分成若干等份, 样本若不足一个延迟间隔时 补零, 将各等份累加存储, 干扰时循环读取。 8. 如权利要求 2 所述的基于模拟解调 / 调制的数字射频存储器, 其特征是所述的调制 多普勒噪声, 其方法是 : 存储一组。
9、随机相位, 在每周期的干扰信号上调制一随机相位, 随机 权 利 要 求 书 CN 103364765 A 2 2/2 页 3 相位循环使用, 形成多普勒噪声 ; 该方法简单有效, 确保对 MTI、 AMTI、 MTD、 PD 雷达的干扰效 果。 9. 如权利要求 2 所述的基于模拟解调 / 调制的数字射频存储器, 其特征是所述的经峰 均比改善和幅度归一化处理, 其方法是 : 对已知的线性调频信号延迟叠加时采用同相序列 改善峰均比, 其他情况延迟叠加时采用随机相位来改善峰均比 ; 该方法确保干扰效率。 10.如权利要求1所述的基于模拟解调/调制的数字射频存储器, 其特征是所述的I路 和 Q 路的。
10、 A/D 采用 400MHz 的带宽, 同时 A/D 的位数 14bit。 权 利 要 求 书 CN 103364765 A 3 1/5 页 4 基于模拟解调 / 调制的数字射频存储器 技术领域 0001 本发明涉及一种基于模拟解调 / 调制的数字射频存储器, 主要用途涉及电子对 抗、 信号模拟等领域。 背景技术 0002 数字射频存储器主要应用于电子对抗领域和信号模拟领域, 其基本功能是对输入 的模拟信号进行模数转化, 对数字信号进行存储, 对数字信号进行适当的处理, 对处理后的 数字信号进行数模转化。 现有的数字射频存储器基本上只有存储功能和少量的干扰调制功 能, 缺乏信号的检测功能、 重。
11、频跟踪功能、 信号频谱的提纯功能、 功率归一化功能、 输出信号 峰均比改善功能等, 因此射频存储器还需要复杂的外围检测、 控制电路与射频存储器协同 工作, 使用复杂、 外形结构也比较大。此外, 现有的射频存储器一般是针对特定目标进行设 计的, 对不同类型目标适应能力差。 0003 目前, 可实现雷达干扰的数字射频存储器有以下几种 : 0004 1刘忠、 王雪松、 刘建成、 王国玉和肖顺平提出了间歇采样重复转发干扰样式, 并 理论分析了该干扰样式的干扰效果 (刘忠等, 基于数字射频存储器的问歇采样重复转发干 扰, 兵工学报, 2008, 29(4) : 405-410) 。但该发明仅仅通过数值仿。
12、真对文中的分析结论进行 了验证, 没有在硬件上完成设计和验证。 0005 2王跃鹏、 黄建冲提出了利用射频存储器实现 PD 雷达同步欺骗干扰方法 (王跃鹏 等, 基于射频存储器的 PD 雷达同步欺骗干扰方法, 飞航导弹, 2004,(12) : 57-60) ; 但该发明 仅仅局限于对 PD 雷达同步欺骗干扰的讨论, 适用对象不具有普遍性, 并且主要指标低, 瞬 时工作带宽为 200MHz, 动态范围为 20dB。 0006 3 邱伟林论述了数字射频存储器技术在雷达对抗中的作用和重要性, 介绍了数字 射频存储器的原理, 给出了应用数字射频存储器进行雷达干扰的几种干扰方式 (邱伟林, 数 字射频。
13、存储器在雷达干扰中的应用, 航天电子对抗, 2006, 22(1) : 42-44) 。但是他没有结合 数字射频存储器的硬件设计和软件开发提出实现雷达干扰技术的具体方法。 0007 4 曹鹏、 戴国宪论述了一种采用数字射频存储器的干扰机设计方案 (曹鹏等, 一种 基于数字射频存储器的欺骗干扰机, 航天电子对抗, 2004(2) : 33-35) 。但该发明仅仅讨论 了实现距离 - 速度同步欺骗干扰的原理, 适用对象不具有普遍性。 0008 5程嗣怡、 吴华和王星提出了一种 1bit 数字射频存储器的设计原理和它采用的 处理方法, 给出了原理框图和主要性能指标 (程嗣怡等, 应用于电子干扰中的 。
14、1bit 数字射 频存储器的设计, 弹箭与制导学报, 2005, 25(4) : 280-281) 。但该发明没有讨论在该射频存 储器上如何实现雷达干扰的技术方法, 其系统的动态范围只有 6dB。 0009 目前, 有关实现雷达干扰的数字射频存储器的期刊论文较多, 发明专利较少, 相关 文献内容的主要特点是 :(1) 仅讨论了数字射频存储器的硬件设计, 而没有讨论干扰方法 如何在硬件上实现 ;(2) 仅对某一个干扰方法进行了讨论, 适用对象不具有普遍性 ;(3) 主 要性能指标不高, 不能满足复杂的电磁环境。 说 明 书 CN 103364765 A 4 2/5 页 5 发明内容 0010 本。
15、发明所要解决的技术问题是 : 提供一种基于模拟解调 / 调制的数字射频存储 器, 该数字射频存储器不需要外围电路, 只需要连接模拟收发通道, 即可完成信号检测、 信 号筛选、 重频跟踪、 样本提取、 样本提纯、 干扰产生、 多普勒调制、 峰均比改善、 归一化处理等 工作。 0011 本发明解决其技术问题采用的技术方案是 : 设有现场可编程门阵列 (FPGA) , 通过 数据线分别与 FPGA 相连的闪存 (FLASH) 、 随机存取存贮器 (RAM) , 通过数据线分别与 FPGA 相连的 I 路和 Q 路的 A/D、 D/A, 还设有分别与 I 路和 Q 路的 D/A 相连的低通滤波器。 0。
16、012 本发明中, 首先A/D对模拟接收通道输入的模拟I、 Q基带信号进行数字化处理, 然 后 FPGA 对输入的数字化处理后的信号进行自适应门限的提取, 通过包络检波和过自适应 门限检测, 测量到达脉冲的时域参数, 该信号通过数字鉴频测量到达脉冲的载频形成脉冲 描述字 PDW, PDW 经装订的目标信号参数筛选、 匹配后由装订的信号参数进行多路跟踪器的 重频跟踪, 提取目标样本和进行样本频谱提纯, 并通过对目标信号的延迟叠加产生干扰信 号, 调制多普勒频率, 经峰均比改善和幅度归一化处理后, 通过 D/A 进行数模转化, 再经低 通滤波器滤波后, 输入模拟发射通道。 0013 所述的自适应门。
17、限的提取方法可以是 : 通过循环叠代求取噪声的均值和方差, 将 均值与 N 倍方差的和作为检测的保宽门限, 通过延迟求取脉冲的顶部幅值, 将顶部幅值与 第一门限差值的 1/2 加上第一门限值作为检测门限 ; 该方法确保包络检测的准确性, 同时 还可以获得包络的特征参数。 0014 所述的目标样本可以由乒乓存储方法存储, 以确保干扰信号所用样本的准确性, 该乒乓存储方法可以为 : 乒乓存储采用两个 RAM, 信号样本在两个 RAM 中轮流存储, 其存储 的准则是当两个 RAM 存储的样本为正确时, 新样本更新较早的样本 ; 当两个样本一个正确 一个错误时, 新样本更新错误样本 ; 在干扰样本读取。
18、时优先使用当前样本, 当前样本错误时 使用前一个样本。 0015 所述的多路跟踪器的重频跟踪, 其对常规、 动目标显示 (MTI) 、 动目标显示 (MTD) 、 脉冲多普勒 (PD) 体制雷达进行稳定的跟踪, 确保干扰信号的相参性, 该重频跟踪的方法可 以是 : 参数测量形成的脉冲描述字 (PDW) 与雷达参数进行匹配, 若满足匹配要求, 则将该脉 冲作为基准, 继续搜索下一个满足要求的脉冲, 若两脉冲间隔大于雷达最大周期, 则重新搜 索基准脉冲, 若两脉冲间隔小于雷达最大周期, 则继续搜索满足要求的脉冲, 当脉冲间隔符 合雷达周期参数时, 则进入跟踪状态依据当前脉冲同时推出所有周期的波门,。
19、 多个周期的 波门相或作为采样波门, 采样波门中有满足要求的脉冲时, 则重复上述步骤 ; 采样波门中没 有满足要求的脉冲时, 则根据最后确认的脉冲推出波门, 有满足要求的脉冲则继续跟踪, 若 连续 5 个波门中无满足要求的脉冲, 则回到搜索匹配状态。 0016 所述的样本频谱提纯, 其方法可以是 : 首先是对样本去直流, 其次通过波门和样本 检波包络相与作为采样门套, 确保存储样本的质量, 保证样本频谱的纯度。 0017 所述的对目标信号的延迟叠加产生干扰信号, 是采用折叠叠加的密集假目标干扰 信号产生方法实现的, 以降低存储容量的需求, 该方法可以是 : 利用等时延迟叠加后中间部 分相同的特。
20、点, 将延迟间隔作为存储深度, 同时将样本根据延迟间隔分成若干等份, 样本若 说 明 书 CN 103364765 A 5 3/5 页 6 不足一个延迟间隔时补零, 将各等份累加存储, 干扰时循环读取。 0018 所述的调制多普勒噪声, 其可以方法是 : 存储一组随机相位, 在每周期的干扰信号 上调制一随机相位, 随机相位循环使用, 形成多普勒噪声 ; 该方法简单有效, 确保对 MTI、 自 适应动目标显示 (AMTI) 、 MTD、 PD 雷达的干扰效果。 0019 所述的经峰均比改善和幅度归一化处理, 其方法可以是 : 对已知的线性调频信号 延迟叠加时采用同相序列改善峰均比, 其他情况延迟。
21、叠加时采用随机相位来改善峰均比 ; 该方法确保干扰效率。 0020 所述的 I 路和 Q 路的 A/D 可以采用 400MHz 的带宽, 同时 A/D 的位数 14bit。 0021 本发明与现有技术相比具有以下的主要优点 : 0022 采用了一体化设计思想, 该数字射频存储器具有尺寸小 (12cm8cm) 、 能力强、 运 用简单、 广泛的适应性等特点, 尤其是在小型化干扰设备或模拟器上。 该射频存储器通过采 用自适应门限解决了信号准确测量的问题, 通过采用多路跟踪器的重频跟踪设计解决了对 多种体制雷达信号稳定跟踪的问题和抗雷达副瓣对消的问题, 通过乒乓存储和频谱提纯解 决了信号样本的准确性。
22、、 及时性的问题, 通过折叠存储解决了较高的存储深度需求的问题, 通过多普勒噪声的调制解决了对多种体制雷达干扰适应性的问题, 通过归一化处理和峰均 比改善处理提升了干扰效率。 0023 该射频存储器具有优于 400MHz 的带宽和优于 40dB 的动态, 对常规、 MTI、 MTD、 PD 体制雷达均有良好的适应性。 附图说明 0024 图 1 是本发明基于模拟解调 / 调制的数字射频存储器的结构示意图。 0025 图 2 是延迟叠加示意图。 0026 图 3 是本发明基于模拟解调 / 调制的数字射频存储器的工作流程示意图。 0027 图 4 是保宽门限提取流程示意图。 0028 图 5 是检。
23、测门限提取流程示意图。 具体实施方式 0029 下面结合实施例对本发明作进一步说明, 下述实施例是说明性的, 不是限定性的, 不能以下述实施例来限定本发明的保护范围。 0030 本发明提供的基于模拟解调 / 调制的数字射频存储器, 其结构如图 1 所示, 设有 FPGA, 通过数据线分别与 FPGA 相连的 FLASH、 RAM, 通过数据线与 FPGA 相连的 I 路的 A/D、 D/ A, 通过数据线与 FPGA 相连的 Q 路的 A/D、 D/A, 以及分别与 I 路和 Q 路的 D/A 相连的低通滤 波器, A/D 和 D/A 的需要满足带宽和动态的需求, FPGA 资源要能完成所有的。
24、功能。 0031 上述数字射频存储器中, A/D 对模拟接收通道输入的模拟 I、 Q 基带信号进行数字 化处理, 然后 FPGA 对输入的数字化处理后的信号进行自适应门限的提取, 通过包络检波和 过自适应门限检测, 测量到达脉冲的时域参数, 该信号通过数字鉴频测量到达脉冲的载频 形成脉冲描述字 PDW, PDW 经装订的目标信号参数筛选、 匹配后由装订的信号参数进行多 路跟踪器的重频跟踪, 提取目标样本和进行样本频谱提纯, 并通过对目标信号的延迟叠加 产生干扰信号, 调制多普勒频率, 经峰均比改善和幅度归一化处理后, 通过 D/A 进行数模转 说 明 书 CN 103364765 A 6 4/。
25、5 页 7 化, 再经低通滤波器滤波后, 输入模拟发射通道。 0032 所述的自适应门限的提取方法是 : 通过循环叠代求取噪声的均值和方差, 将均值 与 N 倍方差的和作为检测的保宽门限, 通过延迟求取脉冲的顶部幅值, 将顶部幅值与第一 门限差值的 1/2 加上第一门限值作为检测门限 ; 该方法确保包络检测的准确性, 同时还可 以获得包络的特征参数。 0033 上述目标样本采用乒乓存储方法存储, 以确保干扰信号所用样本的准确性, 该乒 乓存储方法为 : 采用两个RAM, 信号样本在两个RAM中轮流存储, 其存储的准则是当两个RAM 存储的样本为正确时, 新样本更新较早的样本 ; 当两个样本一个。
26、正确一个错误时, 新样本更 新错误样本 ; 在干扰样本读取时优先使用当前样本, 当前样本错误时使用前一个样本。 0034 所述的多路跟踪器的重频跟踪, 其对常规、 MTI、 MTD、 PD 体制雷达进行稳定的跟踪, 确保干扰信号的相参性, 该重频跟踪的方法是 : 参数测量形成的 PDW 与雷达参数进行匹配, 若满足匹配要求, 则将该脉冲作为基准, 继续搜索下一个满足要求的脉冲, 若两脉冲间隔大 于雷达最大周期, 则重新搜索基准脉冲, 若两脉冲间隔小于雷达最大周期, 则继续搜索满足 要求的脉冲, 当脉冲间隔符合雷达周期参数时, 则进入跟踪状态依据当前脉冲同时推出所 有周期的波门, 多个周期的波门。
27、相或作为采样波门, 采样波门中有满足要求的脉冲时, 则重 复上述步骤 ; 采样波门中没有满足要求的脉冲时, 则根据最后确认的脉冲推出波门, 有满足 要求的脉冲则继续跟踪, 若连续 5 个波门中无满足要求的脉冲, 则回到搜索匹配状态。 0035 所述的样本频谱提纯, 其方法是 : 首先是对样本去直流, 其次通过波门和样本检波 包络相与作为采样门套, 确保存储样本的质量, 保证样本频谱的纯度。 0036 所述的对目标信号的延迟叠加产生干扰信号, 是采用折叠叠加的密集假目标干扰 信号产生方法实现的, 以降低存储容量的需求, 该方法是 : 利用等时延迟叠加后中间部分相 同的特点, 将延迟间隔作为存储深。
28、度, 同时将样本根据延迟间隔分成若干等份, 样本若不足 一个延迟间隔时补零, 将各等份累加存储, 干扰时循环读取。 0037 所述的调制多普勒噪声, 其方法是 : 存储一组随机相位, 在每周期的干扰信号上调 制一随机相位, 随机相位循环使用, 形成多普勒噪声 ; 该方法简单有效, 确保对 MTI、 AMTI、 MTD、 PD 雷达的干扰效果。 0038 所述的经峰均比改善和幅度归一化处理, 其方法是 : 对已知的线性调频信号延迟 叠加时采用同相序列改善峰均比, 其他情况延迟叠加时采用随机相位来改善峰均比 ; 该方 法确保干扰效率。 0039 所述的 I 路和 Q 路的 A/D 采用 400MH。
29、z 的带宽, 同时 A/D 的位数 14bit。 0040 本发明提供的上述基于模拟解调 / 调制的数字射频存储器, 其主要用于电子对抗 领域和信号模拟领域, 使用时, 参见图 3, 其步骤为 : 0041 步骤 1 : 模拟 I、 Q 信号通过 A/D 转化为数字 I、 Q 信号, 在接收通道关闭的状态下, 求取 I、 Q 信号的零漂值, 用于校正通道零漂 ; 0042 步骤 2 : 开启接收通道, 校正 I、 Q 信号的零漂值, 通过循环叠代求取噪声的均值和 方差, 将均值与 N 倍方差的和作为检测的保宽门限 (图 4) , 通过延迟求取脉冲的顶部幅值, 将顶部幅值与第一门限差值的 1/2。
30、 加上第一门限值作为脉宽检测门限 (图 5) ; 0043 步骤 3 : 利用检测门限对信号包络过门限检测, 获得脉冲信号的到达时间和脉宽 信息, 同时对信号进行数字鉴频得到信号的中心频率, 形成脉冲描述字 (PDW) 。 说 明 书 CN 103364765 A 7 5/5 页 8 0044 数字鉴频的方法是 : 0045 首先对相邻两个采样点进行共轭相乘 y(n)=x(n)conj(x(n-1)=I(n)+jQ(n) ; 0046 然后利用正交信号 I(n) 与 Q(n) 的关系得到 : 0047 相角 (n) : 0048 瞬时频率 : 0049 步骤 4 : 参数测量形成的 PDW 与。
31、雷达参数进行匹配, 若满足匹配要求, 则将该脉冲 作为基准, 继续搜索下一个满足要求的脉冲, 若两脉冲间隔大于雷达最大周期, 则重新搜索 基准脉冲, 若两脉冲间隔小于雷达最大周期, 则继续搜索满足要求的脉冲, 当脉冲间隔符合 雷达周期参数时, 则进入跟踪状态依据当前脉冲同时推出所有周期的波门, 多个周期的波 门相或作为采样波门, 采样波门中有满足要求的脉冲时, 则重复上述步骤 ; 采样波门中没有 满足要求的脉冲时, 则根据最后确认的脉冲推出波门, 有满足要求的脉冲则继续跟踪, 若连 续 5 个波门中无满足要求的脉冲, 则回到搜索匹配状态。 0050 步骤 5 : 在跟踪状态下, 通过装订的周期。
32、框架结构参数对信号进行波门预测, 将预 测波门与信号检波包络相与处理作为样本的采样波门, 以保证信号频率的纯度 ; 0051 步骤 6 : 对采样波门中的信号进行乒乓存储, 为节省存储空间, 采用折叠存储, 折 叠存储后的线性调频信号 : 0052 0053 式中 : a 为幅度, t 为时间, f0为载频, k 为调频斜率, t 为延迟间隔 ; 0054 其原理如图 2 可见, 延迟叠加法产生假目标信号中间一段时期内等间隔 t 信号 是相同的 ; 为了降低峰均比, 线性调频信号折叠存储时调制同相序列, 其他脉冲信号调制随 机相位 ; 同相序列可由下述方法来构成 : 0055 0056 式 中。
33、 : F=kt, 0057 改善峰均比后应再对干扰样本求均值, 去除直流, 改善样本质量。 0058 步骤 7 : 根据信号的准确性、 及时性选择干扰样本, 在每个周期输出的干扰样本上 调制随机相位, 形成多普勒噪声 ; 0059 步骤 8 : 统计干扰样本的最大幅度, 通过近除法得到归一化的系数, 将干扰样本以 接收脉冲的前沿为基准循环读出, 同过 D/A 转化成模拟信号。 说 明 书 CN 103364765 A 8 1/3 页 9 图 1 图 2 说 明 书 附 图 CN 103364765 A 9 2/3 页 10 图 3 说 明 书 附 图 CN 103364765 A 10 3/3 页 11 图 4 图 5 说 明 书 附 图 CN 103364765 A 11 。