书签 分享 收藏 举报 版权申诉 / 8

一种减小差分电路阻抗不匹配程度的绕线方法和系统.pdf

  • 上传人:00****42
  • 文档编号:4843955
  • 上传时间:2018-11-17
  • 格式:PDF
  • 页数:8
  • 大小:1.25MB
  • 摘要
    申请专利号:

    CN201410269970.1

    申请日:

    2014.06.17

    公开号:

    CN104039076A

    公开日:

    2014.09.10

    当前法律状态:

    驳回

    有效性:

    无权

    法律详情:

    发明专利申请公布后的驳回IPC(主分类):H05K 1/02申请公布日:20140910|||实质审查的生效IPC(主分类):H05K 1/02申请日:20140617|||公开

    IPC分类号:

    H05K1/02; H05K3/00

    主分类号:

    H05K1/02

    申请人:

    浪潮(北京)电子信息产业有限公司

    发明人:

    胡立燕; 张柯柯

    地址:

    100085 北京市海淀区上地信息路2号2-1号C栋1层

    优先权:

    专利代理机构:

    北京安信方达知识产权代理有限公司 11262

    代理人:

    王丹;栗若木

    PDF完整版下载: PDF下载
    内容摘要

    本发明提供了一种减小差分电路阻抗不匹配程度的绕线方法和系统,其中,所述方法包括:基于设定原则进行绕线,所述设定原则包括:2H3W原则;在绕线处增大导线宽度。本发明实现了在保证差分对信号等长的基础上,减小了差分电路阻抗不匹配带来的不利影响。

    权利要求书

    权利要求书1.  一种减小差分电路阻抗不匹配程度的绕线方法,其特征在于:基于设定原则进行绕线,所述设定原则包括:2H3W原则;在绕线处增大导线宽度。2.  如权利要求1所述的方法,其特征在于,所述在绕线处增大导线宽度,包括:根据差分电路的负载阻抗以及基于2H3W原则绕线后产生的传输线阻抗确定需减小的传输线阻抗;根据需减小的传输线阻抗确定增大的导线宽度;根据所述增大的导线宽度调整在绕线处的线宽。3.  如权利要求1或2所述的方法,其特征在于,所述设定原则还包括:每个绕线处宽度为初始导线宽度的3倍。4.  一种减小差分电路阻抗不匹配程度的绕线系统,其特征在于,所述系统包括:绕线模块,线宽调整模块,其中所述绕线模块,用于基于设定原则进行绕线,所述设定原则包括:2H3W原则;所述线宽调整模块,用于在绕线处增大导线宽度。5.  如权利要求4所述的系统,其特征在于,所述线宽调整模块,用于在绕线处增大导线宽度,包括:根据差分电路的负载阻抗以及基于2H3W原则绕线后产生的传输线阻抗确定需减小的传输线阻抗;根据需减小的传输线阻抗确定增大的导线宽度;根据所述增大的导线宽度调整在绕线处的线宽。6.  如权利要求4或5所述的系统,其特征在于,所述设定原则还包括:每个绕线处宽度为初始导线宽度的3倍。

    说明书

    说明书一种减小差分电路阻抗不匹配程度的绕线方法和系统
    技术领域
    本发明涉及差分电路阻抗调整领域,尤其涉及一种减小差分电路阻抗不匹配程度的绕线方法和系统。
    背景技术
    目前,信号的传输速率越来越高,阻抗匹配的一致性要求更为严格,阻抗匹配的含义为负载阻抗和传输线上的特征阻抗相等。
    在差分信号系统中,差分对信号不等长以及阻抗不匹配,会减小差分对信号之间的差值,增加误码率,产生共模噪声,增加电磁干扰辐射(EMI)。目前在设计差分信号系统的PCB板时,由于走线环境的影响,差分对信号常常出现不等长的情况,为避免差分对信号的不等长,现常采用INTEL PDG中要求的2H3W原则(即绕线处的传输线间距小于原始传输线间距的2倍,相邻绕线处之间的间隔以及每个绕线处的宽度是线宽的3倍)进行绕线。然而,这种绕线方式在绕线处提高了差分对信号的间距,增大了传输线的特征阻抗,从而造成差分电路的阻抗不匹配。
    发明内容
    本发明提供了一种减小差分电路阻抗不匹配程度的绕线方法和系统,以解决如何实现在保证差分对信号等长的基础上,减小差分电路阻抗不匹配带来的不利影响的技术问题。
    为解决上述技术问题,本发明提供了一种减小差分电路阻抗不匹配程度的绕线方法,所述方法包括:
    基于设定原则进行绕线,所述设定原则包括:2H3W原则;
    在绕线处增大导线宽度。
    进一步地,所述在绕线处增大导线宽度,包括:
    根据差分电路的负载阻抗以及基于2H3W原则绕线后产生的传输线阻抗确定需减小的传输线阻抗;
    根据需减小的传输线阻抗确定增大的导线宽度;
    根据所述增大的导线宽度调整在绕线处的线宽。
    进一步地,所述设定原则还包括:
    每个绕线处宽度为初始导线宽度的3倍。
    为解决上述技术问题,本发明还提供了一种减小差分电路阻抗不匹配程度的绕线系统,所述系统包括:绕线模块,线宽调整模块,其中:
    所述绕线模块,用于基于设定原则进行绕线,所述设定原则包括:2H3W原则;
    所述线宽调整模块,用于在绕线处增大导线宽度。
    进一步地,所述线宽调整模块,用于在绕线处增大导线宽度,包括:
    根据差分电路的负载阻抗以及基于2H3W原则绕线后产生的传输线阻抗确定需减小的传输线阻抗;
    根据需减小的传输线阻抗确定增大的导线宽度;
    根据所述增大的导线宽度调整在绕线处的线宽。
    进一步地,
    所述设定原则还包括:每个绕线处宽度为初始导线宽度的3倍。
    上述技术方案在绕线处增大导线宽度,降低了传输线的阻抗,进而减小了因2H3W原则进行绕线造成的阻抗不匹配程度。
    附图说明
    图1为本实施例的减小差分电路阻抗不匹配程度的绕线方法流程图;
    图2为本实施例的差分信号线示意图;
    图3-1为基于2H3W原则进行绕线的差分信号PCB图;
    图3-2为基于本实施例的绕线方法进行绕线的差分信号PCB图;
    图4为差分电路分别在不进行绕线、基于2H3W原则进行绕线后、以及基于本实施例的绕线方法进行绕线后,传输线阻抗示意图;
    图5为图4的局部放大图;
    图6为本实施例的减小差分电路阻抗不匹配程度的绕线系统组成图。
    具体实施方式
    为使本发明的目的、技术方案和优点更加清楚明白,下文中将结合附图对本发明的实施例进行详细说明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互任意组合。
    图1为本实施例的减小差分电路阻抗不匹配程度的绕线方法流程图。
    S101基于设定原则进行绕线,所述设定原则包括:2H3W原则;
    所述设定原则还包括:每个绕线处的宽度是初始导线宽度的3倍,以保证绕线处阻抗突变不会太大;所述初始导线宽度为没有进行绕线的导线的宽度;
    S102在绕线处增大导线宽度。
    进行上述步骤绕线后的差分信号线如图2所示;
    在绕线处增大导线宽度可降低传输线的阻抗,进而减小了因2H3W原则进行绕线带来的传输线阻抗增大造成的阻抗不匹配程度。
    为实现差分电路的阻抗匹配,在绕线处增大导线宽度时,可先根据差分电路的负载阻抗以及基于2H3W原则绕线后产生的传输线阻抗确定需减小的传输线阻抗;然后根据需减小的传输线阻抗确定增大的导线宽度,可利用现有的阻抗计算软件计算出增大的导线宽度;最后根据所述增大的导线宽度调整在绕线处的线宽。
    为更加清楚地比较基于2H3W原则进行绕线以及基于本实施例的绕线方法(保证每个绕线处的宽度是初始导线宽度的3倍)进行绕线后的信号线差 异,图3-1和图3~2分别给出了经过这两种处理后的信号线PCB示意图,从图中可以清楚地看出相对基于2H3W原则进行绕线,基于本实施例的绕线方法进行绕线后绕线处的线宽增加明显。
    图4给出了差分电路分别在初始导线宽度相同的条件下,在不进行绕线且阻抗匹配状态下、基于2H3W原则进行绕线后、以及基于本实施例的绕线方法(保证每个绕线处的宽度是初始导线宽度的3倍)进行绕线后,传输线阻抗示意图;图5为图4中时间段为[0.3~1.3]范围内的阻抗的局部放大图。从图中可以看出,基于本实施例的绕线方法进行绕线后的传输线阻抗接近差分电路在不进行绕线且阻抗匹配状态下的传输线阻抗,且小于基于2H3W原则进行绕线后的传输线阻抗,如在时间为0.8ns时,基于2H3W原则进行绕线后的传输线阻抗为93.3456chm,不进行绕线且阻抗匹配状态下的传输线阻抗为84.7576chm,基于本实施例的绕线方法进行绕线后的传输线阻抗为86.4441chm,这也证明了本实施例的绕线方法可显著减小差分电路阻抗不匹配程度。
    图6为本实施例的减小差分电路阻抗不匹配程度的绕线系统组成图。
    该系统包括:所述系统包括:绕线模块,线宽调整模块,其中
    所述绕线模块,用于基于设定原则进行绕线,所述设定原则包括:2H3W原则;
    所述设定原则还包括:每个绕线处的宽度是初始导线宽度的3倍;述初始导线宽度为没有进行绕线的导线的宽度;
    所述线宽调整模块,用于在绕线处增大导线宽度。
    所述线宽调整模块在绕线处增大导线宽度时,首先需根据差分电路的负载阻抗以及基于2H3W原则绕线后产生的传输线阻抗确定需减小的传输线阻抗;其次根据需减小的传输线阻抗确定增大的导线宽度;最后,根据所述增大的导线宽度调整在绕线处的线宽;
    上述技术方案在绕线处增大导线宽度,降低了传输线的阻抗,进而减小了因2H3W原则进行绕线造成的阻抗不匹配程度
    本领域普通技术人员可以理解上述方法中的全部或部分步骤可通过程序来指令相关硬件完成,所述程序可以存储于计算机可读存储介质中,如只读存储器、磁盘或光盘等。可选地,上述实施例的全部或部分步骤也可以使用一个或多个集成电路来实现,相应地,上述实施例中的各模块/单元可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。本发明不限制于任何特定形式的硬件和软件的结合。
    需要说明的是,本发明还可有其他多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。

    关 键  词:
    一种 减小 电路 阻抗 匹配 程度 方法 系统
      专利查询网所有文档均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    0条评论

    还可以输入200字符

    暂无评论,赶快抢占沙发吧。

    关于本文
    本文标题:一种减小差分电路阻抗不匹配程度的绕线方法和系统.pdf
    链接地址:https://www.zhuanlichaxun.net/p-4843955.html
    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2017-2018 zhuanlichaxun.net网站版权所有
    经营许可证编号:粤ICP备2021068784号-1