《一种减小差分电路阻抗不匹配程度的绕线方法和系统.pdf》由会员分享,可在线阅读,更多相关《一种减小差分电路阻抗不匹配程度的绕线方法和系统.pdf(8页完整版)》请在专利查询网上搜索。
1、(10)申请公布号 CN 104039076 A (43)申请公布日 2014.09.10 CN 104039076 A (21)申请号 201410269970.1 (22)申请日 2014.06.17 H05K 1/02(2006.01) H05K 3/00(2006.01) (71)申请人 浪潮 (北京) 电子信息产业有限公司 地址 100085 北京市海淀区上地信息路 2 号 2-1 号 C 栋 1 层 (72)发明人 胡立燕 张柯柯 (74)专利代理机构 北京安信方达知识产权代理 有限公司 11262 代理人 王丹 栗若木 (54) 发明名称 一种减小差分电路阻抗不匹配程度的绕线方 。
2、法和系统 (57) 摘要 本发明提供了一种减小差分电路阻抗不匹配 程度的绕线方法和系统, 其中, 所述方法包括 : 基 于设定原则进行绕线, 所述设定原则包括 : 2H3W 原则 ; 在绕线处增大导线宽度。本发明实现了在 保证差分对信号等长的基础上, 减小了差分电路 阻抗不匹配带来的不利影响。 (51)Int.Cl. 权利要求书 1 页 说明书 3 页 附图 3 页 (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书1页 说明书3页 附图3页 (10)申请公布号 CN 104039076 A CN 104039076 A 1/1 页 2 1. 一种减小差分电路阻抗不匹配程度。
3、的绕线方法, 其特征在于 : 基于设定原则进行绕线, 所述设定原则包括 : 2H3W 原则 ; 在绕线处增大导线宽度。 2. 如权利要求 1 所述的方法, 其特征在于, 所述在绕线处增大导线宽度, 包括 : 根据差分电路的负载阻抗以及基于 2H3W 原则绕线后产生的传输线阻抗确定需减小的 传输线阻抗 ; 根据需减小的传输线阻抗确定增大的导线宽度 ; 根据所述增大的导线宽度调整在绕线处的线宽。 3. 如权利要求 1 或 2 所述的方法, 其特征在于, 所述设定原则还包括 : 每个绕线处宽度为初始导线宽度的 3 倍。 4. 一种减小差分电路阻抗不匹配程度的绕线系统, 其特征在于, 所述系统包括 :。
4、 绕线 模块, 线宽调整模块, 其中 所述绕线模块, 用于基于设定原则进行绕线, 所述设定原则包括 : 2H3W 原则 ; 所述线宽调整模块, 用于在绕线处增大导线宽度。 5. 如权利要求 4 所述的系统, 其特征在于, 所述线宽调整模块, 用于在绕线处增大导线 宽度, 包括 : 根据差分电路的负载阻抗以及基于 2H3W 原则绕线后产生的传输线阻抗确定需减小的 传输线阻抗 ; 根据需减小的传输线阻抗确定增大的导线宽度 ; 根据所述增大的导线宽度调整在绕线处的线宽。 6. 如权利要求 4 或 5 所述的系统, 其特征在于, 所述设定原则还包括 : 每个绕线处宽度为初始导线宽度的 3 倍。 权 利。
5、 要 求 书 CN 104039076 A 2 1/3 页 3 一种减小差分电路阻抗不匹配程度的绕线方法和系统 技术领域 0001 本发明涉及差分电路阻抗调整领域, 尤其涉及一种减小差分电路阻抗不匹配程度 的绕线方法和系统。 背景技术 0002 目前, 信号的传输速率越来越高, 阻抗匹配的一致性要求更为严格, 阻抗匹配的含 义为负载阻抗和传输线上的特征阻抗相等。 0003 在差分信号系统中, 差分对信号不等长以及阻抗不匹配, 会减小差分对信号之间 的差值, 增加误码率, 产生共模噪声, 增加电磁干扰辐射(EMI)。 目前在设计差分信号系统的 PCB 板时, 由于走线环境的影响, 差分对信号常常。
6、出现不等长的情况, 为避免差分对信号的 不等长, 现常采用 INTEL PDG 中要求的 2H3W 原则 ( 即绕线处的传输线间距小于原始传输线 间距的 2 倍, 相邻绕线处之间的间隔以及每个绕线处的宽度是线宽的 3 倍 ) 进行绕线。然 而, 这种绕线方式在绕线处提高了差分对信号的间距, 增大了传输线的特征阻抗, 从而造成 差分电路的阻抗不匹配。 发明内容 0004 本发明提供了一种减小差分电路阻抗不匹配程度的绕线方法和系统, 以解决如何 实现在保证差分对信号等长的基础上, 减小差分电路阻抗不匹配带来的不利影响的技术问 题。 0005 为解决上述技术问题, 本发明提供了一种减小差分电路阻抗不。
7、匹配程度的绕线方 法, 所述方法包括 : 0006 基于设定原则进行绕线, 所述设定原则包括 : 2H3W 原则 ; 0007 在绕线处增大导线宽度。 0008 进一步地, 所述在绕线处增大导线宽度, 包括 : 0009 根据差分电路的负载阻抗以及基于 2H3W 原则绕线后产生的传输线阻抗确定需减 小的传输线阻抗 ; 0010 根据需减小的传输线阻抗确定增大的导线宽度 ; 0011 根据所述增大的导线宽度调整在绕线处的线宽。 0012 进一步地, 所述设定原则还包括 : 0013 每个绕线处宽度为初始导线宽度的 3 倍。 0014 为解决上述技术问题, 本发明还提供了一种减小差分电路阻抗不匹配。
8、程度的绕线 系统, 所述系统包括 : 绕线模块, 线宽调整模块, 其中 : 0015 所述绕线模块, 用于基于设定原则进行绕线, 所述设定原则包括 : 2H3W 原则 ; 0016 所述线宽调整模块, 用于在绕线处增大导线宽度。 0017 进一步地, 所述线宽调整模块, 用于在绕线处增大导线宽度, 包括 : 0018 根据差分电路的负载阻抗以及基于 2H3W 原则绕线后产生的传输线阻抗确定需减 说 明 书 CN 104039076 A 3 2/3 页 4 小的传输线阻抗 ; 0019 根据需减小的传输线阻抗确定增大的导线宽度 ; 0020 根据所述增大的导线宽度调整在绕线处的线宽。 0021 。
9、进一步地, 0022 所述设定原则还包括 : 每个绕线处宽度为初始导线宽度的 3 倍。 0023 上述技术方案在绕线处增大导线宽度, 降低了传输线的阻抗, 进而减小了因 2H3W 原则进行绕线造成的阻抗不匹配程度。 附图说明 0024 图 1 为本实施例的减小差分电路阻抗不匹配程度的绕线方法流程图 ; 0025 图 2 为本实施例的差分信号线示意图 ; 0026 图 3-1 为基于 2H3W 原则进行绕线的差分信号 PCB 图 ; 0027 图 3-2 为基于本实施例的绕线方法进行绕线的差分信号 PCB 图 ; 0028 图 4 为差分电路分别在不进行绕线、 基于 2H3W 原则进行绕线后、 。
10、以及基于本实施 例的绕线方法进行绕线后, 传输线阻抗示意图 ; 0029 图 5 为图 4 的局部放大图 ; 0030 图 6 为本实施例的减小差分电路阻抗不匹配程度的绕线系统组成图。 具体实施方式 0031 为使本发明的目的、 技术方案和优点更加清楚明白, 下文中将结合附图对本发明 的实施例进行详细说明。 需要说明的是, 在不冲突的情况下, 本申请中的实施例及实施例中 的特征可以相互任意组合。 0032 图 1 为本实施例的减小差分电路阻抗不匹配程度的绕线方法流程图。 0033 S101 基于设定原则进行绕线, 所述设定原则包括 : 2H3W 原则 ; 0034 所述设定原则还包括 : 每个。
11、绕线处的宽度是初始导线宽度的 3 倍, 以保证绕线处 阻抗突变不会太大 ; 所述初始导线宽度为没有进行绕线的导线的宽度 ; 0035 S102 在绕线处增大导线宽度。 0036 进行上述步骤绕线后的差分信号线如图 2 所示 ; 0037 在绕线处增大导线宽度可降低传输线的阻抗, 进而减小了因 2H3W 原则进行绕线 带来的传输线阻抗增大造成的阻抗不匹配程度。 0038 为实现差分电路的阻抗匹配, 在绕线处增大导线宽度时, 可先根据差分电路的负 载阻抗以及基于 2H3W 原则绕线后产生的传输线阻抗确定需减小的传输线阻抗 ; 然后根据 需减小的传输线阻抗确定增大的导线宽度, 可利用现有的阻抗计算软。
12、件计算出增大的导线 宽度 ; 最后根据所述增大的导线宽度调整在绕线处的线宽。 0039 为更加清楚地比较基于 2H3W 原则进行绕线以及基于本实施例的绕线方法 ( 保证 每个绕线处的宽度是初始导线宽度的 3 倍 ) 进行绕线后的信号线差异, 图 3-1 和图 3 2 分别给出了经过这两种处理后的信号线 PCB 示意图, 从图中可以清楚地看出相对基于 2H3W 原则进行绕线, 基于本实施例的绕线方法进行绕线后绕线处的线宽增加明显。 0040 图 4 给出了差分电路分别在初始导线宽度相同的条件下, 在不进行绕线且阻抗匹 说 明 书 CN 104039076 A 4 3/3 页 5 配状态下、 基于。
13、 2H3W 原则进行绕线后、 以及基于本实施例的绕线方法 ( 保证每个绕线处 的宽度是初始导线宽度的 3 倍 ) 进行绕线后, 传输线阻抗示意图 ; 图 5 为图 4 中时间段为 0.31.3范围内的阻抗的局部放大图。 从图中可以看出, 基于本实施例的绕线方法进行 绕线后的传输线阻抗接近差分电路在不进行绕线且阻抗匹配状态下的传输线阻抗, 且小于 基于 2H3W 原则进行绕线后的传输线阻抗, 如在时间为 0.8ns 时, 基于 2H3W 原则进行绕线后 的传输线阻抗为 93.3456chm, 不进行绕线且阻抗匹配状态下的传输线阻抗为 84.7576chm, 基于本实施例的绕线方法进行绕线后的传输。
14、线阻抗为 86.4441chm, 这也证明了本实施例的 绕线方法可显著减小差分电路阻抗不匹配程度。 0041 图 6 为本实施例的减小差分电路阻抗不匹配程度的绕线系统组成图。 0042 该系统包括 : 所述系统包括 : 绕线模块, 线宽调整模块, 其中 0043 所述绕线模块, 用于基于设定原则进行绕线, 所述设定原则包括 : 2H3W 原则 ; 0044 所述设定原则还包括 : 每个绕线处的宽度是初始导线宽度的 3 倍 ; 述初始导线宽 度为没有进行绕线的导线的宽度 ; 0045 所述线宽调整模块, 用于在绕线处增大导线宽度。 0046 所述线宽调整模块在绕线处增大导线宽度时, 首先需根据差。
15、分电路的负载阻抗以 及基于 2H3W 原则绕线后产生的传输线阻抗确定需减小的传输线阻抗 ; 其次根据需减小的 传输线阻抗确定增大的导线宽度 ; 最后, 根据所述增大的导线宽度调整在绕线处的线宽 ; 0047 上述技术方案在绕线处增大导线宽度, 降低了传输线的阻抗, 进而减小了因 2H3W 原则进行绕线造成的阻抗不匹配程度 0048 本领域普通技术人员可以理解上述方法中的全部或部分步骤可通过程序来指令 相关硬件完成, 所述程序可以存储于计算机可读存储介质中, 如只读存储器、 磁盘或光盘 等。可选地, 上述实施例的全部或部分步骤也可以使用一个或多个集成电路来实现, 相应 地, 上述实施例中的各模块。
16、 / 单元可以采用硬件的形式实现, 也可以采用软件功能模块的 形式实现。本发明不限制于任何特定形式的硬件和软件的结合。 0049 需要说明的是, 本发明还可有其他多种实施例, 在不背离本发明精神及其实质的 情况下, 熟悉本领域的技术人员可根据本发明作出各种相应的改变和变形, 但这些相应的 改变和变形都应属于本发明所附的权利要求的保护范围。 说 明 书 CN 104039076 A 5 1/3 页 6 图 1 图 2 图 3-1 图 3-2 说 明 书 附 图 CN 104039076 A 6 2/3 页 7 图 4 图 5 说 明 书 附 图 CN 104039076 A 7 3/3 页 8 图 6 说 明 书 附 图 CN 104039076 A 8 。