《电路和方法.pdf》由会员分享,可在线阅读,更多相关《电路和方法.pdf(37页完整版)》请在专利查询网上搜索。
1、(10)申请公布号 CN 103999423 A (43)申请公布日 2014.08.20 CN 103999423 A (21)申请号 201280063335.7 (22)申请日 2012.12.20 102011089422.5 2011.12.21 DE 102012212397.0 2012.07.16 DE H04L 27/36(2006.01) H04L 27/20(2006.01) (71)申请人 英特尔移动通信有限责任公司 地址 德国诺伊比贝格 (72)发明人 B-U.克莱普泽 M.肖尔茨 Z.布斯 T. 迈耶 (74)专利代理机构 中国专利代理(香港)有限公 司 72001。
2、 代理人 谢攀 胡莉莉 (54) 发明名称 电路和方法 (57) 摘要 本发明的实施例创建具有数字至时间变换器 的电路, 其具有用于接收高频信号的高频输入、 用 于接收第一数字信号的数字输入以及用于供应 HF 信号的按时间顺序延迟的版本的高频输出。另 外, 该电路具有用于供应高频信号的振荡器装置, 其具有用于调整高频信号的频率的锁相环。数字 至时间变换器被设计成基于在其数字输入处接收 的第一数字信号来使所接收的高频信号按时间顺 序延迟。 (30)优先权数据 (85)PCT国际申请进入国家阶段日 2014.06.20 (86)PCT国际申请的申请数据 PCT/EP2012/076405 2012。
3、.12.20 (87)PCT国际申请的公布数据 WO2013/092876 EN 2013.06.27 (51)Int.Cl. 权利要求书 4 页 说明书 15 页 附图 17 页 (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书4页 说明书15页 附图17页 (10)申请公布号 CN 103999423 A CN 103999423 A 1/4 页 2 1. 一种电路 (100、 200a-200c、 300a-300c、 400a-400d、 800、 800b) 具有以下特征 : 数字至时间变换器 (101、 101a) , 其包括用于接收高频信号 (105)的高频。
4、输入 (101、 101a-1) 、 用于接收第一数字信号 (107、 107a) 的数字输入 (101-3、 101a-3) 以及用于提供高 频信号 (105) 的按时间顺序延迟的版本 (109、 109a) 的高频输出 (101-5、 101a-5) ; 以及 用于提供高频信号 (105) 的振荡器装置 (103、 103) , 其具有用于调整高频信号 (105) 的频率的锁相环 (111、 111) ; 以及 其中数字至时间变换器 (101、 101a) 被设计成基于在其数字输入 (101-3、 101a-3) 处接 收的第一数字信号 (107、 107a) 来使所接收的高频信号 (10。
5、5) 按时间顺序延迟。 2. 根据权利要求 1 所述的电路 (400a-400d) , 其中, 振荡器装置 (103) 进一步被设计成基于附加数字信号 (401) 来改变高频信号 (105) 的相位。 3. 根据权利要求 1 或 2 中的一项所述的电路 (200a-200c、 300a、 300b、 400a-400d) , 进 一步包括 : 极坐标提供器 (201、 201、 201、 201) , 其被设计成提供第一相位信号, 所述第一相 位信号确定高频信号 (105) 的经延迟的版本 (109、 109a) 的相位修改或相位 ; 以及 其中所述第一相位信号包括第一数字信号 (107、 1。
6、07a)或者是第一数字信号 (107、 107a) 。 4. 根据权利要求 3 所述的电路 (400a-400d) , 当也引用权利要求 2 时, 其中所述极坐标提供器 (201、 201) 被设计成以使得其包括第一数字信号 (107、 107a) 以及附加数字信号 (401) 的方式来提供第一相位信号 ; 其中所述极坐标提供器 (201、 201) 进一步被设计成向数字至时间变换器 (101、 101a) 提供第一数字信号 (107、 107a) , 并且向振荡器装置 (103) 提供附加数字信号 (401) ; 以及 其中所述极坐标提供器 (201、 201)进一步被设计成以以下方式来提供。
7、第一数 字信号 (107、 107a) 以及附加数字信号 (401) : 使得第一数字信号 (107、 107a) 确定高频信 号 (105) 的经延迟的版本 (109、 109a) 的相位或相位修改的第一部分, 并且附加数字信号 (401) 确定高频信号 (105) 的经延迟的版本 (109、 109a) 的相位或相位修改的第二部分, 以 使得第一数字信号 (107、 107a) 和附加数字信号 (401) 一起完全地确定高频信号 (105) 的经 延迟的版本 (109、 109a) 的相位或相位修改。 5. 根据权利要求 4 所述的电路 (400a-400d) , 其中, 所述极坐标提供器。
8、 (201、 201) 进一步以以下方式被设计 : 使得第一数字信 号 (107、 107a) 和附加数字信号 (401) 以使得高频信号 (105) 的经延迟的版本 (109、 109a) 的相位或相位修改的第一部分大于高频信号 (105) 的经延迟的版本 (109、 109a) 的相位或 相位修改的第二部分的方式而被提供。 6. 根据权利要求 1 至 5 中的一项所述的电路 (200a-200c、 300a、 300b、 400a-400d) , 进一步包括数模变换器装置 (205、 205a) , 其被设计成基于所接收的数字幅度信号 (203、 203a) 来提供幅度调制信号 (207、。
9、 207a) 。 7. 根据权利要求 6 所述的电路 (200c) , 进一步包括放大器 (225) , 其被设计成基于幅度调制信号 (207) 来放大高频信号 (105) 权 利 要 求 书 CN 103999423 A 2 2/4 页 3 的经延迟的版本 (109) 。 8. 根据权利要求 6 所述的电路 (200b、 300b、 400b、 400d) , 进一步包括混合器 (221、 221a) , 其被设计成将幅度调制信号 (207、 207a) 以及高频信 号 (105) 的经延迟的版本 (109、 109a) 相混合。 9. 根据权利要求 1 至 8 中的一项所述的电路 (300。
10、a、 300b、 400c、 400d) , 进一步包括 : 附加的数字至时间变换器 (101b) , 其具有用于接收高频信号 (105)的高频输入 (101b-1) 、 用于接收第二数字信号 (107b)的数字输入 (101b-3)以及用于提供高频信号 (105) 的另外的按时间顺序延迟的版本 (109b) 的高频输出 (101b-5) ; 以及 其中附加的数字至时间变换器 (101b) 被设计成基于在其数字输入 (101b-3) 处所接收 的第二数字信号 (107-b) 来使所接收的高频信号 (105) 按时间顺序延迟。 10. 根据权利要求 9 所述的电路 (400c、 400d) , 。
11、进一步包括 : 极坐标提供器 (201) , 其被设计成提供包括第一数字信号 (107a) 和附加数字信号 (401) 的第一相位信号, 并且提供包括第二数字信号 (107b) 和附加数字信号 (401) 的第二 相位信号 ; 其中, 所述第一相位信号确定高频信号 (105) 的经延迟的版本 (109a) 的相位或相位修 改, 并且所述第二相位信号确定高频信号 (105) 的附加的经延迟的版本 (109b) 的相位或相 位修改 ; 其中, 第一数字信号 (107a) 确定高频信号 (105) 的经延迟的版本 (109a) 的相位或相位 修改的第一部分, 并且附加数字信号 (401) 确定高频信。
12、号 (105) 的经延迟的版本 (109a) 的 相位或相位修改的第二部分 ; 以及 其中, 第二数字信号 (107b) 确定高频信号 (105) 的附加的经延迟的版本 (109b) 的相 位或相位修改的第一部分, 并且附加数字信号 (401) 进一步以以下方式来确定高频信号 (105) 的附加的经延迟的版本 (109b) 的相位或相位修改的第二部分 : 使得高频信号 (105) 的附加的经延迟的版本 (109b) 的相位或相位修改的第二部分与高频信号 (105) 的经延迟 的版本 (109a) 的相位或相位修改的第二部分相同。 11. 根据权利要求 10 所述的电路 (400c、 400d)。
13、 , 其中, 所述极坐标提供器 (201) 被设计成向数字至时间变换器 (101a) 提供第一数 字信号 (107a) , 向振荡器装置 (103) 提供附加数字信号 (401) , 并且向附加的数字至时间 变换器 (101b) 提供第二数字信号 (107b) ; 以及 其中, 所述振荡器装置 (103) 被设计成基于所接收的附加数字信号 (401) 来改变高频 信号 (105) 的相位。 12. 根据权利要求 10 或 11 中的一项所述的电路 (400c、 400d) , 其中, 所述极坐标提供器 (201) 被设计成以以下方式来提供第一数字信号 (107a) 、 第二数字信号 (107b。
14、) 和附加数字信号 (401) : 使得高频信号 (105) 的经延迟的版本 (109a) 的相位或相位修改的第一部分和高频信号 (105) 的附加的经延迟的版本 (109b) 的相位或 相位修改的第一部分大于高频信号 (105) 的经延迟的版本 (109a) 的相位或相位修改的第 二部分和高频信号 (105) 的附加的经延迟的版本 (109b) 的相位或相位修改的第二部分。 13. 根据权利要求 10 至 12 中的一项所述的电路 (400c、 400d) , 其中, 所述极坐标提供器 (201) 被设计成以以下方式来提供第一数字信号 (107a) 权 利 要 求 书 CN 10399942。
15、3 A 3 3/4 页 4 和第二数字信号 (107b) : 使得在高频信号 (105) 的经延迟的版本 (109a) 的相位与高频信号 的 (105) 的附加的经延迟的版本 (109b) 的相位之间的差基于第一数字信号 (107a) 和第二 数字信号 (107b) 之间的差。 14. 根据权利要求 9 至 13 中的一项所述的电路 (300a、 300b、 400c、 400d) , 进一步包括 : 极坐标提供器 (201、 201) , 其被设计成提供确定高频信号 (105) 的经延迟的版本 (109a) 的相位或相位修改的第一相位信号以及提供确定高频信号 (105) 的附加的经延迟的 版。
16、本 (109b) 的相位或相位修改的第二相位信号 ; 其中, 所述第一相位信号包括第一数字信号 (107a) 或者是第一数字信号 (107a) ; 其中, 所述第二相位信号包括第二数字信号 (107b) 或者是第二数字信号 ; 其中, 所述极坐标提供器 (201、 201)进一步被设计成提供第一数字幅度信号 (203a) 和第二数字幅度信号 (203b) 。 15. 根据权利要求 14 所述的电路 (300a、 300b、 400c、 400d) , 进一步包括 : 第一数模变换器装置 (205a) , 其被设计成基于第一数字幅度信号 (207a) 来提供第一 幅度调制信号 (203a) ; 。
17、以及 第二数模变换器装置 (205b) , 其被设计成基于第二数字幅度信号 (203b) 来提供第二 幅度调制信号 (207b) 。 16. 根据权利要求 15 所述的电路, 进一步包括 : 第一放大器, 其被设计成基于第一幅度调制信号 (207a) 来放大高频信号 (105) 的经延 迟的版本 (109a) ; 以及 第二放大器, 其被设计成基于第二幅度调制信号 (207b) 来放大高频信号 (105) 的经延 迟的版本 (109b) 。 17. 根据权利要求 15 所述的电路 (400d) , 进一步包括第一混合器 (221a) , 其被设计成混合第一幅度调制信号 (207a) 与高频信 。
18、号 (105) 的经延迟的版本 (109a) ; 以及 包括第二混合器 (221b) , 其被设计成混合第二幅度调制信号 (207b) 与高频信号 (105) 的附加的经延迟的版本 (109b) 。 18. 根据前述权利要求中的一项所述的电路, 进一步包括 : 极坐标提供器 (201、 201、 201、 201) , 其被设计成以以下方式来提供第一数字信 号 (107、 107a) : 使得所述信号包括多个有效载荷数据信号的叠加, 其中一个有效载荷数据 信号可以包括具有预指定的恒定频率的信号。 19. 根据前述权利要求中的一项所述的电路 (800a、 800b) , 其中第一数字信号 (10。
19、7、 107a) 和高频信号 (105) 以使得高频信号 (105) 的频率不是高 频信号 (105) 的经延迟的版本 (109、 109a) 的频率的谐波的方式而被选择。 20. 根据前述权利要求中的一项所述的电路 (800a、 800b) , 其中数字至时间变换器 (101、 101a) 被设计成基于第一数字信号 (107、 107a) 来将高频 信号 (105) 的频率下分频成分频器值 ; 以及 其中所述电路进一步包括极坐标提供器 (801、 801) , 其被设计成以使得分频器值不是 整数的方式来提供第一数字信号 (107、 107a) 。 21. 根据前述权利要求中的一项所述的电路 。
20、(800a) , 进一步包括 : 权 利 要 求 书 CN 103999423 A 4 4/4 页 5 极坐标提供器 (801) , 其被设计成向数字至时间变换器 (101、 101a) 提供第一数字信号 并且向振荡器装置 (103、 103) 提供附加数字信号 (401) , 以用于根据高频信号 (105) 的经 延迟的版本 (109、 109a) 的预指定相位或相位修改来调整高频信号 (105) 的频率的目的 ; 其中, 极坐标提供器 (801) 进一步被设计成以使得高频信号 (105) 采取第一频率的方 式而在第一模式中提供针对高频信号 (105) 的经延迟的版本 (109、 109a)。
21、 的预指定相位或 相位修改的附加数字信号 (401) , 并且以使得高频信号 (105) 采取第二频率的方式而在第 二模式中提供附加数字信号 (401) , 其中第一和第二频率不同于彼此并且不是彼此的谐波。 22. 根据权利要求 21 所述的电路 (800a) , 其中, 极坐标提供器 (801) 进一步被设计成以以下方式而在第一模式和第二模式中提 供第一数字信号 (107、 107a) : 使得对于高频信号 (105) 的经延迟的版本 (109、 109a) 的预指 定相位或相位修改来说, 在第一模式中高频信号 (105) 的经延迟的版本 (109、 109a) 的所得 到的频率与在第二模式。
22、中高频信号 (105) 的经延迟的版本 (109、 109a) 的所得到的频率相 同。 23. 一种电路装置, 其包括以下特征 : 根据权利要求 21 或 22 中之一所述的电路 (800a) ; 另外的振荡器电路 (807) , 其被设计成生成活动状态中的振荡器信号 (809) , 其中所述 信号包括作为高频信号 (105) 的第一频率的谐波的频率 ; 以及 其中, 电路 (800a) 被设计成在激活另外的振荡器电路 (807) 时从第一模式切换成第二 模式。 24. 一种设备, 其包括以下特征 : 基带处理器 (217) ; 天线 (233) ; 以及 根据前述权利要求中的一项所述的电路 。
23、(200a) , 其耦合到所述基带处理器 (217) 和天 线 (233) 。 25. 一种方法 (500) , 其包括以下步骤 : 提供 (501) 高频信号, 其中所述高频信号的频率通过锁相环来调整 ; 接收 (503) 第一数字信号 ; 以及 基于第一数字信号通过数字至时间变换而使高频信号按时间顺序延迟 (505) , 以便获 得高频信号的经延迟的版本。 26. 一种具有程序代码的计算机程序, 其用于当程序执行在计算机上时执行根据权利 要求 25 所述的方法。 权 利 要 求 书 CN 103999423 A 5 1/15 页 6 电路和方法 技术领域 0001 本发明的实施例创建例如可。
24、以使用在极性调制器中的电路。 本发明的另外的实施 例创建例如可以用于极性调制的目的的方法。 背景技术 0002 通过极性调制或 RFDAC 发射器架构来生成较高调制带宽的技术复杂度非常高。这 尤其如此, 因为有必要在 DCO(数控振荡器) 的调制点处生成非常小的频率步长 (由于所需 精度 -EVM) 以及大频率步长 (由于调制宽度 + 频率容差) 二者。另外, 在具有多个发射器的 已知系统中, 当使用 DCO- 调制的极性调制器时, 对于每个信道必须使用单独、 独立的 DCO。 发明内容 0003 本发明的实施例创建具有数字至时间变换器的电路, 其具有用于接收高频信号的 高频输入、 用于接收第。
25、一数字信号的数字输入以及用于供应高频信号的按时间顺序延迟的 版本的高频输出。 另外, 该电路具有用于供应高频信号的振荡器装置, 其具有用于调整高频 信号的频率的锁相环。 数字至时间变换器被设计成基于在其数字输入处接收的第一数字信 号而使在其高频输入处接收的高频信号按时间顺序延迟。 0004 在下文中, 高频也可以缩写为 HF。 附图说明 0005 以下参考附图来描述本发明的实施例, 其中 : 图 1a 示出根据本发明的一个实施例的电路的框图 ; 图 1b 示出根据本发明的另外的实施例的电路的框图 ; 图 2a 示出根据本发明的另外的实施例的电路的框图 ; 图 2b 示出根据本发明的另外的实施例。
26、的极性调制器, 其基于小信号极性调制原理 ; 图 2c 示出根据本发明的另外的实施例的极性调制器的框图, 其基于大信号极性调制 原理 ; 图 3a 示出根据本发明的另外的实施例的电路的框图 ; 图 3b 示出根据本发明的另外的实施例的极性调制器的框图 ; 图 4a 示出根据本发明的另外的实施例的电路的框图 ; 图 4b 示出根据本发明的另外的实施例的极性调制器的框图 ; 图 4c 示出根据本发明的另外的实施例的电路的框图 ; 图 4d 示出根据本发明的另外的实施例的极性调制器的框图 ; 图 4e 示出图 4b 中的极性调制器的进一步框图, 其具有极坐标提供器的可能实现方 式 ; 图 4f 示出。
27、图 4b 中的极性调制器的进一步框图, 其具有极坐标提供器的另外的实现可 能性 ; 说 明 书 CN 103999423 A 6 2/15 页 7 图 5 示出根据本发明的另外的实施例的方法的流程图 ; 图 6 示出将常规频率规划与用于本发明的实施例的频率规划进行比较的图解 ; 图 7a 示出根据本发明的另外的实施例的电路的框图 ; 以及 图 7b 示出根据本发明的另外的实施例的电路的框图。 具体实施方式 0006 在本发明的实施例下述详细描述之前, 特此注意, 图中具有相同功能的元件或相 同元件由相同的附图标记指示, 并且对这些元件不给出冗余描述。 出于此原因, 由相同附图 标记所指示的元件。
28、的描述是可互换的。 0007 图 1 示出电路 100, 其具有数字至时间变换器 101 以及振荡器装置 103。数字至时 间变换器在下文中也可以被称为 DTC。数字至时间变换器 101 具有用于接收高频信号 105 的高频输入101-1、 用于接收数字信号的数字输入101-3以及用于供应高频信号105的按时 间顺序延迟的版本 109 的高频输出 101-5。高频信号 105 的按时间顺序延迟的版本 109 在 下文中也可以被称为 (按时间顺序) 经延迟的高频信号 109。 0008 振荡器装置 103 被设计成产生高频信号 105(数字至时间变换器 101) 。另外, 振 荡器装置 103 。
29、具有锁相环 111。锁相环 111 被设计成调整高频信号 105 的频率。锁相环在 下文中也可以被称为 PLL。 0009 数字至时间变换器101被设计成基于在其数字输入101-3处接收的第一数字信号 107 而使在其高频输入 101-1 处接收的高频信号 105 按时间顺序延迟。 0010 根据本发明的实施例的电路可以优选地是高频电路 ; 同样地, 高频信号 105 可以 具有例如大于或等于 100kHz 的频率。 0011 根据若干实施例, 高频信号 105 可以具有如例如由无线电标准所指定的频率。作 为示例, 高频信号 105 可以具有在从 (并包括) 700MHz 到 (包括) 12G。
30、Hz 的范围中的频率。 0012 本发明的实施例的思想是在不需要使用锁相环 111 来用于相位调制的情况下, 通 过使用数字至时间变换器 101 来实现高频信号 105 的相位调制。使用数字至时间变换器 101 以用于高频信号 105 的相位调制来代替用于相位调制的锁相环 111 实现更大的调制带 宽, 这意味着以更简单的方式生成更大相位跳变是可能的。 0013 为了使得在已知系统中实现此类大调制带宽成为可能, 通过本发明的实施例来实 现的, 使用直接调制架构或者其中开发了非常大量的小和大变抗器 (varactor) 的 DCO(数 控振荡器) 。许多此类调谐电容器的缺点是能量消耗以及增加数目。
31、的振荡器核。另外, 存在 可实现的调制带宽的技术限制。 直接调制架构的缺点是其能量消耗 ; 出于该原因, 具有附加 芯片表面的极性调制链被包括以用于使用小带宽的标准。 0014 另外, 极性调制架构具有以下缺点 : 即必须针对多个传输路径来确定多个振荡器 和合成器。 0015 相比之下, 在本发明的实施例中, 通过使用数字至时间变换器 101 以最小的复杂 度来实现在大调制带宽上的高频信号 105 的相位调制。 0016 电路 100 也被称为 RFDAC(射频数模变换器) 。 0017 图 1a 中示出的电路 100 可以使用在极性调制器中, 并且因此实现极性调制架构。 通过在极性调制器中使。
32、用电路 100, 开发更小、 更加能量节省的多发射器和多天线架构是可 说 明 书 CN 103999423 A 7 3/15 页 8 能的。 0018 图 1b 示出电路 100 中的振荡器装置 103 的可能实现方式。在图 1b 中所示的实施 例中, 振荡器装置 103 除锁相环 111 之外还具有振荡器 113 和环路滤波器 115。振荡器 113 被设计成产生高频信号105。 锁相环111接收高频信号105并且可以将该高频信号105与参 考信号进行比较以便提供具有误差信号 117 的环路滤波器 115 ; 基于后者, 环路滤波器 115 向振荡器 113 提供调整信号 119, 以用于调。
33、整高频信号 105 的频率的目的。 0019 根据若干实施例, 电路 100 另外可以具有在振荡器 113 和数字至时间变换器 101 之间的附加分压器。此类分压器可以被设计例如用以在高频信号 105 被中继到数字至时间 变换器 101 之前对所述高频信号 105 的频率进行划分和降低。 0020 根据本发明的若干实施例, 振荡器装置 103 可以被数字式地构造, 这意味着例如 锁相环 111 可以是数字锁相环 (所谓的 DPLL) , 并且振荡器 113 可以是数控振荡器 (DCO) 或 数字控制的振荡器 (NCO) 。 0021 然而, 另外, 根据本发明的另外的实施例, 以模拟的方式构造。
34、振荡器装置 103 也是 可能的 例如, 以使得振荡器 113 是电压控制的振荡器 (所谓的 VCO) 并且锁相环 111 是 模拟锁相环 111 的方式。 0022 在以下实施例中, 在每种情况下使用振荡器装置的数字实现方式 ; 然而, 如以上所 描述的, 也可以预期模拟的实现方式。 0023 根据若干实施例, 振荡器装置 103(诸如在图 1b 中示出的) 可以独立于数字信号 107 并因此独立于高频信号 105 的所期望的延迟而提供高频信号 105。如以上所描述的, 电 路 100 可以被用于在相位上调制高频信号 105 的目的, 以使得经延迟的高频信号 109 是高 频信号 105 的。
35、相位调制版本。经延迟的高频信号 109 的相位和 / 或相位变更可以由数字信 号 107 预指定, 并且振荡器装置 103 可以被设计成独立于相位而提供高频信号 105, 所述相 位由数字信号 107 预指定, 以用于经延迟的高频信号 109。 0024 这在下文中参考图2a至3b中示出的实施例而示出, 其基于这样的配置 : 其中在没 有相位调制 (例如极性调制) 中的调制的情况下使用 PPL, 并且相位直接由数字至时间变换 器 101 来调制。 0025 然而, 根据另外的实施例, 同样可能的是, 振荡器装置 103 在产生高频信号 105 期 间调制经延迟的高频信号 109 的相位的一部分。
36、, 并且相位的另一部分通过数字至时间变换 器 101 来调制。这样的原理在下文参考图 4a 至 4c 来详细描述。 0026 图 2a 示出根据本发明的另外的实施例的电路 200a 的框图。 0027 电路 200a 包括根据图 1b 的电路 100 的所有部件。换言之, 电路 200a 包括数字至 时间变换器 101 和振荡器装置 103 二者。另外, 电路 200a 具有极坐标提供器 201, 其被设计 成向数字至时间变换器 101 提供数字信号 107。如以上所描述的, 数字信号 107 可以确定 经延迟的 HF 信号 109 的相位或相位修改。由极坐标提供器 201 所提供的数字信号 。
37、107 因 此可以是相位信号, 其确定经延迟的高频信号 109 的相位修改并且其包括数字信号 107 (或 者, 如图 2a 中示出的) , 与数字信号 107 相同。 0028 换言之, 数字信号 107 可以表示相位调制信号。 0029 根据另外的实施例, 极坐标提供器 201(以及下文描述的极坐标提供器) 还可以被 设计成使得数字信号 107 是一个或多个 (经调制的) 有效载荷数据信号与具有预指定的 (例 说 明 书 CN 103999423 A 8 4/15 页 9 如, 在定义的时间分割上) 恒定频率的信号的叠加。换言之, 数字信号 107 可以具有附加于 有效载荷数据的频率偏移。。
38、以这种方式, 该配置结合数字至时间变换器使得经延迟的 HF 信 号109具有与高频信号105的频率不同的频率成为可能。 具体地, 使经延迟的高频信号109 的频率不是高频信号 105 的频率的谐波成为可能。 0030 换言之, 在数字至时间变换器 101 的此类实施例中, 所述配置可以利用此点来生 成不是由振荡器 113 所生成的高频信号 105 的频率的谐波的频率。 0031 换言之, 作为第一数字信号 107 具有以上描述的一个或多个有效载荷数据信号和 预指定恒定频率的信号的叠加这一事实的结果, 生成具有旋转相位的数字至时间变换器系 统是可能的, 并且从而生成非谐波中间 RF 频率也是可能。
39、的。这也可以被扩展至 TX-MIMO 应 用, 其具有这样的特定特征 : 即从单个 PPL 生成两个不同的传输信号于是是可能的。 0032 另外, 极坐标提供器可以被设计成提供数字幅度信号 203。电路 200a 还可以具有 数模变换器装置 205, 其被设计成基于数字幅度信号 203 来提供幅度调制信号 207。 0033 在图 2a 中示出的实施例中, 数模变换器装置 205 具有采样率变换器 (SRC) 209 以 及数模变换器 211。 0034 采样率变换器 209 被设计成接收数字幅度信号 203、 执行采样率变换并且将从该 变换所得到的信号 213 提供给数模变换器 211。数模。
40、变换器 211 被设计成将由采样率变换 器 205 所提供的信号 213 从数字变换到模拟以便接收幅度调制信号 207。 0035 经延迟的 (或相位调制的) HF 信号 109 可以描述传输信号, 连同幅度调制信号 207 一起, 其中传输信号的相位由经延迟的 HF 信号 109 来描述, 并且传输信号的幅度或量值由 幅度调制信号 207 来描述。 0036 正因为这样, 例如, 极坐标提供器 210 可以被设计成接收以数字 IQ (I : 同相, Q : 正 交) 表示的该传输信号, 并且将该传输信号从IQ表示转化成极坐标, 其中幅度或量值由数字 幅度信号 203 来描述, 并且相位由极坐。
41、标提供器 201 所提供的相位信号 (其对应于图 2a 中 示出的实施例中的数字信号 107) 来描述。 0037 以数字 IQ 表示 215 的传输信号可以例如由可选的数字信号处理器 (DSP) 217 生 成, 所述数字信号处理器 217 可以在电路 200a 外部或可以是电路 200a 的部件。 0038 另外, 极坐标提供器 201 可以被设计成执行所谓的 CORDIC 算法 (坐标旋转数字计 算器) 以便接收数字信号 107 以及数字幅度信号 203。 0039 图 2a 中示出的电路 200a 例如可以被使用在极性调制器中。 0040 图 2b 示出附加电路 200b 和 / 或极。
42、性调制器 200b, 其被设计成在经延迟的 HF 信 号 109 和幅度调制信号 207 上提供相位和幅度调制传输信号 219。极性调制器 200b 除了电 路 200a 之外还具有混合器 221, 其被设计成使幅度调制信号 207 和经延迟的 (和 / 或经相 位调制的) 高频信号109相混合, 以便作为混合的结果而获得经幅度和相位调制的传输信号 219。 0041 使用混合器 221 来组合幅度调制信号 207 与经延迟的 HF 信号 109 也可以被称为 小信号极性架构。 0042 DSP 217 例如可以是处理器 (例如, 基带处理器) 或此类处理器的部分。作为示例, DSP 217 。
43、可以是便携式移动无线电设备 (手机, 诸如移动电话或智能电话) 或者平板计算机 或膝上型计算机的处理器。 说 明 书 CN 103999423 A 9 5/15 页 10 0043 另外, 混合器221的输出可以与可选天线233耦合 (例如, 经由合适、 可选的传输路 径 231, 例如, 具有放大器和匹配的网络) , 以便将经幅度和相位调制的传输信号 219 传输到 天线 233。 0044 根据另外的实施例, 电路200a也可以使用在所谓的大信号极性架构中。 这在图2c 中被示出在电路 200c 和 / 或极性调制器 200c 中, 其如在极性调制器 200b 中那样具有电路 200a 并。
44、且被设计成基于经延迟的 (和 / 或相位调制) HF 信号 109 和幅度调制信号 207 的组 合来提供传输信号 223。与极性调制器 200b 形成对比, 极性调制器 200c 没有混合器 221, 然而, 却具有放大器 (或功率放大器, PA) 225。放大器 225 被设计成基于幅度调制信号 207 来放大经延迟的 HF 信号 109, 以获得基于放大的传输信号 223。换言之, 放大器 225 被设计 成基于幅度调制信号 207 来调整经延迟的 HF 信号 109 的放大。 0045 另外, 放大器 225 的输出还可以耦合到可选天线 233, 如在图 2b 中极性调制器 200b 。
45、和极性调制器 200c 的情况中 (例如, 经由合适的传输路径 231, 例如, 具有另外的放大 器和匹配网络) , 以便将传输信号 223 传输到天线 233。 0046 本发明的附加实施例因此还创建一种设备, 其具有基带处理器、 天线和根据本发 明的实施例的电路, 所述电路被耦合到天线和基带处理器。 0047 在一些应用中, 可能有必要生成和 / 或输出具有相同载波频率但不同数据的多个 无线电信号。这也可以利用本发明的实施例以简单方式实现。 0048 图 3a 示出根据本发明的另外的实施例的用于该目的的电路 300a。 0049 电路300a不同于上述电路的在于其具有第一数字至时间变换器1。
46、01a以及第二数 字至时间变换器 101b。电路 300a 因此被设计成提供第一经延迟的 HF 信号 109a 和第二经 延迟的 HF 信号 109b。 0050 第一数字至时间变换器 101a 具有用于接收第一数字信号 107a 的数字输入 101a-1, 用于接收 HF 信号 105 的 HF 输入 101a-3, 以及用于提供第一经延迟的 HF 信号 109a 的 HF 输出。第二数字至时间变换器 101b 具有用于接收第二数字信号 107b 的数字输入 101b-1, 用于接收 HF 信号 105 的 HF 输入 101b-3, 以及用于提供第二经延迟的 HF 信号 109b 的 HF。
47、 输出 101b-5。 0051 另外, 电路 300a 具有极坐标提供器 201, 其被设计成向第一数字至时间变换器 101a提供第一数字信号107a, 以及向第二数字至时间变换器101b提供第二数字信号107b。 0052 另外, 极坐标提供器 201 被设计成提供第一数字幅度信号 203a 和第二数字幅度 信号 203b。 0053 电路 300a 因此另外具有第一数模变换器装置 205a 和第二数模变换器装置 205b。 0054 第一数模变换器装置 205a 具有第一数模变换器 211a 以及第一采样率变换器 209a, 第二数模变换器装置 205b 具有第二数模变换器 211b 以。
48、及第二采样率变换器 209b。 0055 第一数模变换器装置 205a 被设计成将第一数字幅度信号 203a 从数字变换成模 拟, 以便获得第一幅度调制信号 207a, 并且第二数模变换器装置 205b 被设计成将第二数字 幅度信号 203b 从数字变换成模拟, 以便获得第二幅度调制信号 207b。 0056 第一数字至时间变换器 101a 被设计成基于第一数字信号 107a 来使 HF 信号 105 按时间顺序延迟 (所述 HF 信号 105 由振荡器装置 103 提供) , 以便获得第一 (按时间顺序) 延 迟的 HF 信号 109a 和 / 或 HF 信号 105 的第一 (按时间顺序)。
49、 延迟的版本 109a。 说 明 书 CN 103999423 A 10 6/15 页 11 0057 第二数字至时间变换器 101b 被设计成基于第二数字信号 107b 来使 HF 信号 105 按时间顺序延迟 (所述 HF 信号 105 由振荡器装置 103 提供) , 以便获得第二 (按时间顺序) 延 迟的 HF 信号 109b 和 / 或 HF 信号 105 的第二 (按时间顺序) 延迟的版本 109b。 0058 振荡器装置 103 因此可以形成用于第一数字至时间变换器 101a 和用于第二数字 至时间变换器 101b 二者的合成器。换言之, 第一数字至时间变换器 101a 和第二数字至时 间变换器101b接收相同的载波信号105, 它们根据它们接收的数字信号107a、 107b来 (不同 地) 延迟所述载波信号 105。 0059 由数字至时间变换器 101a、 101b 所生成的经延迟的 HF 信号 109a、。