《电子扫描阵列雷达相差测量装置.pdf》由会员分享,可在线阅读,更多相关《电子扫描阵列雷达相差测量装置.pdf(5页完整版)》请在专利查询网上搜索。
1、(10)申请公布号 (43)申请公布日 (21)申请号 201310401183.3 (22)申请日 2013.09.06 G01R 25/00(2006.01) (71)申请人 罗芳 地址 610000 四川省成都市武侯区一环路南 一段 24 号 (72)发明人 罗芳 (54) 发明名称 电子扫描阵列雷达相差测量装置 (57) 摘要 电子扫描阵列雷达相差测量装置, 包括相位 差测量芯片, 与相位差测量芯片输出端连接的模 数转换器, 所述模数转换器与缓存装置连接, 所述 缓存装置与接口芯片连接 ; 所述电子扫描阵列雷 达相差测量装置还包括与接口芯片、 模数转换器 和缓存装置连接的时钟芯片。采用。
2、本发明所述的 电子扫描阵列雷达相差测量装置 , 被测信号的频 率可以高达2.7GHz,相位测量精度小于0.5度。 可 以独立测量两个射频 (RF) 或中频 (IF) 信号之间 的相位差,可以应用于全球移动通信系统(GSM)、 码分多址 (CDMA)、 宽带码分多址 (W-CDMA)、 时分 多址(TDMA)蜂窝电话、 个人通信业务(PCS)、 宽带 基础设施网络以及现代相控阵系统。 (51)Int.Cl. (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书1页 说明书2页 附图1页 (10)申请公布号 CN 104422823 A (43)申请公布日 2015.03.18 。
3、CN 104422823 A 1/1 页 2 1. 电子扫描阵列雷达相差测量装置, 其特征在于, 包括相位差测量芯片, 与相位差测量 芯片输出端连接的模数转换器, 所述模数转换器与缓存装置连接, 所述缓存装置与接口芯 片连接 ; 所述电子扫描阵列雷达相差测量装置还包括与接口芯片、 模数转换器和缓存装置连接 的时钟芯片。 2. 如权利要求 1 所述的电子扫描阵列雷达相差测量装置, 其特征在于, 所述缓存装置 为 FIFO 缓存。 3. 如权利要求 1 所述的电子扫描阵列雷达相差测量装置, 其特征在于, 所述相位差测 量芯片为 AD8302。 4. 如权利要求 1 所述的电子扫描阵列雷达相差测量装。
4、置, 其特征在于, 所述模数转换 器为 AD7865。 5. 如权利要求 1 所述的电子扫描阵列雷达相差测量装置, 其特征在于, 所述接口芯片 为 S5933。 6. 如权利要求 1 所述的电子扫描阵列雷达相差测量装置, 其特征在于, 所述相位测量 芯片数量不止一个, 输出端均与模数转换器连接, 所述模数转换器为多路模数转换器。 7. 如权利要求 1 所述的电子扫描阵列雷达相差测量装置, 其特征在于, 所述时钟芯片 为 DS1302。 权 利 要 求 书 CN 104422823 A 2 1/2 页 3 电子扫描阵列雷达相差测量装置 技术领域 0001 本发明属于网络通信领域, 涉及一种电子扫。
5、描阵列雷达相差测量装置。 背景技术 0002 相 控 阵 雷 达 (Phased Array Radar) 即 电 子 扫 描 阵 列 雷 达 (active electronically scanned array, AESA), 是指一类通过改变天线表面阵列所发出波束的合 成方式, 来改变波束扫描方向的雷达。 这种设计有别于机械扫描的雷达天线, 可以减少或完 全避免使用机械马达驱动雷达天线便可达到涵盖较大侦测范围的目的。 目前使用的电子扫 描方式包括改变频率或者是改变相位的方式, 将合成的波束发射的方向加以变化。电子扫 描的优点包含扫描速率高, 改变波束方向的速率快, 对于目标讯号测量的精。
6、确度高于机械 扫描雷达, 同时免去机械扫描雷达天线驱动装置可能发生的故障。 0003 在实际工作中,经常会遇到需要检测两个信号的相位差,这也是研究网络相频特 性中不可缺少的重要方面。近年来 , 随着以计算机参与的数字合成和使用数据样本求解测 量特性为特征的第三代自动测试系统和虚拟仪器的出现 , 提出了使用同步实时取样技术 获得取样序列 , 从而计算两信号之间的相位差的方法。虽然这些方法都不再依赖于标准时 标信号,而直接通过采样点经过数值处理即可得到被测信号相位,但其被测信号的频率都 很低 , 最高也只有几十 KHz, 而且计算复杂、 运算量大 , 已经远远不能满足现代相控阵技术 的要求。 发明。
7、内容 0004 为解决现有技术被测信号频率低、 计算复杂、 运算量大的技术缺陷, 本发明公开了 一种电子扫描阵列雷达相差测量装置。 0005 电子扫描阵列雷达相差测量装置, 其特征在于, 包括相位差测量芯片, 与相位差测 量芯片输出端连接的模数转换器, 所述模数转换器与缓存装置连接, 所述缓存装置与接口 芯片连接 ; 所述电子扫描阵列雷达相差测量装置还包括与接口芯片、 模数转换器和缓存装 置连接的时钟芯片。 0006 优选的, 所述缓存装置为 FIFO 缓存。 0007 优选的, 所述相位差测量芯片为 AD8302。 0008 优选的, 所述模数转换器为 AD7865。 0009 优选的, 所。
8、述接口芯片为 S5933。 0010 优选的, 所述相位测量芯片数量不止一个, 输出端均与模数转换器连接, 所述模数 转换器为多路模数转换器。 0011 优选的, 所述时钟芯片为 DS1302。 0012 采用本发明所述的电子扫描阵列雷达相差测量装置 , 被测信号的频率可以高达 2.7GHz, 相位测量精度小于 0.5 度。可以独立测量两个射频 (RF) 或中频 (IF) 信号之间的 相位差 , 可以应用于全球移动通信系统 (GSM)、 码分多址 (CDMA)、 宽带码分多址 (W-CDMA)、 说 明 书 CN 104422823 A 3 2/2 页 4 时分多址 (TDMA) 蜂窝电话、 。
9、个人通信业务 (PCS)、 宽带基础设施网络以及现代相控阵系统。 附图说明 0013 图 1 示出本发明一种具体实施方式的示意图。 具体实施方式 0014 下面结合附图, 对本发明的具体实施方式作进一步的详细说明。 0015 电子扫描阵列雷达相差测量装置, 其特征在于, 包括相位差测量芯片, 与相位差测 量芯片输出端连接的模数转换器, 所述模数转换器与缓存装置连接, 所述缓存装置与接口 芯片连接 ; 所述电子扫描阵列雷达相差测量装置还包括与接口芯片、 模数转换器和缓存装 置连接的时钟芯片。 0016 图 1 给出本发明一个具体实施方式, 由相位差测量芯片 AD8302、 4 通道 A/D 转换。
10、 芯片 AD7865、 可编程逻辑器件 EPM7256、 PCI 接口芯片 S5933 等几部分组成 , 时钟芯片为 DS1302。其中核心部分是相位差测量芯片 AD8302、 4 通道 A/D 转换芯片 AD7865 以及 PCI 接 口芯片的实现。 系统工作原理 : 将需要测量的信号及其参考信号送给相位差测量芯片 AD8302,AD8302将输出相位差信号VPHS,缓慢变化的VPHS信号经过差分放大后送给4通道 14位的A/D转换芯片AD7865,AD7865在可编程逻辑器件的控制下将数据写入FIFO中,FIFO 在可编程逻辑器件的控制下 , 通过 PCI 接口芯片 S5933 实现与 P。
11、CI 接口间的数据交换 , 再 由相位差测量算法完成最终的相位差测量。 影响整个系统性能的关键部分在于相位 差测量电路 , 相位差测量电路的核心器件为相位差测量芯片 AD8302。AD8302 是 ADI 公司 用于 RF/IF 相位差测量的单片集成电路 , 它能同时测量从低频到 2.7GHz 频率范围内的两 输入信号之间的相位差。它有测量、 控制器和电平比较器三种工作方式。 0017 采用本发明所述的电子扫描阵列雷达相差测量装置 , 被测信号的频率可以高达 2.7GHz, 相位测量精度小于 0.5 度。可以独立测量两个射频 (RF) 或中频 (IF) 信号之间的 相位差 , 可以应用于全球移。
12、动通信系统 (GSM)、 码分多址 (CDMA)、 宽带码分多址 (W-CDMA)、 时分多址 (TDMA) 蜂窝电话、 个人通信业务 (PCS)、 宽带基础设施网络以及现代相控阵系统。 0018 前文所述的为本发明的各个优选实施例, 各个优选实施例中的优选实施方式如果 不是明显自相矛盾或以某一优选实施方式为前提, 各个优选实施方式都可以任意叠加组合 使用, 所述实施例以及实施例中的具体参数仅是为了清楚表述发明人的发明验证过程, 并 非用以限制本发明的专利保护范围, 本发明的专利保护范围仍然以其权利要求书为准, 凡 是运用本发明的说明书及附图内容所作的等同结构变化, 同理均应包含在本发明的保护范 围内。 说 明 书 CN 104422823 A 4 1/1 页 5 图 1 说 明 书 附 图 CN 104422823 A 5 。