《计时信号产生电路及方法和电源电路.pdf》由会员分享,可在线阅读,更多相关《计时信号产生电路及方法和电源电路.pdf(16页完整版)》请在专利查询网上搜索。
1、(10)申请公布号 CN 102427343 A (43)申请公布日 2012.04.25 C N 1 0 2 4 2 7 3 4 3 A *CN102427343A* (21)申请号 201110394722.6 (22)申请日 2011.12.02 H03K 3/013(2006.01) H03K 3/02(2006.01) (71)申请人成都芯源系统有限公司 地址 611731 四川省成都市高新西区出口加 工区(西区)科新路8号 (72)发明人欧阳茜 李晓明 吴小康 任远程 杨先庆 (74)专利代理机构中科专利商标代理有限责任 公司 11021 代理人王波波 (54) 发明名称 计时信号。
2、产生电路及方法和电源电路 (57) 摘要 公开了一种计时信号产生电路及方法和电源 电路。该计时信号产生电路包括:第一输入端,接 收第一输入信号;第一模数转换电路,将所述第 一输入信号转换为N位第一数字信号,其中N大于 等于1;第一查找表,输出与所述第一数字信号的 倒数成正比的第二信号;以及信号产生器,输出 与第三信号、所述第二信号的乘积成正比的计时 信号。 (51)Int.Cl. (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书 2 页 说明书 8 页 附图 5 页 CN 102427352 A 1/2页 2 1.一种计时信号产生电路,包括: 第一输入端,接收第一输入信号。
3、; 第一模数转换电路,将所述第一输入信号转换为N位第一数字信号,其中N大于等于 1; 第一查找表,输出与所述第一数字信号的倒数成正比的第二信号;以及 信号产生器,输出与一第三信号、所述第二信号的乘积成正比的计时信号。 2.如权利要求1所述的计时信号产生电路,其中,所述第二信号是模拟信号。 3.如权利要求1所述的计时信号产生电路,其中,所述第二信号是M位数字信号,其中 M大于等于1。 4.如权利要求3所述的计时信号产生电路,其中,M大于N。 5.如权利要求1所述的计时信号产生电路,其中,所述第三信号是模拟信号。 6.如权利要求3所述的计时信号产生电路,还包括: 第二输入端,接收第二输入信号; 第。
4、二模数转换电路,将所述第二输入信号转换为所述第三信号,其中所述第三信号为P 位,P大于等于1。 7.如权利要求6所述的计时信号产生电路,其中,所述信号产生器包括乘法器,将所述 第二信号与所述第三信号相乘,输出所述计时信号。 8.如权利要求7所述的计时信号产生电路,其中,所述计时信号的位数大于P加M。 9.如权利要求1计时信号产生电路,还包括, 计时电路,根据所述计时信号对时钟信号进行计时,产生复位信号。 10.如权利要求1计时信号产生电路,还包括, RC振荡器,根据所述计时信号产生方波信号,进而产生复位信号。 11.一种计时信号产生方法,包括: 接收第一输入信号; 将所述第一输入信号转换为N位。
5、第一数字信号,其中N大于等于1; 查找并输出与所述第一数字信号的倒数成正比的第二信号; 接收第三信号;以及 输出与所述第三信号、所述第二信号的乘积成正比的计时信号。 12.一种电源电路,包括: 第一比较器,输入端耦接至第一参考信号和输出信号,发出置位信号; 权利要求9或者10所述的计时信号产生电路; 控制机,根据所述置位信号和所述复位信号,发出PWM信号; 功率开关,耦接至电源信号,在PWM信号控制下,导通和关断,将电源信号的能量传递 至所述输出信号; 所述第一输入端耦接至所述电源信号; 所述第二输入端耦接至所述输出信号。 13.如权利要求12所述电源电路,其中,功率开关的导通时间等于所述复位。
6、信号的有 效时间。 14.如权利要求12所述电源电路,其中,所述第二输入端通过第二模数转换电路耦接 权 利 要 求 书CN 102427343 A CN 102427352 A 2/2页 3 至所述输出信号。 权 利 要 求 书CN 102427343 A CN 102427352 A 1/8页 4 计时信号产生电路及方法和电源电路 技术领域 0001 本发明涉及电子电路,尤其涉及一种计时信号产生电路以及方法、采用该计时信 号产生电路以及方法的电源电路。 背景技术 0002 大多数电子产品如笔记本电脑、台式电脑、PDA等,需要直流(DC)电源向各个功能 模块提供经过调节的功率。DC-DC同步降。
7、压式变换器具有效率高、体积小等优点,得到了广 泛的应用。 0003 采用恒定导通时间(COT)控制的DC-DC同步降压式变换器电路具有瞬态响应速度 快、结构简单等优点。图1是传统的采用恒定导通时间(COT)控制的DC-DC同步降压式变 换器电路的示意图。 0004 图1所示为传统的COT降压式变换器电路,包括:输入端子V IN 、输出端子V OUT 、包 含由电阻器106和107构成的信号采样电路的反馈电路、比较电路108、导通时间控制电路 110、驱动电路109、以及包含晶体管101和102的开关电路。 0005 输入电源信号V IN 通过晶体管101和102的调制,耦合到电感器103和电容。
8、器104 组成的输出滤波器,滤波之后的信号输出到负载105,输出信号V OUT 通过电阻器106和107 构成的信号采样电路将信号采样信号V OSM 反馈到比较器108的输入端,根据图1所示电路, 反馈信号V FB 等于V OSM 。比较器108将V FB 与参考信号V REF 相比较,输出端耦接到驱动电路 109,比较器的输出信号控制晶体管101的导通。同时导通时间控制电路110也耦接到驱动 电路109,由导通时间控制电路110控制晶体管101的导通时间。驱动电路109产生互补的 驱动信号,控制晶体管101和102的导通和关断,以调节输出信号V OUT 。图1的示例示出,晶 体管101和10。
9、2为金属氧化物半导体场效应晶体管(MOSFET),在其他示例中,可以使用诸如 双极结晶体管(BJT)或绝缘双极型晶体管(IGBT)之类的其他适当电子设备来实现。传统 的COT降压式变换器中V REF 为恒定的直流信号,电路设计完成之后无法调整。 0006 另外,在COT降压式变换器中,当系统输入电源信号V IN 或者系统输出信号V OUT 发生 变化时,开关调节电路的开关频率都将发生变化。开关频率的变化将引起EMI(电磁干扰)、 EMC(电磁兼容)以及噪声等多重问题。 发明内容 0007 考虑到现有技术中的一个或多个问题,提出了一种信号产生电路。 0008 本发明提供了一种计时信号产生电路,包。
10、括:第一输入端,接收第一输入信号;第 一模数转换电路,将所述第一输入信号转换为N位第一数字信号,其中N大于等于1;第一 查找表,输出与所述第一数字信号的倒数成正比的第二信号;以及信号产生器,输出与第三 信号、所述第二信号的乘积成正比的计时信号。 0009 本发明还提供一种计时信号产生方法,包括:接收第一输入信号;将所述第一输 入信号转换为N位第一数字信号,其中N大于等于1;查找并输出与所述第一数字信号的倒 说 明 书CN 102427343 A CN 102427352 A 2/8页 5 数成正比的第二信号;接收第三信号;以及输出与所述第三信号、所述第二信号的乘积成 正比的计时信号。 0010。
11、 将所述电路或者方法用于与电源系统后,可以根据输入电源信号与系统输出信号 获取不同的计时信号,从而调整电源电路的导通时间,进而获取基本稳定的开关周期。为 此, 0011 本发明还提供一种电源电路,包括:第一比较器,输入端耦接至第一参考信号和输 出信号,发出置位信号; 0012 计时信号产生电路,包括:第一输入端,接收第一输入信号;第一模数转换电路, 将所述第一输入信号转换为N位第一数字信号,其中N大于等于1;第一查找表,输出与所 述第一数字信号的倒数成正比的第二信号;以及信号产生器,输出与所述第三信号、所述第 二信号的乘积成正比的计时信号;时钟信号;计时电路,根据所述计时信号对所述时钟信 号进。
12、行计时,产生复位信号;控制机,根据所述置位信号和所述复位信号,发出PWM信号;功 率开关,耦接至电源信号,在PWM信号控制下,导通和关断,将电源信号的能量传递至所述 输出信号;所述第一输入端耦接至所述电源信号;所述第二输入端耦接至所述输出信号。 附图说明 0013 通过结合附图对本发明的优选实施例进行详细描述,本发明的上述和其他目的、 特性和优点将会变得更加清楚,其中相同的标号指定相同结构的单元,并且在其中: 0014 图1是传统的采用恒定导通时间(COT)控制的DC-DC同步降压式变换器电路的示 意图; 0015 图2是根据本发明教导的一种计时信号产生电路; 0016 图3A是第一数字信号V。
13、 1 ,第二信号V 2 ,数字信号D 1 信号对应图; 0017 图3B是一种根据本发明教导的输出模拟信号的查找表; 0018 图3C是一种根据本发明教导的乘法器; 0019 图4A是一种根据本发明教导的导通时间信号产生电路400; 0020 图4B是一种根据本发明教导的导通时间信号产生电路410; 0021 图5是一种根据本发明教导的计时信号产生方法500; 0022 图6是一种根据本发明教导的电源系统600;以及 0023 图7是一种根据本发明教导的电源系统700。 具体实施方式 0024 下面将参照示出本发明实施例的附图充分描述本发明。然而,本发明可以以许多 不同的形式实现,而不应当认为。
14、限于这里所述的实施例。相反,提供这些实施例以便使本公 开透彻且完整,并且将向本领域技术人员充分表达本发明的范围。在附图中,为了清楚起见 放大了组件。 0025 公开了一种用于开关变换器的方法和装置。在以下描述中,为了提供对本发明的 透彻理解,阐述了大量特定细节。然而,对于本领域普通技术人员显而易见的是:不必采用 这些特定细节来实行本发明。在其他实例中,为了避免混淆本发明,未具体描述公知的材料 或方法。 说 明 书CN 102427343 A CN 102427352 A 3/8页 6 0026 在下文所述的特定实施例代表本发明的示例性实施例,并且本质上仅为示例说明 而非限制。在说明书中,提及“。
15、一个实施例”或者“实施例”意味着结合该实施例所描述的特 定特征、结构或者特性包括在本发明的至少一个实施例中。术语“在一个实施例中”在说明 书中各个位置出现并不全部涉及相同的实施例,也不是相互排除其他实施例或者可变实施 例。本说明书中公开的所有特征,或公开的所有方法或过程中的步骤,除了互相排斥的特征 和/或步骤以外,均可以以任何方式组合。此外,本领域普通技术人员应当理解,在此提供 的示图都是为了说明的目的,并且示图不一定是按比例绘制的。应当理解,当称“元件”“连 接到”或“耦接”到另一元件时,它可以是直接连接或耦接到另一元件或者可以存在中间元 件。相反,当称元件“直接连接到”或“直接耦接到”另一。
16、元件时,不存在中间元件。相同的 附图标记指示相同的元件。这里使用的术语“和/或”包括一个或多个相关列出的项目的 任何和所有组合。 0027 下面将参考附图详细说明本发明的具体实施方式。贯穿所有附图相同的附图标记 表示相同的部件或特征。 0028 图2一般地示出了根据本发明教导的一种计时信号产生电路200,包括:第一输入 端,接收第一输入信号V 1 ;第一模数转换电路201,将所述第一输入信号V 1 转换为N位第一 数字信号D 1 ,其中N大于等于1;第一查找表202,输出与所述第一数字信号D 1 的倒数成正 比的第二信号V 2 ;以及信号产生器203,输出与所述第二信号V 2 、第三信号V 3。
17、 的乘积成正比 的计时信号V C 。 0029 如图5所示,本发明同时提供了一种计时信号产生方法,包括: 0030 步骤501:接收第一输入信号V 1 ; 0031 步骤502:将所述第一输入信号V 1 转换为N位第一数字信号D 1 ,其中N大于等于 1;在一个实施例中,通过数模转换装置将第一输入信号V 1 转换为N位第一数字信号D 1 。 0032 步骤503:查找并输出与所述第一数字信号D1的倒数成正比的第二信号V 2 ; 0033 步骤504:接收第三信号V 3 ; 0034 步骤505:输出与所述第三信号V 3 于所述第二信号V 2 乘积成正比的计时信号V C 。 0035 模数转换电。
18、路(ADC)201,将第一输入信号V 1 转换为第一数字信号D 1 ,其中第一 数字信号D1为N位。N可以是大于等于1的自然数。例如,第一数字信号可以是1位,取 值1或者0;可以是两位,取值00、01、10或者11;也可以是5位,9位等其他位数。模数转 换电路已经为本领域技术人员所熟悉,可以选择不同位数的模数转换电路得到模拟信号。 选用的位数多时,可以获得高精度,但是成本大。在一个实施例中,可以只使用ADC中的 部分数据,比如对于八位ADC可以使用1111000011111100,或者11110000、11110010、 11110100-等,而没有必要使用0000000011111111中的。
19、全部数据。 0036 第一查找表202,输出与所述第一数字信号D 1 的倒数成正比的第二信号V 2 。数字 信号的表现形式是0或者1,所述数字信号的倒数指的是其表征的模拟信号的倒数。在一 个实施例中,第二信号V 2 可以是模拟信号。如图3A所示的信号对应表,横坐标为第一输入 信号V 1 ,纵坐标为第二信号V 2 ,台阶状曲线301为第一数字信号D 1 。为了清晰展示本发明的 意图,没有按照比例绘制图3A中各个数据。假定使用的是8位的ADC,使用V 1A V 1G ,D 1A D 1G ,V 2A V 2G ,表示AG个点对应的第一输入信号V 1 的模拟值,第一数字信号D 1 的数值, 第二信号。
20、V 2 的模拟量。函数曲线302的表达式V 3 为, 说 明 书CN 102427343 A CN 102427352 A 4/8页 7 0037 V 3 K/V 1 , (3) 0038 其中K为系数,可以是一个常数。 0039 第二信号V 2 是一条台阶状的曲线301,因此有: 0040 V 2 K/V 1 , (4) 0041 “”表示V 2A V 2G 是一个近似值。例如,当V 1 取值V 1M 和V 1N 之间(假定V 1M 小于 V 1N )时,由于ADC的分辨率,他们具有相同的数字信号D 1MN 。此时,V 2MN 的取值就可以介于K/ V 1N 和K/V 1M 之间,其中端点(。
21、K/V 1M 或者K/V 1N )可以重复使用。 0042 表1示例性的示出了一种优化的第一输入信号V 1 ,数字信号D 1 ,第二信号V 2 的对 应表格。假定K取值5,0.02V的第一输入信号V1的变化对应一个步长。当V1A大于4.99 并且小于5.01时,V 2 大于等于0.998且小于1.002,可以优化地将V 2A 取中间值,即1。 0043 表1第一数字信号V 1 ,第二信号V 2 ,数字信号D 1 对应表格 0044 说 明 书CN 102427343 A CN 102427352 A 5/8页 8 V 1 D 1 V 2 取值范围 V 2 优化取值 4 . 9 9 V 1 A 。
22、5 . 0 1 1 1 1 1 1 1 1 1 0 . 9 9 8 V 2 A 1 . 0 0 2 V 2 A 1 4 . 9 7 V 1 B 4 . 9 9 1 1 1 1 1 1 1 0 1 . 0 0 2 V 2 B 1 . 0 0 6 V 2 B 1 . 0 0 4 4 . 9 5 V 1 C 4 . 9 7 1 1 1 1 1 1 0 1 1 . 0 0 6 V 2 C 1 . 0 1 V 2 C 1 . 0 0 8 4 . 9 3 V 1 D 4 . 9 5 1 1 1 1 1 1 0 0 1 . 0 1 V 2 D 1 . 0 1 4 V 2 D 1 . 0 1 2 4 . 9 。
23、1 V 1 E 4 . 9 3 1 1 1 1 1 0 1 1 1 . 0 1 4 V 2 E 1 . 0 1 8 V 2 E 1 . 0 1 6 4 . 8 9 V 1 F 4 . 9 1 1 1 1 1 1 0 1 0 1 . 0 1 8 V 2 F 1 . 0 2 2 V 2 F 1 . 0 2 0 4 . 8 7 V 1 G 4 . 8 9 1 1 1 1 1 0 0 1 1 . 0 2 2 V 2 G 1 . 0 2 7 V 2 G 1 . 0 2 4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - 。
24、- - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - 0045 图3B一般地示出了根据本发明教导的一种查找表,参考信号305经过电阻R S 分 压后输出不同的信号值V S0 V S7 ,分别取值为1.028、1.024、1.020、1.016、1.012、1.008、 说 明 书CN 102427343 A CN 102427352 A 6/8页 9 1.004、1,上述信号值耦接至开关S0S7。信号307(在一个实施例中可以为第一数字信号 D 1 )经过译码器304后选通开关S0S7。被选通。
25、的开关将信号(V S0 V S7 )之一输出306, 即第二信号V 2 。 0046 根据本发明的一个实施例,所述第二信号是M位数字信号,其中M大于等于1。在 一个实施例中,当数字信号D 1 取值11111111是,第二信号V 2 可以取00000000;数字信号D 1 为11111110时,第二信号V 2 可以取00000001。 0047 由图3A以及表1可以看出,当第一信号V 1 比较小的时侯,较小的变化都可以产生 较大的第三信号V 3 变化。此时,可以增大数字形式的第二信号V 2 的位数。在一个实施例 中,当数字信号D 1 取值0000时,第二信号V 2 可以取11111111;当数字。
26、信号D 1 为00000001 时,第二信号V 2 可以取11111101,由于位数增加,第二信号V 2 可以表示更大的范围,从而使 得数字信号D 1 每个步长的变化,可以产生两个或者更多步长的第二信号V 2 变化。在一个实 施例中,在第一信号V 1 相对较小的部分,第一信号V 1 每个步长的变化,第二信号V 2 可以产 生多个步长的变化。 0048 由图3A以及表1可以看出,第一信号V 1 较大时,每个步长的数字信号D 1 变化产生 很小的第二信号V 2 变化,因此需要提高第二信号V 2 的分辨率(每个步长所代表的模拟量)。 相应地,提高分辨率(即减小每个步长所代表的模拟量)后,可以增大第二。
27、信号的位数M,从 而保持第二信号V 2 的范围。在一个实施例中,当数字信号D 1 取值1111时,第二信号V 2 可 以取00000000;当数字信号D 1 为1110时,第二信号V 2 可以取00000001。所述数字信号的 位数仅是为了示例性表明本发明的意图,不能理解为对本发明的限制。 0049 根据本发明的一个实施例,所述第三信号V 3 是模拟信号。 0050 根据本发明的一个实施例,所述第三信号V 3 是数字信号。该数字信号V 3 可以由第 二数模转换电路提供。根据本发明的一个实施例,计时信号产生电路还包括:第二输入端, 接收第二输入信号;第二模数转换电路,将所述第二输入信号转换为所述。
28、第三信号V 3 ,其中 所述第三信号为P位,P大于等于1。 0051 信号产生器203,输出与所述第二信号V 2 、所述第三信号V 3 的乘积成正比的计时信 号V C 。在一个实施例中,所述信号产生器包括乘法器,将所述第二信号V 2 与所述第三信号 V 3 相乘,输出所述计时信号V C 。在一个实施例中,所述第二信号V 2 和所述第三信号V 3 可以 是模拟信号,使用模拟乘法器将二者相乘,输出模拟的计时信号V CA 。在另外一个实施例中 还可以通过ADC电路将模拟的计时信号V CA 转换为数字信号输出。在一个实施例中,所述第 二信号V 2 和所述第三信号V 3 可以是为数字信号,通过数字乘法器。
29、相乘后输出计时信号V C 。 模拟乘法器和数字乘法器均是电子电路领域常用模块,在此没有必要详细叙述。 0052 对于第二信号V 2 和所述第三信号V 3 中一个为数字信号而另外一个为模拟信号应 用,可以将数字信号转换为模拟信号从而实现相乘。如图3B所示,在一个实施例中,所述第 二信号V 2 为电流信号,用I 323 表征电流信号的大小,所述第三信号V 3 为数字信号321,经过 译码器322后控制开关R0R7中一个短接至地电位。当R0连接到到地电位的时候,有效 电阻值(即为324至GND之间电阻)R R0 ,同样当R7连接到地电势的时候,电阻值为R R7 。根 据欧姆定律,324的电压V 32。
30、4 为电阻与电阻上电流的乘积,从而实现了第二信号V 2 和所述第 三信号V 3 的相乘,具体参见表2。 0053 表2图3C所示乘法器的信号对应表格 说 明 书CN 102427343 A CN 102427352 A 7/8页 10 0054 V 321 短路开关 电阻值 电压值 000 R0 R R0 V 324 I 323 R R0 001 R1 R R1 V 324 I 323 R R1 010 R2 R R2 V 324 I 323 R R2 011 R3 R R3 V 324 I 323 R R3 100 R4 R R4 V 324 I 323 R R4 101 R5 R R5 V。
31、 324 I 323 R R5 110 R6 R R6 V 324 I 323 R R6 111 R7 R R7 V 324 I 323 R R7 0055 如图4A所示的电路400,在一个实施例中,计时信号产生电路还包括周期为T CLK 的时钟信号CLK和时间信号产生电路401,根据所述计时信号V C 对所述时钟信号CLK进行 计时,产生复位信号R SET 。在一个实施例中,00000000表示计一个周期,复位信号的有效时 间(高电平或者低电平)为T CLK ,00000001表示计算计时两个周期,复位信号的有效时间 为2T CLK 。在另外一个实施例中,00000000表示计一个周期,复位。
32、信号的有效时间(高电 平或者低电平)为T CLK ,00000001表示计算计时三个或者更多周期,复位信号的有效时间为 3T CLK 或者更多。在一个实施例中,计时信号产生电路所述计时信号的位数大于P加M,大 位数的计时电路可以使的使用更小的T CLK ,也可以使得复位信号的有效时间可以有更加灵 活的选择。 0056 如图4B所示的电路400,在另外一个实施例中,计时信号V C 为模拟信号,可以使用 一个RC振荡器411根据该模拟信号产生方波信号,进而产生复位信号R SET 。进而产生表示 所述方波信号进行整形、计时、分频等操作。 0057 如图6所示,本发明提供了一种电源电路600,包括: 。
33、0058 第一比较器601,输入端耦接至第一参考信号V REF 和输出信号V OUT ,发出置位信号 SET; 0059 计时信号产生电路400,产生复位信号R SET ;400的第一输入端耦接至电源信号V IN , 第二输入端耦接至输出信号V OUT ;在一个实施例中,可以直接将第二输入端连接至输出信号 V OUT ,可以通过电阻分压(106、107)取样系统输出电压V OUT 作为反馈信号V FB 使用。在另外 一个实施例中,可以将V OUT 通过一个电阻,转化为电流信号I FB 作为反馈电流信号使用。在 有些实施例中,为提高速度,可以在电阻器106或者107两端并联电容器。 0060 在。
34、另外一个实施例中,可以使用计时信号产生电路410替换计时信号产生电路 400。 0061 控制机602根据所述置位信号SET和所述复位信号R SET ,发出PWM信号。功率开关 说 明 书CN 102427343 A CN 102427352 A 8/8页 11 S1耦接至电源信号,在PWM信号控制下,导通和关断,将电源信号的能量传递至输出信号。 在一个实施例中,接收到置位信号SET,控制机602将打开开关S1,同时计时信号产生电路 400开始计时。经过有效时间后,计时信号产生电路400发出复位信号R SET ,控制机602将 关闭开关S1。即功率开关S1的导通时间等于复位信号的有效时间。 0。
35、062 如图7所示,本发明提供了一种电源电路700。电源电路700与图6所示的电源电 路600相似,其差别在于:所述第二输入端通过第二模数转换电路701耦接至输出信号V OUT 。 通过第二数模转换电路701将V OUT 转换为数字信号。 0063 如无否定性说明,图中各个单元之间是耦接关系,耦接表示各单元可以是直接相 连接,可以是通过其他反相器、导线、逻辑门、传输门、触发器、门电路等间接连接。还可以通 过其他的功能单元,逻辑单元算术单元等相连。除非有特殊性说明或者排除性说明,实线的 连接并不仅仅表示直接相连,也表示耦接关系。 0064 本发明实施例所述的控制电路、逻辑电路、数模转化电路可以是。
36、具体的电路结构, 也可以理解为根据本领域技术人员的通常理解做出的功能性划分。在理解为功能性划分的 情况下,本领域的技术人员可以根据说明书的教导进行其他划分,例如将数模转化电路作 为控制电路的一部分而集成于一起,而宣称不具有数模转换电路。这些等同的替换、集成、 划分都是不脱离本发明保护范围的。 0065 以上对本发明的示出示例的描述,包括摘要中所描述的,并不希望是穷尽的或者 是对所公开的精确形式的限制。尽管出于说明性目的在此描述了本发明的特定实施例和示 例,但是在不偏离本发明的更宽的精神和范围的情况下,各种等同修改是可以的。实际上, 应当理解,特定信号、电流、频率、功率范围值、时间等被提供用于说。
37、明目的,并且其他值也 可以用在根据本发明教导的其他实施例和示例中。 说 明 书CN 102427343 A CN 102427352 A 1/5页 12 图1 图2 说 明 书 附 图CN 102427343 A CN 102427352 A 2/5页 13 图3A 图3B 说 明 书 附 图CN 102427343 A CN 102427352 A 3/5页 14 图3C 图4A 说 明 书 附 图CN 102427343 A CN 102427352 A 4/5页 15 图4B 图5 说 明 书 附 图CN 102427343 A CN 102427352 A 5/5页 16 图6 图7 说 明 书 附 图CN 102427343 A 。