书签 分享 收藏 举报 版权申诉 / 16

计时信号产生电路及方法和电源电路.pdf

  • 上传人:GAME****980
  • 文档编号:4311005
  • 上传时间:2018-09-13
  • 格式:PDF
  • 页数:16
  • 大小:420.83KB
  • 摘要
    申请专利号:

    CN201110394722.6

    申请日:

    2011.12.02

    公开号:

    CN102427343A

    公开日:

    2012.04.25

    当前法律状态:

    授权

    有效性:

    有权

    法律详情:

    授权|||实质审查的生效IPC(主分类):H03K 3/013申请日:20111202|||公开

    IPC分类号:

    H03K3/013; H03K3/02

    主分类号:

    H03K3/013

    申请人:

    成都芯源系统有限公司

    发明人:

    欧阳茜; 李晓明; 吴小康; 任远程; 杨先庆

    地址:

    611731 四川省成都市高新西区出口加工区(西区)科新路8号

    优先权:

    专利代理机构:

    中科专利商标代理有限责任公司 11021

    代理人:

    王波波

    PDF完整版下载: PDF下载
    内容摘要

    公开了一种计时信号产生电路及方法和电源电路。该计时信号产生电路包括:第一输入端,接收第一输入信号;第一模数转换电路,将所述第一输入信号转换为N位第一数字信号,其中N大于等于1;第一查找表,输出与所述第一数字信号的倒数成正比的第二信号;以及信号产生器,输出与第三信号、所述第二信号的乘积成正比的计时信号。

    权利要求书

    1: 一种计时信号产生电路, 包括 : 第一输入端, 接收第一输入信号 ; 第一模数转换电路, 将所述第一输入信号转换为 N 位第一数字信号, 其中 N 大于等于 1; 第一查找表, 输出与所述第一数字信号的倒数成正比的第二信号 ; 以及 信号产生器, 输出与一第三信号、 所述第二信号的乘积成正比的计时信号。2: 如权利要求 1 所述的计时信号产生电路, 其中, 所述第二信号是模拟信号。3: 如权利要求 1 所述的计时信号产生电路, 其中, 所述第二信号是 M 位数字信号, 其中 M 大于等于 1。4: 如权利要求 3 所述的计时信号产生电路, 其中, M 大于 N。5: 如权利要求 1 所述的计时信号产生电路, 其中, 所述第三信号是模拟信号。6: 如权利要求 3 所述的计时信号产生电路, 还包括 : 第二输入端, 接收第二输入信号 ; 第二模数转换电路, 将所述第二输入信号转换为所述第三信号, 其中所述第三信号为 P 位, P 大于等于 1。7: 如权利要求 6 所述的计时信号产生电路, 其中, 所述信号产生器包括乘法器, 将所述 第二信号与所述第三信号相乘, 输出所述计时信号。8: 如权利要求 7 所述的计时信号产生电路, 其中, 所述计时信号的位数大于 P 加 M。9: 如权利要求 1 计时信号产生电路, 还包括, 计时电路, 根据所述计时信号对时钟信号进行计时, 产生复位信号。10: 如权利要求 1 计时信号产生电路, 还包括, RC 振荡器, 根据所述计时信号产生方波信号, 进而产生复位信号。11: 一种计时信号产生方法, 包括 : 接收第一输入信号 ; 将所述第一输入信号转换为 N 位第一数字信号, 其中 N 大于等于 1 ; 查找并输出与所述第一数字信号的倒数成正比的第二信号 ; 接收第三信号 ; 以及 输出与所述第三信号、 所述第二信号的乘积成正比的计时信号。12: 一种电源电路, 包括 : 第一比较器, 输入端耦接至第一参考信号和输出信号, 发出置位信号 ; 权利要求 9 或者 10 所述的计时信号产生电路 ; 控制机, 根据所述置位信号和所述复位信号, 发出 PWM 信号 ; 功率开关, 耦接至电源信号, 在 PWM 信号控制下, 导通和关断, 将电源信号的能量传递 至所述输出信号 ; 所述第一输入端耦接至所述电源信号 ; 所述第二输入端耦接至所述输出信号。13: 如权利要求 12 所述电源电路, 其中, 功率开关的导通时间等于所述复位信号的有 效时间。14: 如权利要求 12 所述电源电路, 其中, 所述第二输入端通过第二模数转换电路耦接 2 至所述输出信号。

    说明书


    计时信号产生电路及方法和电源电路

        技术领域 本发明涉及电子电路, 尤其涉及一种计时信号产生电路以及方法、 采用该计时信 号产生电路以及方法的电源电路。
         背景技术 大多数电子产品如笔记本电脑、 台式电脑、 PDA 等, 需要直流 (DC) 电源向各个功能 模块提供经过调节的功率。DC-DC 同步降压式变换器具有效率高、 体积小等优点, 得到了广 泛的应用。
         采用恒定导通时间 (COT) 控制的 DC-DC 同步降压式变换器电路具有瞬态响应速度 快、 结构简单等优点。图 1 是传统的采用恒定导通时间 (COT) 控制的 DC-DC 同步降压式变 换器电路的示意图。
         图 1 所示为传统的 COT 降压式变换器电路, 包括 : 输入端子 VIN、 输出端子 VOUT、 包 含由电阻器 106 和 107 构成的信号采样电路的反馈电路、 比较电路 108、 导通时间控制电路 110、 驱动电路 109、 以及包含晶体管 101 和 102 的开关电路。
         输入电源信号 VIN 通过晶体管 101 和 102 的调制, 耦合到电感器 103 和电容器 104 组成的输出滤波器, 滤波之后的信号输出到负载 105, 输出信号 VOUT 通过电阻器 106 和 107 构成的信号采样电路将信号采样信号 VOSM 反馈到比较器 108 的输入端, 根据图 1 所示电路, 反馈信号 VFB 等于 VOSM。比较器 108 将 VFB 与参考信号 VREF 相比较, 输出端耦接到驱动电路 109, 比较器的输出信号控制晶体管 101 的导通。同时导通时间控制电路 110 也耦接到驱动 电路 109, 由导通时间控制电路 110 控制晶体管 101 的导通时间。驱动电路 109 产生互补的 驱动信号, 控制晶体管 101 和 102 的导通和关断, 以调节输出信号 VOUT。图 1 的示例示出, 晶 体管 101 和 102 为金属氧化物半导体场效应晶体管 (MOSFET), 在其他示例中, 可以使用诸如 双极结晶体管 (BJT) 或绝缘双极型晶体管 (IGBT) 之类的其他适当电子设备来实现。传统 的 COT 降压式变换器中 VREF 为恒定的直流信号, 电路设计完成之后无法调整。
         另外, 在 COT 降压式变换器中, 当系统输入电源信号 VIN 或者系统输出信号 VOUT 发生 变化时, 开关调节电路的开关频率都将发生变化。 开关频率的变化将引起 EMI( 电磁干扰 )、 EMC( 电磁兼容 ) 以及噪声等多重问题。
         发明内容
         考虑到现有技术中的一个或多个问题, 提出了一种信号产生电路。
         本发明提供了一种计时信号产生电路, 包括 : 第一输入端, 接收第一输入信号 ; 第 一模数转换电路, 将所述第一输入信号转换为 N 位第一数字信号, 其中 N 大于等于 1 ; 第一 查找表, 输出与所述第一数字信号的倒数成正比的第二信号 ; 以及信号产生器, 输出与第三 信号、 所述第二信号的乘积成正比的计时信号。
         本发明还提供一种计时信号产生方法, 包括 : 接收第一输入信号 ; 将所述第一输 入信号转换为 N 位第一数字信号, 其中 N 大于等于 1 ; 查找并输出与所述第一数字信号的倒数成正比的第二信号 ; 接收第三信号 ; 以及输出与所述第三信号、 所述第二信号的乘积成 正比的计时信号。
         将所述电路或者方法用于与电源系统后, 可以根据输入电源信号与系统输出信号 获取不同的计时信号, 从而调整电源电路的导通时间, 进而获取基本稳定的开关周期。为 此,
         本发明还提供一种电源电路, 包括 : 第一比较器, 输入端耦接至第一参考信号和输 出信号, 发出置位信号 ;
         计时信号产生电路, 包括 : 第一输入端, 接收第一输入信号 ; 第一模数转换电路, 将所述第一输入信号转换为 N 位第一数字信号, 其中 N 大于等于 1 ; 第一查找表, 输出与所 述第一数字信号的倒数成正比的第二信号 ; 以及信号产生器, 输出与所述第三信号、 所述第 二信号的乘积成正比的计时信号 ; 时钟信号 ; 计时电路, 根据所述计时信号对所述时钟信 号进行计时, 产生复位信号 ; 控制机, 根据所述置位信号和所述复位信号, 发出 PWM 信号 ; 功 率开关, 耦接至电源信号, 在 PWM 信号控制下, 导通和关断, 将电源信号的能量传递至所述 输出信号 ; 所述第一输入端耦接至所述电源信号 ; 所述第二输入端耦接至所述输出信号。 附图说明
         通过结合附图对本发明的优选实施例进行详细描述, 本发明的上述和其他目的、 特性和优点将会变得更加清楚, 其中相同的标号指定相同结构的单元, 并且在其中 :
         图 1 是传统的采用恒定导通时间 (COT) 控制的 DC-DC 同步降压式变换器电路的示 意图 ;
         图 2 是根据本发明教导的一种计时信号产生电路 ;
         图 3A 是第一数字信号 V1, 第二信号 V2, 数字信号 D1 信号对应图 ;
         图 3B 是一种根据本发明教导的输出模拟信号的查找表 ;
         图 3C 是一种根据本发明教导的乘法器 ;
         图 4A 是一种根据本发明教导的导通时间信号产生电路 400 ;
         图 4B 是一种根据本发明教导的导通时间信号产生电路 410 ;
         图 5 是一种根据本发明教导的计时信号产生方法 500 ;
         图 6 是一种根据本发明教导的电源系统 600 ; 以及
         图 7 是一种根据本发明教导的电源系统 700。 具体实施方式
         下面将参照示出本发明实施例的附图充分描述本发明。然而, 本发明可以以许多 不同的形式实现, 而不应当认为限于这里所述的实施例。 相反, 提供这些实施例以便使本公 开透彻且完整, 并且将向本领域技术人员充分表达本发明的范围。 在附图中, 为了清楚起见 放大了组件。
         公开了一种用于开关变换器的方法和装置。在以下描述中, 为了提供对本发明的 透彻理解, 阐述了大量特定细节。然而, 对于本领域普通技术人员显而易见的是 : 不必采用 这些特定细节来实行本发明。 在其他实例中, 为了避免混淆本发明, 未具体描述公知的材料 或方法。在下文所述的特定实施例代表本发明的示例性实施例, 并且本质上仅为示例说明 而非限制。在说明书中, 提及 “一个实施例” 或者 “实施例” 意味着结合该实施例所描述的特 定特征、 结构或者特性包括在本发明的至少一个实施例中。术语 “在一个实施例中” 在说明 书中各个位置出现并不全部涉及相同的实施例, 也不是相互排除其他实施例或者可变实施 例。 本说明书中公开的所有特征, 或公开的所有方法或过程中的步骤, 除了互相排斥的特征 和 / 或步骤以外, 均可以以任何方式组合。此外, 本领域普通技术人员应当理解, 在此提供 的示图都是为了说明的目的, 并且示图不一定是按比例绘制的。应当理解, 当称 “元件” “连 接到” 或 “耦接” 到另一元件时, 它可以是直接连接或耦接到另一元件或者可以存在中间元 件。相反, 当称元件 “直接连接到” 或 “直接耦接到” 另一元件时, 不存在中间元件。相同的 附图标记指示相同的元件。这里使用的术语 “和 / 或” 包括一个或多个相关列出的项目的 任何和所有组合。
         下面将参考附图详细说明本发明的具体实施方式。 贯穿所有附图相同的附图标记 表示相同的部件或特征。
         图 2 一般地示出了根据本发明教导的一种计时信号产生电路 200, 包括 : 第一输入 端, 接收第一输入信号 V1 ; 第一模数转换电路 201, 将所述第一输入信号 V1 转换为 N 位第一 数字信号 D1, 其中 N 大于等于 1 ; 第一查找表 202, 输出与所述第一数字信号 D1 的倒数成正 比的第二信号 V2 ; 以及信号产生器 203, 输出与所述第二信号 V2、 第三信号 V3 的乘积成正比 的计时信号 VC。
         如图 5 所示, 本发明同时提供了一种计时信号产生方法, 包括 :
         步骤 501 : 接收第一输入信号 V1 ;
         步骤 502 : 将所述第一输入信号 V1 转换为 N 位第一数字信号 D1, 其中 N 大于等于 1; 在一个实施例中, 通过数模转换装置将第一输入信号 V1 转换为 N 位第一数字信号 D1。
         步骤 503 : 查找并输出与所述第一数字信号 D1 的倒数成正比的第二信号 V2 ;
         步骤 504 : 接收第三信号 V3 ;
         步骤 505 : 输出与所述第三信号 V3 于所述第二信号 V2 乘积成正比的计时信号 VC。
         模数转换电路 (ADC)201, 将第一输入信号 V1 转换为第一数字信号 D1, 其中第一 数字信号 D1 为 N 位。N 可以是大于等于 1 的自然数。例如, 第一数字信号可以是 1 位, 取 值 1 或者 0 ; 可以是两位, 取值 00、 01、 10 或者 11 ; 也可以是 5 位, 9 位等其他位数。模数转 换电路已经为本领域技术人员所熟悉, 可以选择不同位数的模数转换电路得到模拟信号。 选用的位数多时, 可以获得高精度, 但是成本大。在一个实施例中, 可以只使用 ADC 中的 部分数据, 比如对于八位 ADC 可以使用 11110000 ~ 11111100, 或者 11110000、 11110010、 11110100--------- 等, 而没有必要使用 00000000 ~ 11111111 中的全部数据。
         第一查找表 202, 输出与所述第一数字信号 D1 的倒数成正比的第二信号 V2。数字 信号的表现形式是 0 或者 1, 所述数字信号的倒数指的是其表征的模拟信号的倒数。在一 个实施例中, 第二信号 V2 可以是模拟信号。如图 3A 所示的信号对应表, 横坐标为第一输入 信号 V1, 纵坐标为第二信号 V2, 台阶状曲线 301 为第一数字信号 D1。为了清晰展示本发明的 意图, 没有按照比例绘制图 3A 中各个数据。假定使用的是 8 位的 ADC, 使用 V1A ~ V1G, D1A ~ D1G, V2A ~ V2G, 表示 A ~ G 个点对应的第一输入信号 V1 的模拟值, 第一数字信号 D1 的数值, 第二信号 V2 的模拟量。函数曲线 302 的表达式 V3 为,V3 = K/V1, (3)
         其中 K 为系数, 可以是一个常数。
         第二信号 V2 是一条台阶状的曲线 301, 因此有 :
         V2 ≈ K/V1, (4)
         “≈” 表示 V2A ~ V2G 是一个近似值。例如, 当 V1 取值 V1M 和 V1N 之间 ( 假定 V1M 小于 V1N) 时, 由于 ADC 的分辨率, 他们具有相同的数字信号 D1MN。此时, V2MN 的取值就可以介于 K/ V1N 和 K/V1M 之间, 其中端点 (K/V1M 或者 K/V1N) 可以重复使用。
         表 1 示例性的示出了一种优化的第一输入信号 V1, 数字信号 D1, 第二信号 V2 的对 应表格。假定 K 取值 5, 0.02V 的第一输入信号 V1 的变化对应一个步长。当 V1A 大于 4.99 并且小于 5.01 时, V2 大于等于 0.998 且小于 1.002, 可以优化地将 V2A 取中间值, 即 1。
         表 1 第一数字信号 V1, 第二信号 V2, 数字信号 D1 对应表格
         7
         D1 11111111 11111110 11111101 11111100 11111011 11111010 11111001 ------------------------1.018 ≤ V2F < 1.022 1.022 ≤ V2G < 1.027 1.014 ≤ V2E < 1.018 1.01 ≤ V2D < 1.014 1.006 ≤ V2C < 1.01 1.002 ≤ V2B < 1.006 0.998 ≤ V2A < 1.002 V2A ≈ 1 V2B ≈ 1.004 V2C ≈ 1.008 V2 取值范围 V2 优化取值 V2D ≈ 1.012 V2E ≈ 1.016 V2F ≈ 1.020 V2G ≈ 1.024 -------------102427343 A CN 102427352V14.99 < V1A ≤ 5.014.97 < V1B ≤ 4.994.95 < V1C ≤ 4.97说4.93 < V1D ≤ 4.95明图 3B 一般地示出了根据本发明教导的一种查找表, 参考信号 305 经过电阻 RS 分 压后输出不同的信号值 VS0 ~ VS7, 分别取值为 1.028、 1.024、 1.020、 1.016、 1.012、 1.008、84.91 < V1E ≤ 4.93书4.89 < V1F ≤ 4.914.87 < V1G ≤ 4.89------------------------------5/8 页102427343 A CN 102427352说明书6/8 页1.004、 1, 上述信号值耦接至开关 S0 ~ S7。 信号 307( 在一个实施例中可以为第一数字信号 D1) 经过译码器 304 后选通开关 S0 ~ S7。被选通的开关将信号 (VS0 ~ VS7) 之一输出 306, 即第二信号 V2。
         根据本发明的一个实施例, 所述第二信号是 M 位数字信号, 其中 M 大于等于 1。在 一个实施例中, 当数字信号 D1 取值 11111111 是, 第二信号 V2 可以取 00000000 ; 数字信号 D1 为 11111110 时, 第二信号 V2 可以取 00000001。
         由图 3A 以及表 1 可以看出, 当第一信号 V1 比较小的时侯, 较小的变化都可以产生 较大的第三信号 V3 变化。此时, 可以增大数字形式的第二信号 V2 的位数。在一个实施例 中, 当数字信号 D1 取值 0000 时, 第二信号 V2 可以取 11111111 ; 当数字信号 D1 为 00000001 时, 第二信号 V2 可以取 11111101, 由于位数增加, 第二信号 V2 可以表示更大的范围, 从而使 得数字信号 D1 每个步长的变化, 可以产生两个或者更多步长的第二信号 V2 变化。在一个实 施例中, 在第一信号 V1 相对较小的部分, 第一信号 V1 每个步长的变化, 第二信号 V2 可以产 生多个步长的变化。
         由图 3A 以及表 1 可以看出, 第一信号 V1 较大时, 每个步长的数字信号 D1 变化产生 很小的第二信号 V2 变化, 因此需要提高第二信号 V2 的分辨率 ( 每个步长所代表的模拟量 )。 相应地, 提高分辨率 ( 即减小每个步长所代表的模拟量 ) 后, 可以增大第二信号的位数 M, 从 而保持第二信号 V2 的范围。在一个实施例中, 当数字信号 D1 取值 1111 时, 第二信号 V2 可 以取 00000000 ; 当数字信号 D1 为 1110 时, 第二信号 V2 可以取 00000001。所述数字信号的 位数仅是为了示例性表明本发明的意图, 不能理解为对本发明的限制。
         根据本发明的一个实施例, 所述第三信号 V3 是模拟信号。
         根据本发明的一个实施例, 所述第三信号 V3 是数字信号。该数字信号 V3 可以由第 二数模转换电路提供。根据本发明的一个实施例, 计时信号产生电路还包括 : 第二输入端, 接收第二输入信号 ; 第二模数转换电路, 将所述第二输入信号转换为所述第三信号 V3, 其中 所述第三信号为 P 位, P 大于等于 1。
         信号产生器 203, 输出与所述第二信号 V2、 所述第三信号 V3 的乘积成正比的计时信 号 VC。在一个实施例中, 所述信号产生器包括乘法器, 将所述第二信号 V2 与所述第三信号 V3 相乘, 输出所述计时信号 VC。在一个实施例中, 所述第二信号 V2 和所述第三信号 V3 可以 是模拟信号, 使用模拟乘法器将二者相乘, 输出模拟的计时信号 VCA。在另外一个实施例中 还可以通过 ADC 电路将模拟的计时信号 VCA 转换为数字信号输出。在一个实施例中, 所述第 二信号 V2 和所述第三信号 V3 可以是为数字信号, 通过数字乘法器相乘后输出计时信号 VC。 模拟乘法器和数字乘法器均是电子电路领域常用模块, 在此没有必要详细叙述。
         对于第二信号 V2 和所述第三信号 V3 中一个为数字信号而另外一个为模拟信号应 用, 可以将数字信号转换为模拟信号从而实现相乘。如图 3B 所示, 在一个实施例中, 所述第 二信号 V2 为电流信号, 用 I323 表征电流信号的大小, 所述第三信号 V3 为数字信号 321, 经过 译码器 322 后控制开关 R0 ~ R7 中一个短接至地电位。当 R0 连接到到地电位的时候, 有效 电阻值 ( 即为 324 至 GND 之间电阻 )RR0, 同样当 R7 连接到地电势的时候, 电阻值为 RR7。根 据欧姆定律, 324 的电压 V324 为电阻与电阻上电流的乘积, 从而实现了第二信号 V2 和所述第 三信号 V3 的相乘, 具体参见表 2。
         表 2 图 3C 所示乘法器的信号对应表格9102427343 A CN 102427352
         V321 000 001 010 011 100 101 110 111
         短路开关 R0 R1 R2 R3 R4 R5 R6 R7说明电阻值 RR0 RR1 RR2 RR3 RR4 RR5 RR6 RR7书电压值 V324 = I323×RR0 V324 = I323×RR1 V324 = I323×RR2 V324 = I323×RR3 V324 = I323×RR4 V324 = I323×RR5 V324 = I323×RR6 V324 = I323×RR77/8 页如图 4A 所示的电路 400, 在一个实施例中, 计时信号产生电路还包括周期为 TCLK 的时钟信号 CLK 和时间信号产生电路 401, 根据所述计时信号 VC 对所述时钟信号 CLK 进行 计时, 产生复位信号 RSET。在一个实施例中, 00000000 表示计一个周期, 复位信号的有效时 间 ( 高电平或者低电平 ) 为 TCLK, 00000001 表示计算计时两个周期, 复位信号的有效时间 为 2×TCLK。在另外一个实施例中, 00000000 表示计一个周期, 复位信号的有效时间 ( 高电 平或者低电平 ) 为 TCLK, 00000001 表示计算计时三个或者更多周期, 复位信号的有效时间为 3×TCLK 或者更多。在一个实施例中, 计时信号产生电路所述计时信号的位数大于 P 加 M, 大 位数的计时电路可以使的使用更小的 TCLK, 也可以使得复位信号的有效时间可以有更加灵 活的选择。
         如图 4B 所示的电路 400, 在另外一个实施例中, 计时信号 VC 为模拟信号, 可以使用 一个 RC 振荡器 411 根据该模拟信号产生方波信号, 进而产生复位信号 RSET。进而产生表示 所述方波信号进行整形、 计时、 分频等操作。
         如图 6 所示, 本发明提供了一种电源电路 600, 包括 :
         第一比较器 601, 输入端耦接至第一参考信号 VREF 和输出信号 VOUT, 发出置位信号 SET ;
         计时信号产生电路 400, 产生复位信号 RSET ; 400 的第一输入端耦接至电源信号 VIN, 第二输入端耦接至输出信号 VOUT ; 在一个实施例中, 可以直接将第二输入端连接至输出信号 VOUT, 可以通过电阻分压 (106、 107) 取样系统输出电压 VOUT 作为反馈信号 VFB 使用。在另外 一个实施例中, 可以将 VOUT 通过一个电阻, 转化为电流信号 IFB 作为反馈电流信号使用。在 有些实施例中, 为提高速度, 可以在电阻器 106 或者 107 两端并联电容器。
         在另外一个实施例中, 可以使用计时信号产生电路 410 替换计时信号产生电路 400。
         控制机 602 根据所述置位信号 SET 和所述复位信号 RSET, 发出 PWM 信号。功率开关S1 耦接至电源信号, 在 PWM 信号控制下, 导通和关断, 将电源信号的能量传递至输出信号。 在一个实施例中, 接收到置位信号 SET, 控制机 602 将打开开关 S1, 同时计时信号产生电路 400 开始计时。经过有效时间后, 计时信号产生电路 400 发出复位信号 RSET, 控制机 602 将 关闭开关 S1。即功率开关 S1 的导通时间等于复位信号的有效时间。
         如图 7 所示, 本发明提供了一种电源电路 700。电源电路 700 与图 6 所示的电源电 路 600 相似, 其差别在于 : 所述第二输入端通过第二模数转换电路 701 耦接至输出信号 VOUT。 通过第二数模转换电路 701 将 VOUT 转换为数字信号。
         如无否定性说明, 图中各个单元之间是耦接关系, 耦接表示各单元可以是直接相 连接, 可以是通过其他反相器、 导线、 逻辑门、 传输门、 触发器、 门电路等间接连接。 还可以通 过其他的功能单元, 逻辑单元算术单元等相连。 除非有特殊性说明或者排除性说明, 实线的 连接并不仅仅表示直接相连, 也表示耦接关系。
         本发明实施例所述的控制电路、 逻辑电路、 数模转化电路可以是具体的电路结构, 也可以理解为根据本领域技术人员的通常理解做出的功能性划分。 在理解为功能性划分的 情况下, 本领域的技术人员可以根据说明书的教导进行其他划分, 例如将数模转化电路作 为控制电路的一部分而集成于一起, 而宣称不具有数模转换电路。这些等同的替换、 集成、 划分都是不脱离本发明保护范围的。 以上对本发明的示出示例的描述, 包括摘要中所描述的, 并不希望是穷尽的或者 是对所公开的精确形式的限制。 尽管出于说明性目的在此描述了本发明的特定实施例和示 例, 但是在不偏离本发明的更宽的精神和范围的情况下, 各种等同修改是可以的。实际上, 应当理解, 特定信号、 电流、 频率、 功率范围值、 时间等被提供用于说明目的, 并且其他值也 可以用在根据本发明教导的其他实施例和示例中。
        

    关 键  词:
    计时 信号 产生 电路 方法 电源
      专利查询网所有文档均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    0条评论

    还可以输入200字符

    暂无评论,赶快抢占沙发吧。

    关于本文
    本文标题:计时信号产生电路及方法和电源电路.pdf
    链接地址:https://www.zhuanlichaxun.net/p-4311005.html
    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2017-2018 zhuanlichaxun.net网站版权所有
    经营许可证编号:粤ICP备2021068784号-1