《复位信号放电电路.pdf》由会员分享,可在线阅读,更多相关《复位信号放电电路.pdf(7页完整版)》请在专利查询网上搜索。
1、(10)申请公布号 CN 102447455 A (43)申请公布日 2012.05.09 C N 1 0 2 4 4 7 4 5 5 A *CN102447455A* (21)申请号 201010299045.5 (22)申请日 2010.10.07 H03K 17/22(2006.01) (71)申请人鸿富锦精密工业(深圳)有限公司 地址 518109 广东省深圳市宝安区龙华镇油 松第十工业区东环二路2号 申请人鸿海精密工业股份有限公司 (72)发明人赵鸿文 庄三元 席茂顺 (54) 发明名称 复位信号放电电路 (57) 摘要 一种复位信号放电电路,用以在复位信号拉 低过程中对该复位信号进。
2、行放电,包括一分压电 路、一放电电路、一延时电路及一开关电路,所述 分压电路接收一第一电压信号,并将该第一电压 信号降压后输出一第二电压信号,所述第二电压 信号对延时电路进行充电,并在所述延时电路充 满电后将第二电压信号输出给所述开关电路,所 述开关电路接收第二电压信号,并根据该第二电 压信号输出复位信号,所述放电电路在第一电压 信号由高电位变为低电位的过程中加快对所述延 时电路的放电处理,使得所述复位信号在第一电 压信号之前被拉低。 (51)Int.Cl. (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书 1 页 说明书 3 页 附图 2 页 CN 102447478 。
3、A 1/1页 2 1.一种复位信号放电电路,用以在复位信号拉低过程中对该复位信号进行放电,其特 征在于:所述复位信号放电电路包括一分压电路、一放电电路、一延时电路及一开关电路, 所述分压电路接收一第一电压信号,并将该第一电压信号降压后输出一第二电压信号,所 述第二电压信号对延时电路进行充电,并在所述延时电路充满电后将第二电压信号输出给 所述开关电路,所述开关电路接收第二电压信号,并根据该第二电压信号输出复位信号,所 述放电电路在第一电压信号由高电位变为低电位的过程中加快对所述延时电路的放电处 理,使得所述复位信号在第一电压信号之前被拉低。 2.如权利要求1所述的复位信号放电电路,其特征在于:所。
4、述分压电路包括一第一电 阻及一第二电阻,所述第一电阻一端接收第一电压信号,所述第一电阻另一端经由第二电 阻接地,所述第一电阻和第二电阻之间的连接节点输出所述第二电压信号。 3.如权利要求2所述的复位信号放电电路,其特征在于:所述延时电路包括一电容,所 述第一电阻和第二电阻之间的连接节点经由所述电容接地。 4.如权利要求3所述的复位信号放电电路,其特征在于:所述开关电路包括一第一开 关、一第二开关、一第三电阻及一第四电阻,每一开关包括一第一端、一第二端及一第三端, 所述第一开关的第一端接收所述第二电压信号,所述第一开关的第二端接地,所述第一开 关的第三端电性连接所述第二开关的第一端,所述第一开关。
5、的第三端还经由所述第三电阻 接收一第三电压信号,所述第二开关的第二端接地,所述第二开关的第三端输出所述复位 信号,所述第二开关的第三端还经由所述第四电阻接收第一电压信号。 5.如权利要求4所述的复位信号放电电路,其特征在于:所述第一开关和第二开关为 NPN型三极管,所述第一端、第二端和第三端分别为基极、发射极和集电极。 6.如权利要求4所述的复位信号放电电路,其特征在于:所述放电电路包括一二极管, 所述二极管的阳极电性连接所述第一电阻和第二电阻之间的连接节点,所述二极管的阴极 接收所述第一电压信号。 7.如权利要求6所述的复位信号放电电路,其特征在于:当所述分压电路接收高电位 的第一电压信号时。
6、,所述第二开关的第三端输出高电位的复位信号。 8.如权利要求6所述的复位信号放电电路,其特征在于:当所述分压电路接收低电位 的第一电压信号时,所述第二开关的第三端输出低电位的复位信号。 权 利 要 求 书CN 102447455 A CN 102447478 A 1/3页 3 复位信号放电电路 技术领域 0001 本发明涉及一种放电电路,特别是指一种可保证电脑系统时序正常的复位信号放 电电路。 背景技术 0002 根据电脑运行的信号时序规范,RSMRST(重启正常复位)信号由于受到+3.3V_ AUX(+3.3V辅助电压)信号的控制,RSMRST信号的下降时间应比+3.3V_AUX信号的下降时。
7、 间要短,即RSMRST信号应先于+3.3V_AUX信号被拉低至低电位。传统的RSMRST电路中通 常采用电阻和电容构成RC滤波电路以滤除信号中的杂波干扰。然而由于电容属于储能元 件具有充电延时的效应,因此造成RSMRST信号在放电过程中也存在延时。最终可能导致 RSMRST信号的时序落后于+3.3V_AUX信号,即+3.3V_AUX信号先于RSMRST信号被拉低至低 电位,不符合信号时序规范。由此产生的时序紊乱容易造成电脑系统不稳定和开机异常。 发明 内容 0003 鉴于以上内容,有必要提供一种可保证电脑系统时序正常的复位信号放电电路。 0004 一种复位信号放电电路,用以在复位信号拉低过程。
8、中对该复位信号进行放电,包 括一分压电路、一放电电路、一延时电路及一开关电路,所述分压电路接收一第一电压信 号,并将该第一电压信号降压后输出一第二电压信号,所述第二电压信号对延时电路进行 充电,并在所述延时电路充满电后将第二电压信号输出给所述开关电路,所述开关电路接 收第二电压信号,并根据该第二电压信号输出复位信号,所述放电电路在第一电压信号由 高电位变为低电位的过程中加快对所述延时电路的放电处理,使得所述复位信号在第一电 压信号之前被拉低。 0005 相较于现有技术,本发明复位信号放电电路通过延时电路对充满电后的开关电路 进行放电处理,使得复位信号由高转低时在第一电压信号之前被拉低,确保了复。
9、位信号和 第一电压信号的时序正常。 附图说明 0006 图1是本发明复位信号放电电路的框图。 0007 图2是本发明复位信号放电电路的电路图。 0008 主要元件符号说明 0009 分压电路 100 0010 放电电路 200 0011 延时电路 300 0012 开关电路 400 0013 第一开关 T1 0014 第二开关 T2 说 明 书CN 102447455 A CN 102447478 A 2/3页 4 0015 二极管 D 0016 电容 C 0017 第一电阻 R1 0018 第二电阻 R2 0019 第三电阻 R3 0020 第四电阻 R4 具体实施方式 0021 请参阅图1。
10、,本发明复位信号放电电路用以在复位信号拉低过程中对该复位信号 进行放电,包括一分压电路100、一放电电路200、一延时电路300及一开关电路400。所述 分压电路100接收一第一电压信号,并将该第一电压信号降压后输出一第二电压信号。所 述第二电压信号对延时电路300进行充电,并在所述延时电路300充满电后将第二电压信 号输出给所述开关电路400。所述开关电路400接收第二电压信号,并根据该第二电压信号 输出复位信号。所述放电电路200在第一电压信号由高电位变为低电位的过程中加快对所 述延时电路300的放电处理,使得所述复位信号在第一电压信号之前被拉低。 0022 请参阅图2,所述分压电路100。
11、包括一第一电阻R1及一第二电阻R2。所述第一电 阻R1一端接收第一电压信号,所述第一电阻R1另一端经由第二电阻R2接地,所述第一电 阻R1和第二电阻R2之间的连接节点输出所述第二电压信号。所述放电电路200包括一二 极管D。所述二极管D的阳极电性连接所述第一电阻R1和第二电阻R2之间的连接节点,所 述二极管D的阴极接收所述第一电压信号。所述延时电路300包括一电容C,所述第一电阻 R1和第二电阻R2之间的连接节点经由所述电容C接地。 0023 所述开关电路400包括一第一开关T1、一第二开关T2、一第三电阻R3及一第四电 阻R4。每一开关T1、T2包括一第一端、一第二端及一第三端。所述第一开关。
12、T1的第一端接 收所述第二电压信号。所述第一开关T1的第二端接地。所述第一开关T1的第三端电性连 接所述第二开关T2的第一端。所述第一开关T1的第三端还经由所述第三电阻R3接收一 第三电压信号。所述第二开关T2的第二端接地。所述第二开关T2的第三端输出所述复位 信号。所述第二开关T2的第三端还经由所述第四电阻R4接收第一电压信号。其中,所述 第一开关和第二开关T1、T2为NPN型三极管,所述第一端、第二端和第三端分别为基极、发 射极和集电极。其中,所述第一电压信号为+3.3V辅助电压信号,所述第二电压信号为+5V 辅助电压信号。 0024 当所述分压电路100接收高电位的第一电压信号时,该第一。
13、电压信号经所述分压 电路100降压后转换为一第二电压信号。该第二电压信号给所述延时电路300的电容C充 电直至所述第一开关T1导通,此时所述第二开关T2截止,所述第二开关T2的第三端输出 高电位的复位信号。 0025 当所述分压电路100接收低电位的第一电压信号时,储满电量的电容C通过所述 二极管D快速放电由高电位降至低电位。此时所述第一开关T1截止,第二开关T2导通,所 述第二开关T2的第三端输出低电位的复位信号。在该第一电压信号由高转低的过程中,所 述电容C通过二极管D快速放电,使得所述复位信号可在第一电压信号之前被拉低。 0026 通过一示波器分别对所述第一电压信号和复位信号进行量测,未。
14、使用本发明复位 说 明 书CN 102447455 A CN 102447478 A 3/3页 5 信号放电电路时,所述复位信号拉低至0.8V的时间比第一电压信号拉低至2.1V的时间落 后560微秒。而使用本发明复位信号放电电路后,所述复位信号拉低至0.8V的时间比第一 电压信号拉低至2.1V的时间提前480微秒,符合因特尔对于第一电压信号和复位信号的时 序规范。 0027 本发明复位信号放电电路通过延时电路300对充满电后的开关电路400进行放电 处理,使得复位信号由高转低时在第一电压信号之前被拉低,确保了复位信号和第一电压 信号的时序正常。 说 明 书CN 102447455 A CN 102447478 A 1/2页 6 图1 说 明 书 附 图CN 102447455 A CN 102447478 A 2/2页 7 图2 说 明 书 附 图CN 102447455 A 。