1、(19)中华人民共和国国家知识产权局 (12)发明专利申请 (10)申请公布号 (43)申请公布日 (21)申请号 202010007930.5 (22)申请日 2020.01.02 (71)申请人 京东方科技集团股份有限公司 地址 100015 北京市朝阳区酒仙桥路10号 (72)发明人 王铁石刘伟星韩东旭 (74)专利代理机构 北京润泽恒知识产权代理有 限公司 11319 代理人 李娜 (51)Int.Cl. G09G 3/3225(2016.01) (54)发明名称 一种像素驱动电路及其驱动方法、 阵列基 板、 显示装置 (57)摘要 本申请提供了一种像素驱动电路及其驱动 方法、 阵列基
2、板、 显示装置, 像素驱动电路包括复 位模块、 驱动晶体管、 补偿模块、 数据写入模块以 及存储模块, 由于与各像素驱动电路连接的第一 电压输入端输入的第一电压相同, 与各像素驱动 电路连接的第二电压输入端输入的第二电压相 同, 与各像素驱动电路连接的第四电压输入端输 入的第四电压相同, 因此, 各像素单元的像素驱 动电路通过复位模块和补偿模块可以同时进行 复位和补偿, 例如可以控制所有像素单元在每帧 初始阶段统一复位和补偿, 再逐行扫描进行数据 写入和发光, 这样可以确保充裕的充电时间, 消 除因刷新率、 分辨率提升而引起的充电不足, 彻 底消除由驱动晶体管阈值电压Vth的漂移而产生 的画面
3、不均问题。 权利要求书2页 说明书9页 附图7页 CN 111063304 A 2020.04.24 CN 111063304 A 1.一种像素驱动电路, 其特征在于, 应用于显示面板, 所述显示面板包括多个像素单 元, 各所述像素单元包括所述像素驱动电路和OLED器件, 所述像素驱动电路用于驱动所述 OLED器件发光, 所述像素驱动电路包括复位模块、 驱动晶体管、 补偿模块、 数据写入模块以 及存储模块; 所述复位模块, 分别与第一电压输入端、 第二电压输入端、 第三电压输入端、 第一节点、 第二节点以及第三节点连接, 用于根据所述第一电压输入端输入的第一电压以及所述第二 电压输入端输入的第
4、二电压, 将所述第三电压输入端输入的第三电压分别写入所述第一节 点以及所述第二节点; 所述驱动晶体管的控制极与所述第二节点连接, 第一极与所述补偿模块连接, 第二极 与所述第三节点连接, 用于根据所述第二节点的电压, 控制所述补偿模块与所述第三节点 之间的导通或关断, 其中, 所述第三节点与所述OLED器件的阳极连接; 所述补偿模块, 还与第四电压输入端以及第五电压输入端连接, 用于根据所述第四电 压输入端输入的第四电压, 将所述第五电压输入端输入的第五电压写入所述驱动晶体管的 第一极; 所述数据写入模块, 分别与第六电压输入端、 第七电压输入端以及所述第一节点连接, 用于根据所述第六电压输入
5、端输入的第六电压, 将所述第七电压输入端输入的第七电压写 入所述第一节点; 所述存储模块, 分别与所述第一节点以及所述第二节点连接, 用于存储所述第一节点 与所述第二节点之间的电压; 其中, 与各所述像素单元的像素驱动电路连接的第一电压输入端输入的第一电压相 同, 与各所述像素单元的像素驱动电路连接的第二电压输入端输入的第二电压相同, 与各 所述像素单元的像素驱动电路连接的第四电压输入端输入的第四电压相同。 2.根据权利要求1所述的像素驱动电路, 其特征在于, 所述复位模块包括第一晶体管、 第二晶体管和第三晶体管; 所述第一晶体管的控制极与所述第一电压输入端连接, 第一极与所述第一节点连接,
6、第二极与所述第三电压输入端连接; 所述第二晶体管的控制极与所述第二电压输入端连接, 第一极与所述第三电压输入端 连接, 第二极与第三节点连接; 所述第三晶体管的控制极与所述第一电压输入端连接, 第一极与第三节点连接, 第二 极与所述第二节点连接。 3.根据权利要求1所述的像素驱动电路, 其特征在于, 所述补偿模块包括第四晶体管, 所述第四晶体管的控制极与所述第四电压输入端连接, 第一极与所述第五电压输入端连 接, 第二极与所述驱动晶体管的第一极连接。 4.根据权利要求1所述的像素驱动电路, 其特征在于, 所述数据写入模块包括第五晶体 管, 所述第五晶体管的控制极与所述第六电压输入端连接, 第一
7、极与所述第七电压输入端 连接, 第二极与所述第一节点连接。 5.根据权利要求1所述的像素驱动电路, 其特征在于, 所述存储模块包括第一电容, 所 述第一电容的第一端与所述第一节点连接, 第二端与所述第二节点连接。 6.根据权利要求1至5任一项所述的像素驱动电路, 其特征在于, 还包括第二电容, 所述 权利要求书 1/2 页 2 CN 111063304 A 2 第二电容的第一端与所述第一节点连接, 第二端与所述第五电压输入端连接。 7.根据权利要求1至5任一项所述的像素驱动电路, 其特征在于, 还包括第六晶体管, 所 述第六晶体管的控制极与第八电压输入端连接, 第一极与所述第三节点连接, 第二
8、极与所 述OLED器件的阳极连接, 用于根据所述第八电压输入端输入的第八电压, 控制所述第三节 点与所述OLED器件的阳极之间的导通与断开。 8.一种阵列基板, 其特征在于, 所述阵列基板包括如权利要求1至7任一项所述的像素 驱动电路。 9.一种显示装置, 其特征在于, 所述显示装置包括如权利要求8所述的阵列基板。 10.一种像素驱动方法, 应用于权利要求1至7任一项所述的像素驱动电路, 其特征在 于, 各帧周期内的像素驱动方法依次包括复位阶段、 补偿阶段以及充电发光阶段; 所述复位阶段, 向所述第一电压输入端输入第一电压, 向所述第二电压输入端输入第 二电压, 向所述第三电压输入端输入第三电
9、压, 使所述复位模块在所述第一电压和第二电 压的控制下, 将所述第三电压分别写入所述第一节点以及所述第二节点; 所述补偿阶段, 向所述第一电压输入端输入第一电压, 向所述第三电压输入端输入第 三电压, 向所述第四电压输入端输入第四电压, 向所述第五电压输入端输入第五电压, 使所 述补偿模块在所述第四电压的控制下, 将所述第五电压以及所述驱动晶体管的阈值电压写 入所述第二节点; 所述充电发光阶段, 向所述第四电压输入端输入第四电压, 向所述第五电压输入端输 入第五电压, 向所述第六电压输入端输入第六电压, 向所述第七电压输入端输入第七电压, 使所述补偿模块在所述第四电压的控制下, 将所述第五电压
10、写入所述驱动晶体管的第一 极, 使所述数据写入模块在所述第六电压的控制下, 将所述第七电压写入所述第一节点, 使 所述驱动晶体管在所述第二节点的电压控制下, 导通所述补偿模块与所述第三节点, 形成 驱动所述OLED器件发光的驱动电流; 其中, 所述第六电压为行扫描信号。 11.根据权利要求10所述的像素驱动方法, 其特征在于, 当所述像素驱动电路还包括第 六晶体管时, 所述充电发光阶段包括: 向所述第四电压输入端输入第四电压, 向所述第五电压输入端输入第五电压, 向所述 第六电压输入端输入第六电压, 向所述第七电压输入端输入第七电压, 向所述第八电压输 入端输入第八电压, 使所述补偿模块在所述
11、第四电压的控制下, 将所述第五电压写入所述 驱动晶体管的第一极, 使所述数据写入模块在所述第六电压的控制下, 将所述第七电压写 入所述第一节点, 使所述驱动晶体管在所述第二节点的电压控制下, 导通所述补偿模块与 所述第三节点, 使所述第六晶体管在所述第八电压的控制下, 导通所述第三节点与所述 OLED器件的阳极, 使所述OLED器件在所述驱动电流的驱动下发光, 其中, 所述第八电压与所 述第六电压同步。 权利要求书 2/2 页 3 CN 111063304 A 3 一种像素驱动电路及其驱动方法、 阵列基板、 显示装置 技术领域 0001 本发明涉及显示技术领域, 特别是涉及一种像素驱动电路及其
12、驱动方法、 阵列基 板、 显示装置。 背景技术 0002 有源矩阵有机发光二极管(Active Matrix Organic Light Emitting Diode, 以 下简称为AMOLED)显示面板利用OLED发出不同亮度的光线, 使与OLED对应的像素显示具有 相应的亮度; 相对于传统的薄膜晶体管液晶显示面板, AMOLED显示面板具有更快的反应速 度, 更高的对比度以及更广大的视角, 是显示面板的一个重要的发展方向。 0003 驱动发光器件OLED发光的驱动电流与驱动晶体管的阈值电压Vth有关, 而在实际 应用中, 驱动晶体管的阈值电压Vth会在发生漂移, 进而影响发光器件OLED的
13、发光亮度。 现 有技术中常用7T1C, 6T2C等像素电路通过逐行扫描方式对像素进行复位和补偿, 以消除阈 值电压Vth对发光亮度的影响。 然而, 随着显示器件分辨率和刷新率的提高, 每行的扫描时 间非常短, 这样会导致像素充电不足, 从而影响补偿效果, 不能完全消除阈值电压Vth对发 光亮度的影响。 发明内容 0004 本发明提供一种像素驱动电路及其驱动方法、 阵列基板、 显示装置, 以消除由驱动 晶体管阈值电压Vth的漂移而产生的画面不均问题。 0005 为了解决上述问题, 本发明公开了一种像素驱动电路, 应用于显示面板, 所述显示 面板包括多个像素单元, 各所述像素单元包括所述像素驱动电
14、路和OLED器件, 所述像素驱 动电路用于驱动所述OLED器件发光, 所述像素驱动电路包括复位模块、 驱动晶体管、 补偿模 块、 数据写入模块以及存储模块; 0006 所述复位模块, 分别与第一电压输入端、 第二电压输入端、 第三电压输入端、 第一 节点、 第二节点以及第三节点连接, 用于根据所述第一电压输入端输入的第一电压以及所 述第二电压输入端输入的第二电压, 将所述第三电压输入端输入的第三电压分别写入所述 第一节点以及所述第二节点; 0007 所述驱动晶体管的控制极与所述第二节点连接, 第一极与所述补偿模块连接, 第 二极与所述第三节点连接, 用于根据所述第二节点的电压, 控制所述补偿模
15、块与所述第三 节点之间的导通或关断, 其中, 所述第三节点与所述OLED器件的阳极连接; 0008 所述补偿模块, 还与第四电压输入端以及第五电压输入端连接, 用于根据所述第 四电压输入端输入的第四电压, 将所述第五电压输入端输入的第五电压写入所述驱动晶体 管的第一极; 0009 所述数据写入模块, 分别与第六电压输入端、 第七电压输入端以及所述第一节点 连接, 用于根据所述第六电压输入端输入的第六电压, 将所述第七电压输入端输入的第七 电压写入所述第一节点; 说明书 1/9 页 4 CN 111063304 A 4 0010 所述存储模块, 分别与所述第一节点以及所述第二节点连接, 用于存储
16、所述第一 节点与所述第二节点之间的电压; 0011 其中, 与各所述像素单元的像素驱动电路连接的第一电压输入端输入的第一电压 相同, 与各所述像素单元的像素驱动电路连接的第二电压输入端输入的第二电压相同, 与 各所述像素单元的像素驱动电路连接的第四电压输入端输入的第四电压相同。 0012 在一种可选的实现方式中, 所述复位模块包括第一晶体管、 第二晶体管和第三晶 体管; 0013 所述第一晶体管的控制极与所述第一电压输入端连接, 第一极与所述第一节点连 接, 第二极与所述第三电压输入端连接; 0014 所述第二晶体管的控制极与所述第二电压输入端连接, 第一极与所述第三电压输 入端连接, 第二极
17、与第三节点连接; 0015 所述第三晶体管的控制极与所述第一电压输入端连接, 第一极与第三节点连接, 第二极与所述第二节点连接。 0016 在一种可选的实现方式中, 所述补偿模块包括第四晶体管, 所述第四晶体管的控 制极与所述第四电压输入端连接, 第一极与所述第五电压输入端连接, 第二极与所述驱动 晶体管的第一极连接。 0017 在一种可选的实现方式中, 所述数据写入模块包括第五晶体管, 所述第五晶体管 的控制极与所述第六电压输入端连接, 第一极与所述第七电压输入端连接, 第二极与所述 第一节点连接。 0018 在一种可选的实现方式中, 所述存储模块包括第一电容, 所述第一电容的第一端 与所述
18、第一节点连接, 第二端与所述第二节点连接。 0019 在一种可选的实现方式中, 还包括第二电容, 所述第二电容的第一端与所述第一 节点连接, 第二端与所述第五电压输入端连接。 0020 在一种可选的实现方式中, 还包括第六晶体管, 所述第六晶体管的控制极与第八 电压输入端连接, 第一极与所述第三节点连接, 第二极与所述OLED器件的阳极连接, 用于根 据所述第八电压输入端输入的第八电压, 控制所述第三节点与所述OLED器件的阳极之间的 导通与断开。 0021 为了解决上述问题, 本发明还公开了一种阵列基板, 所述阵列基板包括任一实施 例所述的像素驱动电路。 0022 为了解决上述问题, 本发明
19、还公开了一种显示装置, 所述显示装置包括任一实施 例所述的阵列基板。 0023 为了解决上述问题, 本发明还公开了一种像素驱动方法, 应用于任一实施例所述 的像素驱动电路, 各帧周期内的像素驱动方法依次包括复位阶段、 补偿阶段以及充电发光 阶段; 0024 所述复位阶段, 向所述第一电压输入端输入第一电压, 向所述第二电压输入端输 入第二电压, 向所述第三电压输入端输入第三电压, 使所述复位模块在所述第一电压和第 二电压的控制下, 将所述第三电压分别写入所述第一节点以及所述第二节点; 0025 所述补偿阶段, 向所述第一电压输入端输入第一电压, 向所述第三电压输入端输 入第三电压, 向所述第四
20、电压输入端输入第四电压, 向所述第五电压输入端输入第五电压, 说明书 2/9 页 5 CN 111063304 A 5 使所述补偿模块在所述第四电压的控制下, 将所述第五电压以及所述驱动晶体管的阈值电 压写入所述第二节点; 0026 所述充电发光阶段, 向所述第四电压输入端输入第四电压, 向所述第五电压输入 端输入第五电压, 向所述第六电压输入端输入第六电压, 向所述第七电压输入端输入第七 电压, 使所述补偿模块在所述第四电压的控制下, 将所述第五电压写入所述驱动晶体管的 第一极, 使所述数据写入模块在所述第六电压的控制下, 将所述第七电压写入所述第一节 点, 使所述驱动晶体管在所述第二节点的
21、电压控制下, 导通所述补偿模块与所述第三节点, 形成驱动所述OLED器件发光的驱动电流; 其中, 所述第六电压为行扫描信号。 0027 在一种可选的实现方式中, 当所述像素驱动电路还包括第六晶体管时, 所述充电 发光阶段包括: 0028 向所述第四电压输入端输入第四电压, 向所述第五电压输入端输入第五电压, 向 所述第六电压输入端输入第六电压, 向所述第七电压输入端输入第七电压, 向所述第八电 压输入端输入第八电压, 使所述补偿模块在所述第四电压的控制下, 将所述第五电压写入 所述驱动晶体管的第一极, 使所述数据写入模块在所述第六电压的控制下, 将所述第七电 压写入所述第一节点, 使所述驱动晶
22、体管在所述第二节点的电压控制下, 导通所述补偿模 块与所述第三节点, 使所述第六晶体管在所述第八电压的控制下, 导通所述第三节点与所 述OLED器件的阳极, 使所述OLED器件在所述驱动电流的驱动下发光, 其中, 所述第八电压与 所述第六电压同步。 0029 与现有技术相比, 本发明包括以下优点: 0030 本申请技术方案提供了一种像素驱动电路及其驱动方法、 阵列基板、 显示装置, 其 中, 像素驱动电路应用于显示面板, 显示面板包括多个像素单元, 各像素单元包括像素驱动 电路和OLED器件, 像素驱动电路用于驱动OLED器件发光, 像素驱动电路包括复位模块、 驱动 晶体管、 补偿模块、 数据
23、写入模块以及存储模块, 由于与各像素单元的像素驱动电路连接的 第一电压输入端输入的第一电压相同, 与各像素单元的像素驱动电路连接的第二电压输入 端输入的第二电压相同, 与各像素单元的像素驱动电路连接的第四电压输入端输入的第四 电压相同, 因此, 各像素单元的像素驱动电路通过复位模块和补偿模块可以同时进行复位 和补偿, 例如可以控制所有像素单元在每帧初始阶段统一复位和补偿, 再逐行扫描进行数 据写入和发光, 这样可以确保充裕的充电时间, 消除因刷新率、 分辨率提升而引起的充电不 足, 彻底消除由驱动晶体管阈值电压Vth的漂移而产生的画面不均问题。 附图说明 0031 为了更清楚地说明本发明实施例
24、的技术方案, 下面将对本发明实施例的描述中所 需要使用的附图作简单地介绍, 显而易见地, 下面描述中的附图仅仅是本发明的一些实施 例, 对于本领域普通技术人员来讲, 在不付出创造性劳动性的前提下, 还可以根据这些附图 获得其他的附图。 0032 图1示出了本申请一实施例提供的第一种像素驱动电路的结构示意图; 0033 图2示出了本申请一实施例提供的第一种像素驱动电路各输入信号驱动发光器件 发光的时序图; 0034 图3示出了本申请一实施例提供的第一种像素驱动电路在复位阶段的等效电路示 说明书 3/9 页 6 CN 111063304 A 6 意图; 0035 图4示出了本申请一实施例提供的第一
25、种像素驱动电路在补偿阶段的等效电路示 意图; 0036 图5示出了本申请一实施例提供的第一种像素驱动电路在充电发光阶段的等效电 路示意图; 0037 图6示出了本申请一实施例提供的第二种像素驱动电路的结构示意图; 0038 图7示出了本申请一实施例提供的第二种像素驱动电路中第一节点和第二节点电 位变化的模拟仿真图; 0039 图8示出了本申请一实施例提供的第三种像素驱动电路的结构示意图; 0040 图9示出了本申请一实施例提供的第三种像素驱动电路各输入信号驱动发光器件 发光的时序图; 0041 图10示出了本申请一实施例提供的一种像素驱动方法的步骤流程图。 具体实施方式 0042 为使本发明的
26、上述目的、 特征和优点能够更加明显易懂, 下面结合附图和具体实 施方式对本发明作进一步详细的说明。 0043 本申请一实施例提供了一种像素驱动电路, 应用于显示面板, 显示面板包括多个 像素单元, 各像素单元包括像素驱动电路和OLED器件, 像素驱动电路用于驱动OLED器件发 光, 像素驱动电路包括复位模块11、 驱动晶体管MT、 补偿模块12、 数据写入模块13以及存储 模块14。 0044 复位模块11, 分别与第一电压输入端S1、 第二电压输入端S2、 第三电压输入端 Initial、 第一节点N1、 第二节点N2以及第三节点N3连接, 用于根据第一电压输入端S1输入 的第一电压以及第二
27、电压输入端S2输入的第二电压, 将第三电压输入端Initial输入的第 三电压分别写入第一节点N1以及第二节点N2。 0045 驱动晶体管MT的控制极与第二节点N2连接, 第一极与补偿模块12连接, 第二极与 第三节点N3连接, 用于根据第二节点N2的电压, 控制补偿模块12与第三节点N3之间的导通 或关断, 其中, 第三节点N3与OLED器件的阳极连接。 0046 补偿模块12, 还与第四电压输入端S3以及第五电压输入端ELVDD连接, 用于根据第 四电压输入端S3输入的第四电压, 将第五电压输入端ELVDD输入的第五电压写入驱动晶体 管MT的第一极。 0047 数据写入模块13, 分别与第
28、六电压输入端Gate、 第七电压输入端Data以及第一节 点N1连接, 用于根据第六电压输入端Gate输入的第六电压, 将第七电压输入端Data输入的 第七电压写入第一节点N1。 0048 存储模块14, 分别与第一节点N1以及第二节点N2连接, 用于存储第一节点N1与第 二节点N2之间的电压。 0049 其中, 与各像素单元的像素驱动电路连接的第一电压输入端S1输入的第一电压相 同, 与各像素单元的像素驱动电路连接的第二电压输入端S2输入的第二电压相同, 与各像 素单元的像素驱动电路连接的第四电压输入端S3输入的第四电压相同。 0050 第五电压VELVDD可以为常高电平, OLED器件的阴
29、极电压VELVSS可以为常低电平。 例 说明书 4/9 页 7 CN 111063304 A 7 如, VELVDD为5V, VELVSS为-2.5V, 第六电压VGate、 第一电压VS1、 第二电压VS2以及第四电压VS3的高 低电平可以为7V, 第三电压Vintial可以为-3V。 0051 本实施例提供的像素驱动电路在各帧周期内驱动OLED器件发光的过程依次包括 复位阶段、 补偿阶段和充电发光阶段。 0052 复位阶段, 向第一电压输入端S1输入第一电压, 向第二电压输入端S2输入第二电 压, 向第三电压输入端Initial输入第三电压, 使复位模块11在第一电压和第二电压的控制 下,
30、 将第三电压Vintial分别写入第一节点N1以及第二节点N2。 在复位阶段, 第一节点N1、 第二 节点N2以及第三节点N3的电压均为Vintial电压, 因此在复位阶段OLED器件不发光。 0053 补偿阶段, 向第一电压输入端S1输入第一电压, 向第三电压输入端Initial输入第 三电压, 向第四电压输入端S3输入第四电压, 向第五电压输入端ELVDD输入第五电压, 使补 偿模块12在第四电压的控制下, 将第五电压以及驱动晶体管MT的阈值电压写入第二节点 N2。 0054 在补偿阶段, 补偿模块12在第四电压的控制下, 将第五电压VELVDD写入驱动晶体管 MT的第一极, 即驱动晶体管
31、MT第一极的电压为VELVDD, 驱动晶体管MT在补偿阶段先导通, 当第 二节点N2的电压充电至VELVDD+Vth时, 驱动晶体管MT关闭, 实现将第五电压VELVDD以及驱动晶 体管MT的阈值电压Vth写入第二节点N2。 0055 充电发光阶段, 向第三电压输入端Initial输入第三电压, 向第四电压输入端S3输 入第四电压, 使补偿模块12在第四电压的控制下, 将第五电压VELVDD写入驱动晶体管MT的第 一极; 向第六电压输入端Gate输入第六电压, 向第七电压输入端Data输入第七电压, 使数据 写入模块13在第六电压的控制下, 将第七电压写入第一节点N1, 使驱动晶体管MT在第二
32、节 点N2的电压控制下, 导通补偿模块12与第三节点N3, 形成驱动OLED器件发光的驱动电流; 其 中, 第六电压为行扫描信号。 0056 在充电发光阶段, 数据写入模块13在第六电压的控制下, 将第七电压写入第一节 点N1, 第一节点N1的电压由Vintial变为VData, 在存储模块14的作用下, 第二节点N2的电压(即 驱动晶体管MT的控制极电压)由VELVDD+Vth变为VELVDD+Vth+(VData-Vintial), 驱动晶体管MT第一 极电压为VELVDD, 此时驱动OLED器件发光的驱动电流Ioled为: 0057 IOLED(Vgs-Vth)2 0058 0059 I
33、OLEDWCoxu/2L*(Vdata-Initial)2 0060 由以上公式可以得知, 驱动OLED器件发光的驱动电流Ioled与驱动晶体管MT的阈值 电压Vth无关, 从而可以消除由于阈值电压漂移而产生的画面不均现象, 使得OLED器件的亮 度保持均一、 稳定; 同时该驱动电流Ioled与电源电压ELVDD或ELVSS均无关, 因此还可以消除 由于IR Drop引起的像素发光不均的问题, 进一步提高像素亮度的均一性。 0061 另外, 由于与各像素单元的像素驱动电路连接的第一电压输入端S1输入的第一电 压相同, 与各像素单元的像素驱动电路连接的第二电压输入端S2输入的第二电压相同, 与
34、各像素单元的像素驱动电路连接的第四电压输入端S3输入的第四电压相同, 因此所有像素 单元的像素驱动电路可以同时进行复位和补偿, 例如可以在每帧的初始阶段对所有像素统 一进行复位和补偿, 然后再逐行扫描对像素进行充电和发光, 从而可以确保充裕的充电时 说明书 5/9 页 8 CN 111063304 A 8 间, 消除因刷新率、 分辨率提升而引起的充电不足。 0062 在一种可选的实现方式中, 参照图1, 复位模块11包括第一晶体管M1、 第二晶体管 M2和第三晶体管M3; 第一晶体管M1的控制极与第一电压输入端S1连接, 第一极与第一节点 N1连接, 第二极与第三电压输入端Initial连接;
35、 第二晶体管M2的控制极与第二电压输入端 S2连接, 第一极与第三电压输入端Initial连接, 第二极与第三节点N3连接; 第三晶体管M3 的控制极与第一电压输入端S1连接, 第一极与第三节点N3连接, 第二极与第二节点N2连接。 0063 补偿模块12包括第四晶体管M4, 第四晶体管M4的控制极与第四电压输入端S3连 接, 第一极与第五电压输入端ELVDD连接, 第二极与驱动晶体管MT的第一极连接。 0064 数据写入模块13包括第五晶体管M5, 第五晶体管M5的控制极与第六电压输入端 Gate连接, 第一极与第七电压输入端Data连接, 第二极与第一节点N1连接。 0065 存储模块14
36、包括第一电容C1, 第一电容C1的第一端与第一节点N1连接, 第二端与 第二节点N2连接。 0066 在本实施方式中, 上述的各晶体管中的 控制极 为栅极, 第一极 为源极, 第二 极 为漏极; 当然, 也可以是 第一极 为漏极, 第二极 为源极。 0067 下面以第一晶体管M1、 第二晶体管M2、 第三晶体管M3、 第四晶体管M4、 第五晶体管 M5以及驱动晶体管MT均为P型晶体管为例, 结合在此情况下各输入信号的时序, 对本实施例 提供的像素驱动电路驱动OLED器件发光的过程和原理进行详细介绍。 0068 参照图2, 示出了各输入信号在一帧周期内驱动发光器件发光的时序图。 在复位阶 段,
37、即时序图中的T1阶段, 第一电压Vs1和第二电压Vs2均为低电平, 第一晶体管M1、 第二晶 体管M2以及第三晶体管M3打开, 因此, 第一节点N1和第二节点N2复位到Vinitial电压, 同 时, 第三节点N3即OLED器件的阳极电压也为Vinitial(如-3V), 因此, OLED器件在复位阶段 不发光。 在复位阶段, 第四电压Vs3和第六电压Vgate均为高电平, 因此第四晶体管M4和第五 晶体管M5不开启。 参照图3示出了像素驱动电路在复位阶段的等效电路示意图。 0069 在补偿阶段, 即时序图中的T2阶段, 第一电压Vs1仍为低电平, 第一晶体管M1和第 三晶体管M3打开, 第一
38、节点保持电压Vinitial(如-3V); 第四电压Vs3为低电平, 第四晶体管M4 打开, 将第五电压VELVDD写入驱动晶体管MT的第一极, 即驱动晶体管MT第一极的电压为 VELVDD; 同时由于第三晶体管M3打开, 与驱动晶体管MT形成二极管连接, 因此驱动晶体管MT开 始导通, 当第二节点N2的电压充电至VELVDD+Vth时, 驱动晶体管MT关闭, 实现将第五电压 VELVDD以及驱动晶体管MT的阈值电压Vth写入第二节点N2。 在复位阶段, 第二电压Vs2和第六 电压Vgate均为高电平, 因此第二晶体管M2和第五晶体管M5不开启。 参照图4示出了像素驱 动电路在补偿阶段的等效电
39、路示意图。 0070 在充电发光阶段, 即时序图中的T3阶段, 第六电压Vgate(行扫描信号)为低电平, 第五晶体管M5打开, 第七电压Vdata写入第一节点N1, 即第一节点的电压由Vintial变为VData; 在第一电容C1的耦合coupling作用下, 第二节点N2的电压由VELVDD+Vth变为VELVDD+Vth+ (VData-Vintial); 同时, 由于第四电压Vs3为低电平, 第四晶体管M4打开, 驱动晶体管MT第一极 的电压为VELVDD; 在充电发光阶段, 第一电压Vs1和第二电压Vs2均为高电平, 因此既第一晶体 管M1、 第二晶体管M2以及第三晶体管M3关闭。
40、参照图5示出了像素驱动电路在充电发光阶段 的等效电路示意图。 此时驱动OLED器件发光的驱动电流Ioled为: 0071 IOLED(Vgs-Vth)2 说明书 6/9 页 9 CN 111063304 A 9 0072 0073 IOLEDWCoxu/2L*(Vdata-Initial)2 0074 由以上公式可以得知, 驱动OLED器件发光的驱动电流Ioled与驱动晶体管MT的阈值 电压Vth无关, 从而可以消除由于阈值电压漂移而产生的画面不均现象, 使得OLED器件的亮 度保持均一、 稳定; 同时该驱动电流Ioled与电源电压ELVDD或ELVSS均无关, 因此还可以消除 由于IR Dr
41、op引起的像素发光不均的问题, 进一步提高像素亮度的均一性。 0075 由于上述像素驱动电路中第一节点N1和第二节点N2在较长的等待期间内可能会 漏电, 进而影响显示。 为了解决漏电问题, 可以在第一节点N1与第五电压输入端ELVDD之间 增加一个第二电容C2, 参照图6, 即第二电容C2的第一端与第一节点N1连接, 第二端与第五 电压输入端ELVDD连接。 0076 增加第二电容C2后, 像素驱动电路的结构由6T1C变为6T2C。 由于第二电容C2的一 端为常高电平VELVDD以及第二电容C2存储电荷的作用, 因此可以确保第一节点N1不会漏电, 同样第二节点N2也不会漏电, 增加第二电容C2
42、前后第一节点N1和第二节点N2的电位变化的 模拟仿真结果如图7所示, 通过增加第二电容C2, 第一节点N1和第二节点N2的电位更稳定。 另外, 增加第二电容C2后的像素驱动电路各输入信号在一帧周期内驱动发光器件发光的时 序以及输入信号的电位不变。 0077 为了实现脉冲宽度调制(PWM, Pulse Width Modulation)功能, 参照图8, 上述的像 素驱动电路还可以包括第六晶体管M6, 第六晶体管M6的控制极与第八电压输入端EM连接, 第一极与第三节点N3连接, 第二极与OLED器件的阳极连接, 用于根据第八电压输入端EM输 入的第八电压, 控制第三节点N3与OLED器件的阳极之
43、间的导通与断开。 参照图9示出了增加 第六晶体管后的像素驱动电路各输入信号在一帧周期内驱动发光器件发光的时序图。 0078 当像素驱动电路包括第六晶体管M6时, 在充电发光阶段, 第六电压Vgate(行扫描 信号)为低电平, 第五晶体管M5打开, 第一节点的电压由Vintial变为VData; 在第一电容C1的耦 合coupling作用下, 第二节点N2的电压由VELVDD+Vth变为VELVDD+Vth+(VData-Vintial); 同时, 由 于第四电压Vs3为低电平, 第四晶体管M4打开, 驱动晶体管MT第一极的电压为VELVDD; 驱动晶 体管MT在第二节点N2的电压控制下打开;
44、第八电压VEM与第六电压Vgate同步且均为低电平, 第六晶体管M6打开。 因此, 在充电发光阶段, 由于第四晶体管M4、 驱动晶体管MT以及第六晶 体管M6均打开, 因此OLED器件在驱动电流Ioled的驱动下发光。 需要说明的是, 由于第六晶 体管M6在复位阶段和补偿阶段关闭, 因此可以确保OLED器件在复位阶段和补偿阶段不发 光。 0079 需要说明的是, 本申请中各晶体管并不限于采用P型管, 实际应用中, 各晶体管还 可以为N型管。 当各晶体管为N型管时, 可以根据各模块以及晶体管的功能适应调整图9中各 信号的相位即可, 例如, 当M1、 M2、 M3、 M4、 M5、 M6以及MT均
45、为N型管时, S1、 S2、 S3、 Gate以及EM 信号与图9中示出的各信号相位相反。 0080 本实施例提供了一种AMOELD新型像素驱动电路, 使所有像素在每帧初始阶段统一 复位和Vth补偿, 之后再逐行扫描进行数据写入和发光。 由于充电时间宽裕, 可消除因刷新 率、 分辨率提升引起的充电不足问题, 彻底消除由于阈值电压漂移而产生的画面不均现象, 说明书 7/9 页 10 CN 111063304 A 10 使得OLED器件的亮度保持均一、 稳定。 0081 本申请另一实施例还提供了一种阵列基板, 该阵列基板包括如任一实施例所述的 像素驱动电路。 0082 本申请另一实施例还提供了一种
46、显示装置, 所述显示装置包括任一实施例所述的 显示面板。 0083 需要说明的是, 本实施例中的显示装置可以为: 显示面板、 电子纸、 手机、 平板电 脑、 电视机、 笔记本电脑、 数码相框、 导航仪等任何具有2D或3D显示功能的产品或部件。 0084 本申请另一实施例还提供了一种像素驱动方法, 应用于任一实施例所述的像素驱 动电路, 各帧周期内的像素驱动方法依次包括复位阶段、 补偿阶段以及充电发光阶段, 参照 图10。 0085 步骤1001: 所述复位阶段, 向所述第一电压输入端输入第一电压, 向所述第二电压 输入端输入第二电压, 向所述第三电压输入端输入第三电压, 使所述复位模块在所述第
47、一 电压和第二电压的控制下, 将所述第三电压分别写入所述第一节点以及所述第二节点。 0086 步骤1002: 所述补偿阶段, 向所述第一电压输入端输入第一电压, 向所述第三电压 输入端输入第三电压, 向所述第四电压输入端输入第四电压, 向所述第五电压输入端输入 第五电压, 使所述补偿模块在所述第四电压的控制下, 将所述第五电压以及所述驱动晶体 管的阈值电压写入所述第二节点。 0087 步骤1003: 所述充电发光阶段, 向所述第四电压输入端输入第四电压, 向所述第五 电压输入端输入第五电压, 向所述第六电压输入端输入第六电压, 向所述第七电压输入端 输入第七电压, 使所述补偿模块在所述第四电压
48、的控制下, 将所述第五电压写入所述驱动 晶体管的第一极, 使所述数据写入模块在所述第六电压的控制下, 将所述第七电压写入所 述第一节点, 使所述驱动晶体管在所述第二节点的电压控制下, 导通所述补偿模块与所述 第三节点, 形成驱动所述OLED器件发光的驱动电流; 其中, 所述第六电压为行扫描信号。 0088 在一种可选的实现方式中, 当所述像素驱动电路还包括第六晶体管时, 所述充电 发光阶段包括: 0089 向所述第四电压输入端输入第四电压, 向所述第五电压输入端输入第五电压, 向 所述第六电压输入端输入第六电压, 向所述第七电压输入端输入第七电压, 向所述第八电 压输入端输入第八电压, 使所述
49、补偿模块在所述第四电压的控制下, 将所述第五电压写入 所述驱动晶体管的第一极, 使所述数据写入模块在所述第六电压的控制下, 将所述第七电 压写入所述第一节点, 使所述驱动晶体管在所述第二节点的电压控制下, 导通所述补偿模 块与所述第三节点, 使所述第六晶体管在所述第八电压的控制下, 导通所述第三节点与所 述OLED器件的阳极, 使所述OLED器件在所述驱动电流的驱动下发光, 其中, 所述第八电压与 所述第六电压同步。 0090 具体的, 本实例提供的像素驱动电路的驱动方法具体工作过程和原理可以参照前 述实施例的描述, 此处不再赘述。 0091 本申请技术方案提供了一种像素驱动电路及其驱动方法、
50、 阵列基板、 显示装置, 其 中, 像素驱动电路应用于显示面板, 显示面板包括多个像素单元, 各像素单元包括像素驱动 电路和OLED器件, 像素驱动电路用于驱动OLED器件发光, 像素驱动电路包括复位模块、 驱动 晶体管、 补偿模块、 数据写入模块以及存储模块, 由于与各像素单元的像素驱动电路连接的 说明书 8/9 页 11 CN 111063304 A 11 第一电压输入端输入的第一电压相同, 与各像素单元的像素驱动电路连接的第二电压输入 端输入的第二电压相同, 与各像素单元的像素驱动电路连接的第四电压输入端输入的第四 电压相同, 因此, 各像素单元的像素驱动电路通过复位模块和补偿模块可以同