欢迎来到专利查询网! | 帮助中心 查专利用我们更专业!
专利查询网
换一换
首页 专利查询网 > 资源分类 > PDF文档下载
分享到微信 分享到微博 分享到QQ空间

一种电路板的制造方法.pdf

  • 资源ID:4314449       资源大小:449.66KB        全文页数:11页
  • 资源格式: PDF        下载积分:30金币
快捷下载 游客一键下载
账号登录下载
三方登录下载: 微信开放平台登录 QQ登录
下载资源需要30金币
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
如填写123,账号就是123,密码也是123。
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 
账号:
密码:
验证码:   换一换
  忘记密码?
    
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

一种电路板的制造方法.pdf

1、(10)申请公布号 CN 102413639 A (43)申请公布日 2012.04.11 C N 1 0 2 4 1 3 6 3 9 A *CN102413639A* (21)申请号 201110212346.4 (22)申请日 2011.07.27 H05K 3/06(2006.01) (71)申请人深南电路有限公司 地址 518000 广东省深圳市南山区侨城东路 99号 (72)发明人冯锡明 谷新 丁鲲鹏 彭勤卫 孔令文 (74)专利代理机构深圳市深佳知识产权代理事 务所(普通合伙) 44285 代理人彭愿洁 李文红 (54) 发明名称 一种电路板的制造方法 (57) 摘要 本发明公开了

2、一种电路板的制造方法,包括: 在电路板的已设置金属化盲孔一面的金属层上进 行图形电镀,形成电路图形,所述电路图形通过所 述金属化盲孔与上一层电路图形电连接;在形成 的所述电路图形上设置抗蚀膜,所述抗蚀膜的形 状与所述电路图形的形状相匹配;蚀刻掉非电路 图形部位的金属层。本发明技术方案由于用抗蚀 膜对电路图形进行了保护,在快速蚀刻时可以减 少因侧蚀导致的线宽的损失,从而可以制作更加 精细的线路。 (51)Int.Cl. (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书 1 页 说明书 4 页 附图 5 页 CN 102413652 A 1/1页 2 1.一种电路板的制造方法

3、,其特征在于,包括: 在电路板的已设置金属化盲孔一面的金属层上进行图形电镀,形成电路图形,所述电 路图形通过所述金属化盲孔与上一层电路图形电连接; 在形成的所述电路图形上设置抗蚀膜,所述抗蚀膜的形状与所述电路图形的形状相匹 配; 蚀刻掉非电路图形部位的金属层。 2.根据权利要求1所述的方法,其特征在于: 所述金属层包括压合在层间绝缘介质层上的铜箔,所述铜箔的厚度在1.5毫米到3.5 毫米之间。 3.根据权利要求1所述的方法,其特征在于,所述在电路板的已设置金属化盲孔一面 的金属层上进行图形电镀,形成电路图形包括: 在所述金属层上不需要形成电路图形的部位设置抗镀干膜; 对所述金属层的未设置抗镀干

4、膜的部位和所述金属化盲孔进行电镀,并在电镀后去除 所述抗镀干膜,形成电路图形。 4.根据权利要求3所述的方法,其特征在于,所述在所述金属层上不需要形成电路图 形的部位设置抗镀干膜包括: 在所述金属层上压设干膜,并进行曝光和显影,显影后仅保留有不需要形成电路图形 的部位压设的干膜。 5.根据权利要求1所述的方法,其特征在于,所述在形成的所述电路图形上设置抗蚀 膜包括: 在形成的所述电路图形上涂布抗蚀湿膜,并进行烘烤,曝光和显影,显影后的抗蚀湿膜 的形状与所述电路图形的形状相匹配。 6.根据权利要求1所述的方法,其特征在于,所述在形成的所述电路图形上设置抗蚀 膜包括: 在形成的所述电路图形上压设干

5、膜,并进行曝光和显影,显影后的抗蚀干膜的形状与 所述电路图形的形状相匹配。 7.根据权利要求2所述的方法,其特征在于: 所述非电路图形部位的金属层包括所述铜箔,还包括在设置所述金属盲孔时进行化学 沉铜形成的沉铜层。 8.根据权利要求7所述的方法,其特征在于: 所述非电路图形部位的金属层还包括在设置所述金属盲孔时进行闪镀形成的闪镀层。 权 利 要 求 书CN 102413639 A CN 102413652 A 1/4页 3 一种电路板的制造方法 技术领域 0001 本发明涉及电子封装技术领域,具体涉及一种电路板的制造方法。 背景技术 0002 普通的印制电路板,包括中低端封装基板常采用减成法制

6、作。减成法包括:先在层 间的绝缘介质层上压合一般厚度例如约18微米厚的铜箔,再整板填孔电镀,然后,用抗蚀 干膜或湿膜保护住需要形成电路图形的部位后,进行蚀刻,将不需要形成电路的部位的镀 层和铜箔蚀掉,从而形成电路图形。采用减成法,需要蚀掉的铜箔和镀层等的厚度在20微 米以上,因为蚀刻侧蚀的原因,蚀刻后线路宽度损失很大,将很难制作线间距在80微米以 下的电路板。 0003 中高端封装基板则常采用改进型半加成法制作。改进型半加成法包括:先在层间 的绝缘介质层上压合超薄例如1.5到3.5微米厚度的铜箔;然后图形电镀,即,仅在需要形 成电路图形的部位和钻孔部位电镀,其它部位则用抗镀干膜保护起来;电镀完

7、毕去除干膜 后,再进行快速蚀刻,将未形成的电路图形部位的底铜蚀掉,最终形成电路图形。所说的底 铜包括压合的超薄铜箔以及填孔电镀前进行的化学沉铜或者闪镀形成的铜层,厚度一般在 5毫米左右。采用改进型半加成法,由于底铜厚度仅5毫米左右,可以很大程度的抑制侧蚀 现象,在快速蚀刻后线路宽度的减少量约在10微米左右。采用改进型半加成法可以制作线 间距在50微米以上的电路板,但是,对于线间距在50微米以下的电路板就难以实现了。 发明内容 0004 本发明实施例提供一种电路板的制造方法,可以制作更加精细的电路板。 0005 一种电路板的制造方法,包括: 0006 在电路板的已设置金属化盲孔一面的金属层上进行

8、图形电镀,形成电路图形,所 述电路图形通过所述金属化盲孔与上一层电路图形电连接;在形成的所述电路图形上设置 抗蚀膜,所述抗蚀膜的形状与所述电路图形的形状相匹配;蚀刻掉非电路图形部位的金属 层。 0007 本发明实施例提供的电路板的制造方法,是基于改进型半加成法的方法,采用改 进型半加成法进行图形电镀,初步形成电路图形,在该初步形成的电路图形上设置抗蚀湿 膜或干膜后,再进行快速蚀刻,最终形成可用的电路图形。与改进型半加成法相比,本方法 由于用抗蚀湿膜或干膜对电路图形进行了保护,在快速蚀刻时可以减少因侧蚀导致的线宽 的损失,从而可以制作更加精细的线路,线间距可以达到36至38微米。 附图说明 00

9、08 图1是本发明实施例提供的电路板的制造方法的流程图; 0009 图2a-2i是采用本发明方法制造的电路板的各个阶段的示意图。 说 明 书CN 102413639 A CN 102413652 A 2/4页 4 具体实施方式 0010 本发明实施例提供一种电路板的制造方法,采用改进型半加成法进行图形电镀, 初步形成电路图形;在初步形成的所述电路图形上设置抗蚀湿膜或干膜;进行快速蚀刻, 以蚀掉非电路图形部位的金属层;去除所述抗蚀湿膜或干膜,最终形成电路图形。以下结合 附图进行详细说明。 0011 请参考图1,本发明实施例提供一种电路板的制造方法,包括: 0012 100、在电路板的已设置金属化

10、盲孔一面的金属层上进行图形电镀,形成电路图 形,所述电路图形通过所述金属化盲孔与上一层电路图形电连接。 0013 本实施例中,首先按照改进型半加成法制作出电路图形,包括:在电路板的层间绝 缘介质层上设置金属层,在金属层上设置用于连接上一层电路图形的金属化盲孔,然后在 已设置金属化盲孔的金属层上进行图形电镀,使电镀层形成电路图形,该电路图形通过所 述金属化盲孔与上一层电路图形电连接。详细过程如下所述: 0014 101、在层间的绝缘介质层上设置金属层。 0015 请参考图2a,假定上一层电路图形601表面已经设置了层间绝缘介质层602,则可 以在层间的绝缘介质层602上设置一层铜箔603作为金属

11、层。其中,上一层电路图形601 的厚度在10到30毫米之间,绝缘介质层602的厚度在50到100微米之间,绝缘介质层602 的成分可以是环氧树脂、双马来酰亚胺-三嗪树脂(Bismalimides-triazine,BT)等。铜箔 603可以通过压合的方式设置在层间的绝缘介质层602上,作为制作下一层电路图形的基 础。该铜箔603可以是超薄铜箔,其厚度可以在1.5到3.5毫米之间,其铜牙可以在1到3 微米左右。 0016 102、在金属层上设置用于连接上一层电路图形的金属化盲孔。 0017 通过设置金属化盲孔,使铜箔603以及准备在铜箔603制作的电路图形与上一层 电路图形601实现连通。设置金

12、属化盲孔的过程如图2b和2c所示:首先,在铜箔603上开 设盲孔604,该盲孔604贯穿所述铜箔603和所述绝缘介质层602,其底部抵达所述上一层 电路图形601,该盲孔604的直径可以在50到150微米之间;然后,进行化学沉铜,使所述 盲孔的内壁金属化,实现上、下两层电路的导通,该化学沉铜形成的沉铜层的厚度在0.4到 1微米之间。在化学沉铜之后,还可以再进行闪镀,以加厚铜层,一般闪镀层的厚度在2到 5毫米之间。所说的金属层包括铜箔603和沉铜层,如果进行了闪镀,则金属层还包括闪镀 层。 0018 103、在已设置金属化盲孔的金属层上进行图形电镀,使电镀层形成电路图形,该 电路图形通过所述金属

13、化盲孔与上一层电路图形电连接。 0019 首先,在金属层上不需要形成电路图形的部位设置抗镀干膜。图2d是在金属层上 设置了抗镀干膜605之后的示意图。设置抗镀干膜包括:压膜,曝光和显影的步骤;在压膜 之前还可以包括前处理步骤。所说的前处理包括清洗及烘干;所说的压膜是指将干膜压设 在铜箔表面;所述的曝光是利用紫外线进行曝光,曝光时,将需要形成电路图形部位设置的 干膜利用挡光材料例如底片挡住,使之不能曝光;所说的显影是指将曝光后的电路板置于 显影液中显影,显影后,需要形成电路图形部位的干膜因未能曝光将溶于显影液中,仅在不 需要形成电路图形的部位留下抗镀干膜。 0020 然后,对未设置抗镀干膜的部位

14、和所述金属化盲孔进行电镀,并在电镀后去除所 说 明 书CN 102413639 A CN 102413652 A 3/4页 5 述抗镀干膜,使电镀层形成电路图形。请参考图2e和2f,由于不需要形成电路图形的部位 设置有抗镀干膜605,则电镀时,仅仅在未涂布抗镀干膜605的部位,包括需要需要形成电 路图形的部位和所述金属化盲孔604中形成镀层,从而初步形成电路图形606,该电路图形 606通过所述金属化盲孔与上一层电路图形601电连接。该电路图形606的线路层的厚度 可以在10到20微米之间。电镀完毕,可以用有机去膜液去除干膜。 0021 电镀之后,非电路图形部位还有一定厚度的金属层,包括之前压

15、合的铜箔603以 及在设置所述金属盲孔时的化学沉铜层以及闪镀形成的闪镀层等,该金属底层的厚度约在 5毫米左右。因而,电镀后初步形成的电路图形606尚不可用。 0022 200、在形成的所述电路图形上设置抗蚀膜,所述抗蚀膜的形状与所述电路图形的 形状相匹配。 0023 由于非电路图形部位的金属层与图形电镀形成的电路图形电连接,需要将该金属 层蚀刻掉之后,才能真正形成可用的电路图形。 0024 请参考图2g,为了在快速蚀刻时,减少侧蚀对电路图形的线路宽度的损失,本实施 例结合减成法,在快速蚀刻前,先在初步形成的所述电路图形606上设置抗蚀膜607。抗蚀 膜607可以是抗蚀湿膜或抗蚀干膜。设置抗蚀湿

16、膜的步骤包括:在初步形成的所述电路图 形上涂布抗蚀湿膜,并进行烘烤,曝光和显影,使显影后的抗蚀湿膜的形状与所述电路图形 的形状相匹配。设置抗蚀干膜的步骤包括:在初步形成的所述电路图形上压干膜,并进行曝 光和显影,使显影后的抗蚀干膜的形状与所述电路图形的形状相匹配;所说的压干膜可以 采用真空压干膜的方法进行。其中,所说的涂布抗蚀湿膜之前,或者压干膜之前,还可以包 括前处理步骤,即,进行清洗和烘干。 0025 300、蚀刻掉非电路图形部位的金属层。 0026 请参考图2h和2i,设置好抗蚀膜607后,进行快速蚀刻,将非电路图形部位的一定 厚度的金属层蚀掉露出层间的绝缘介质层602,则电镀形成的电路

17、图形606就真正成为可 用的电路图形;当然,快速蚀刻之后,还需要将设置的抗蚀膜607去除。所说的非电路图形 部位的金属层包括所述铜箔,还包括在设置所述金属盲孔时进行化学沉铜形成的沉铜层, 如果进行过闪镀,还包括闪镀形成的闪镀层,该金属层总厚度约5毫米。 0027 本实施例方法结合减成法的技术,在快速蚀刻前先设置抗蚀膜,蚀刻因子大概为 3,按照常用的蚀刻因子公式为:蚀刻因子蚀刻深度/(线宽损失/2),蚀刻深度约5毫米, 则,侧蚀导致的线宽损失为3到4毫米。 0028 而按照传统的改进型半加成法,即,不设置抗蚀湿膜或干膜,直接快速蚀刻,蚀刻 因子大概为1,侧蚀导致的线宽损失约是蚀刻深度即金属底层厚

18、度的两倍,即10毫米左右。 0029 从而,相对于改进型半加成法,本实施例方法中线宽的损失可以减少6到7毫米, 即,可以节约12到14毫米的线间距。改进型半加成法可以制作线间距最小50微米的电路 板,采用本发明实施例方法,则可以制作最小线间距达36到38毫米的电路板,或者说,可以 轻易制作线间距在40微米左右的电路板。 0030 综上,本发明实施例提供的电路板的制造方法,结合了改进型半加成法和减成法 的优点,先按改进型半加成法进行图形电镀,然后按照减成法,在设置抗蚀湿膜或干膜后再 进行快速蚀刻,相对于改进型半加成法,因蚀刻导致的线路宽度的损失可以减少6到7毫 米,从而可以制作最小线间距达36到

19、38毫米的更加精细的电路板。 说 明 书CN 102413639 A CN 102413652 A 4/4页 6 0031 以上对本发明实施例所提供的电路板的制造方法进行了详细介绍,本文中应用了 具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本 发明的方法及其核心思想,不应理解为对本发明的限制,任何熟悉本技术领域的技术人员 在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之 内。 说 明 书CN 102413639 A CN 102413652 A 1/5页 7 图1 图2a 说 明 书 附 图CN 102413639 A CN 102413652 A 2/5页 8 图2b 图2c 说 明 书 附 图CN 102413639 A CN 102413652 A 3/5页 9 图2d 图2e 说 明 书 附 图CN 102413639 A CN 102413652 A 4/5页 10 图2f 图2g 说 明 书 附 图CN 102413639 A CN 102413652 A 5/5页 11 图2h 图2i 说 明 书 附 图CN 102413639 A


注意事项

本文(一种电路板的制造方法.pdf)为本站会员(b***)主动上传,专利查询网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知专利查询网(点击联系客服),我们立即给予删除!




关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2017-2018 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1